亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

波峰因數(shù)

  • 基于FPGA的SOC和IPCore驗(yàn)證平臺

    隨著半導(dǎo)體技術(shù)與數(shù)字集成電路(微處理器、存貯器以及標(biāo)準(zhǔn)邏輯門電路等)技術(shù)的迅速發(fā)展,特別是隨著計(jì)算機(jī)技術(shù)的發(fā)展,在工業(yè)生產(chǎn)和科學(xué)技術(shù)研究的各行各業(yè)中,人們利用PC機(jī)的強(qiáng)大處理功能代替?zhèn)鹘y(tǒng)儀器的某些部件,開發(fā)出各種測量儀器(虛擬儀器),傳統(tǒng)儀器的數(shù)字邏輯部分多是采用分立集成電路(IC)組成,分立IC愈多,給系統(tǒng)的電路設(shè)計(jì)、調(diào)試及維護(hù)帶來諸多不便。而隨著EDA技術(shù)的飛速發(fā)展,大規(guī)模可編程邏輯芯片CPLD / FPGA應(yīng)運(yùn)而生。這類芯片可以替代幾十甚至上百塊通用IC芯片,而且,因其可用硬件描述語言進(jìn)行芯片設(shè)計(jì)、支持在線編程和在系統(tǒng)編程等優(yōu)點(diǎn)而備受青睞。本課題主要是用FPGA實(shí)現(xiàn)一個驗(yàn)證平臺。用于SOC及IPCore的驗(yàn)證。用FPGA系統(tǒng)驗(yàn)證板實(shí)現(xiàn)在實(shí)際硬件環(huán)境中的驗(yàn)證可以彌補(bǔ)ASIC 設(shè)計(jì)流程中仿真的不足, 通過該驗(yàn)證也可以加快ASIC設(shè)計(jì)且降低由于邏輯問題所造成ASIC 開發(fā)中的成本損耗。本文首先介紹了EDA技術(shù)的發(fā)展,然后介紹了FPGA,SOC,和IPCore的一些基本概念,分析了FPGA在現(xiàn)代集成電路設(shè)計(jì)領(lǐng)域的一些應(yīng)用。最后,具體設(shè)計(jì)了一塊用設(shè)計(jì)驗(yàn)證的開發(fā)板,并討論了其設(shè)計(jì)結(jié)構(gòu),流程及驗(yàn)證方法。

    標(biāo)簽: IPCore FPGA SOC

    上傳時間: 2013-05-16

    上傳用戶:bakdesec

  • 基于FPGA的有限沖激響應(yīng)數(shù)字濾波器的研究及實(shí)現(xiàn)

    數(shù)字濾波作為數(shù)字信號處理技術(shù)的重要組成部分,廣泛應(yīng)用于諸如信號分離、恢復(fù)、整形等多種場合中,本文討論的FIR濾波器因其具有嚴(yán)格的線性相位特性而得到廣泛的應(yīng)用。在工程實(shí)踐中,往往要求信號處理具有實(shí)時性和靈活性,但目前常用的一些軟件或硬件實(shí)現(xiàn)方法則難以同時達(dá)到兩方面的要求。 可編程邏輯器件是一種用戶根據(jù)需要而自行構(gòu)造邏輯功能的數(shù)字集成電路。本課題研究FIR的FPGA解決方案體現(xiàn)電子系統(tǒng)的微型化和單片化,主要完成的工作如下: (1)以FIR濾波器的基本理論為依據(jù),研究適應(yīng)工程實(shí)際的數(shù)字濾波器的設(shè)計(jì)方法: (2)對分布式算法進(jìn)行了較為深入的研究。在闡述算法原理的基礎(chǔ)上,分析了利用FPGA特有的查找表結(jié)構(gòu)完成這一運(yùn)算的方法,從而解決了常系數(shù)乘法運(yùn)算硬件實(shí)現(xiàn)的問題; (3)以—FIR低通濾波器為例說明FIR數(shù)字濾波器的具體實(shí)現(xiàn)方法,采用層次化、模塊化、參數(shù)化的設(shè)計(jì)思想,完成對整個FIR濾波器的功能模塊的劃分,以及各個功能模塊的具體設(shè)計(jì); (4)設(shè)計(jì)參數(shù)可調(diào)的FIR低通濾波器的硬件電路:以EPFlK50TCl44-l為核心,包括A/D轉(zhuǎn)換電路、D/A轉(zhuǎn)換電路以及在系統(tǒng)配置電路等。以話音作為輸入信號,進(jìn)行了實(shí)際濾波效果的測試。 實(shí)驗(yàn)系統(tǒng)的測試結(jié)果表明,和傳統(tǒng)的數(shù)字濾波器相比較具有更好的實(shí)時性、準(zhǔn)確性、靈活性和實(shí)用性。

    標(biāo)簽: FPGA 沖激響應(yīng) 數(shù)字濾波器

    上傳時間: 2013-07-19

    上傳用戶:sjyy1001

  • 橢圓曲線密碼體制中標(biāo)量乘法運(yùn)算的優(yōu)化和FPGA實(shí)現(xiàn)

    信息技術(shù)的不斷發(fā)展,對信息的安全提出了更高的要求.在應(yīng)用公鑰密碼體制的時候,對密鑰長度要求越來越大,處理的速度要求越來越快.而基于橢圓曲線離散對數(shù)問題的橢圓曲線密碼體制,因其每比特最大的安全性,受到了越來越廣泛的注意.橢圓曲線密碼體制(ECC:Elliptic Curve Cryptosystem)的快速實(shí)現(xiàn)也成為一個關(guān)注的方面.該文按照確定有限域、選取曲線參數(shù)、劃分結(jié)構(gòu)模塊、優(yōu)化模塊算法、實(shí)現(xiàn)模塊設(shè)計(jì),驗(yàn)證模塊功能的順序進(jìn)行書寫.為了硬件實(shí)現(xiàn)上的方便,設(shè)計(jì)選擇了含有Ⅱ型優(yōu)化正規(guī)基的伽略域GF(2191),并在該域上構(gòu)造了隨機(jī)的橢圓曲線.根據(jù)層次化、結(jié)構(gòu)化的設(shè)計(jì)思路,將橢圓曲線上的標(biāo)量乘法運(yùn)算劃分成兩個運(yùn)算層次:橢圓曲線上的運(yùn)算和有限域上的運(yùn)算.模塊劃分之后,利用自底向上的設(shè)計(jì)思路,主要針對有限域上的乘法運(yùn)算進(jìn)行了重要的改進(jìn),并對加法群中的標(biāo)量乘運(yùn)算的算法進(jìn)行了分析、證明,以達(dá)到面積優(yōu)化和快速執(zhí)行的效果.具體設(shè)計(jì)中,采用硬件描述語言Verilog HDL,在Mentor Graphics公司出品的FPGA Advantage平臺上進(jìn)行電路設(shè)計(jì).完成了各個模塊的設(shè)計(jì)輸入和仿真.設(shè)計(jì)選用了Altera公司的APEX Ⅱ系列器件,利用第一方軟件Quartus Ⅱ 2.2進(jìn)行綜合、布局、布線和時序仿真.文中給出了橢圓曲線上的點(diǎn)加、倍點(diǎn)和標(biāo)量乘法模塊的具體設(shè)計(jì)結(jié)構(gòu)框圖.并且根據(jù)橢圓曲線的標(biāo)量乘特點(diǎn),提出了合適的驗(yàn)證方案.該設(shè)計(jì)完成了橢圓曲線上的標(biāo)量乘法運(yùn)算.設(shè)計(jì)主要針對資源受限的應(yīng)用環(huán)境:改進(jìn)了有限域上的乘法運(yùn)算、使用了沒有預(yù)處理的標(biāo)量乘算法.改進(jìn)后的橢圓曲線標(biāo)量乘法需要2,741,998個邏輯單元,在100MHz的時鐘約束下,運(yùn)行一次標(biāo)量乘法運(yùn)算需要567.69us.該次設(shè)計(jì)的結(jié)果可以直接用來構(gòu)造橢圓曲線上的簽名、驗(yàn)證、密鑰交換等算法.

    標(biāo)簽: FPGA 橢圓曲線 密碼體制 乘法運(yùn)算

    上傳時間: 2013-05-24

    上傳用戶:zhuo0008

  • 多業(yè)務(wù)PDH單片F(xiàn)PGA解決方案

    隨著通信網(wǎng)的發(fā)展和用戶需求的提高,光纖通信中的PDH體系逐漸被SDH體系所取代.SDH光纖通信系統(tǒng)以其通信容量大、傳輸性能好、接口標(biāo)準(zhǔn)、組網(wǎng)靈活方便、管理功能強(qiáng)大等優(yōu)點(diǎn)獲得越來越廣泛的應(yīng)用.但是在某些對傳輸容量需求不大的場合,SDH的巨大潛力和優(yōu)越性無法發(fā)揮出來,反而還會造成帶寬浪費(fèi).相反,PDH因其容量適中,配置靈活,成本低廉和功能齊全,可針對客戶不同需要設(shè)計(jì)不同的方案,在某些特定的接入場合具有一定的優(yōu)勢.本課題根據(jù)現(xiàn)實(shí)的需要,提出并設(shè)計(jì)了一種基于PDH技術(shù)的多業(yè)務(wù)單片F(xiàn)PGA傳輸系統(tǒng).系統(tǒng)可以同時提供12路E1的透明傳輸和一個線速為100M以太網(wǎng)通道,主要由一塊FPGA芯片實(shí)現(xiàn)大部分功能,該解決方案在集成度、功耗、成本以及靈活性等方面都具有明顯的優(yōu)勢.本文首先介紹數(shù)字通信以及數(shù)字復(fù)接原理和以太網(wǎng)的相關(guān)知識,然后詳細(xì)闡述了本系統(tǒng)的方案設(shè)計(jì),對所使用的芯片和控制芯片F(xiàn)PGA做了必要的介紹,最后具體介紹了系統(tǒng)硬件和FPGA編碼設(shè)計(jì),以及后期的軟硬件調(diào)試.歸納起來,本文主要具體工作如下:1.實(shí)現(xiàn)4路E1信號到1路二次群信號的復(fù)分接,主要包括全數(shù)字鎖相環(huán)、HDB3-NRZ編解碼、正碼速調(diào)整、幀頭檢測和復(fù)分接等.2.將以太網(wǎng)MII接口來的25M的MII信號通過碼速變換到25.344M,進(jìn)行映射.3.將三路二次群信號和變換過的以太網(wǎng)MII信號進(jìn)行5b6b編解碼,以利于在光纖上傳輸.4.高速時提取時鐘采用XILINX的CDR方案.并對接收到的信號經(jīng)過5b6b解碼后,分接出各路信號.

    標(biāo)簽: FPGA PDH 多業(yè)務(wù) 方案

    上傳時間: 2013-07-23

    上傳用戶:lansedeyuntkn

  • 基于ARM的嵌入式系統(tǒng)設(shè)計(jì)

    嵌入式系統(tǒng)是為了專用目的內(nèi)建到產(chǎn)品內(nèi)部,實(shí)現(xiàn)控制、管理、通信等功能的計(jì)算機(jī)電路與軟件的集合體。隨著Internet的發(fā)展和后PC時代的到來,嵌入式系統(tǒng)的應(yīng)用越來越廣泛。目前嵌入式系統(tǒng)技術(shù)已經(jīng)成為了最熱門的技術(shù)之一,嵌入式產(chǎn)品已經(jīng)在IT產(chǎn)業(yè)中占有很大的比重,同時大量的嵌入式應(yīng)用也對嵌入式設(shè)備的性能和功能提出了更高的要求。 隨著國內(nèi)嵌入式應(yīng)用的發(fā)展,ARM因其高性能、低功耗、低成本而成為移動通信、便攜設(shè)備、消費(fèi)與圖像應(yīng)用等嵌入式產(chǎn)品的首選。Linux是使用最廣泛的操作系統(tǒng),它能運(yùn)行在包括ARM在內(nèi)的所有主要處理器架構(gòu)上。清晰的結(jié)構(gòu)與開放的源碼使Linux成為一個非常具有活力,節(jié)奏明快的操作系統(tǒng)。近年來對嵌入式Linux的研究正進(jìn)行得如火如荼,并獲得了長足的進(jìn)步。基于ARM與IJnux的嵌入式技術(shù)已經(jīng)成為當(dāng)前嵌入式領(lǐng)域研究的一個亮點(diǎn),應(yīng)該被廣泛重視和應(yīng)用。 本設(shè)計(jì)的目的正是建立一個完整的基于ARM9核心處理器和嵌入式IJnux操作系統(tǒng)的嵌入式開發(fā)平臺,為嵌入式系統(tǒng)開發(fā)提供一個完整的軟硬件環(huán)境。 論文的背景是教研室的嵌入式圖像處理應(yīng)用項(xiàng)目。作者在項(xiàng)目中承擔(dān)嵌入式系統(tǒng)主板、LCD驅(qū)動板、BootLoader軟件、LCD及鍵盤驅(qū)動程序設(shè)計(jì)任務(wù)。因此本論文將研究如何構(gòu)建一個完整的、性能優(yōu)良的ARM嵌入式系統(tǒng)。論文首先介紹了嵌入式系統(tǒng)的基本概念、嵌入式系統(tǒng)的發(fā)展過程,然后進(jìn)行功能分析和總體設(shè)計(jì),分析嵌入式系統(tǒng)設(shè)計(jì)關(guān)鍵性問題,包括系統(tǒng)框架的設(shè)計(jì)、開發(fā)流程和開發(fā)原則以及對于嵌入式處理器和操作系統(tǒng)的選擇,這對基于嵌入式平臺的嵌入式應(yīng)用系統(tǒng)設(shè)計(jì)具有普遍意義。隨后我們將重點(diǎn)論述基于ARM的嵌入式硬件平臺的設(shè)計(jì)、Linux操作系統(tǒng)內(nèi)核的定制和交叉編譯、BootLoader、Linux驅(qū)動程序的開發(fā)過程。最后,總結(jié)了本文的主要研究工作,并結(jié)合當(dāng)今信息產(chǎn)業(yè)的先進(jìn)技術(shù)對該開發(fā)平臺做了展望。 論文提出的基于嵌入式平臺的應(yīng)用系統(tǒng)潛力非常巨大,有待進(jìn)一步的研究和探索。

    標(biāo)簽: ARM 嵌入式系統(tǒng)設(shè)計(jì)

    上傳時間: 2013-06-18

    上傳用戶:cknck

  • 基于ARM的嵌入式智能儀表研究

    傳感器是測控系統(tǒng)的重要組成部分,但有些傳感器,如增量式或絕對式旋轉(zhuǎn)編碼器,因無配套的二次儀表,給使用帶來不便。有些傳感器雖然可以買到配套的儀表,但價(jià)格昂貴,功能單一且功能無法擴(kuò)展。為此,本課題以設(shè)計(jì)一種通用性強(qiáng),功能擴(kuò)展方便的測量儀表為目的,將計(jì)算機(jī)技術(shù)與嵌入式微處理器技術(shù)用于測量儀表當(dāng)中,設(shè)計(jì)一種基于ARM的嵌入式智能儀表。課題主要研究工作包括: 1.在分析比較各種二次儀表功能的基礎(chǔ)上,提出了基于ARM的嵌入式智能儀表設(shè)計(jì)方案。搭建了儀表的硬件平臺。 2.軟件設(shè)計(jì)實(shí)現(xiàn)了μC/OS-Ⅱ嵌入式系統(tǒng)在ARM7微控制器上的移植。在此基礎(chǔ)上,對嵌入式系統(tǒng)進(jìn)行了一定的擴(kuò)展,編寫了LCD驅(qū)動程序,調(diào)用了串口通信,A/D轉(zhuǎn)換等模塊的API函數(shù),建立了多任務(wù)環(huán)境,使儀表兼具PWM脈寬調(diào)制功能、數(shù)據(jù)采集、顯示和傳輸功能。 3.通過增量式、絕對式旋轉(zhuǎn)編碼器實(shí)驗(yàn)、轉(zhuǎn)矩轉(zhuǎn)速傳感器實(shí)驗(yàn)、輸出模擬信號的角度傳感器實(shí)驗(yàn)和PWM輸出實(shí)驗(yàn)驗(yàn)證儀表的功能。 RTOS平臺的構(gòu)建,降低了軟件設(shè)計(jì)的復(fù)雜度,提高了系統(tǒng)的實(shí)時性和靈活性,縮短了開發(fā)周期。經(jīng)過實(shí)驗(yàn)驗(yàn)證,該儀表能夠準(zhǔn)確測定頻率信號、模擬信號及數(shù)字信號。

    標(biāo)簽: ARM 嵌入式 智能儀表

    上傳時間: 2013-04-24

    上傳用戶:1234567890qqq

  • 基于ARM和GPS的車輛監(jiān)控系統(tǒng)研究

    隨著社會的進(jìn)步,經(jīng)濟(jì)的發(fā)展以及我國入世以后汽車行業(yè)的迅速發(fā)展,使得國內(nèi)交通車輛與日劇增,隨之帶來的交通擁擠、交通堵塞、車輛盜竊等一系列問題成為人們生活中最直接的安全隱患。運(yùn)用無線通信技術(shù)、ARM技術(shù)和GPS定位技術(shù)的車輛監(jiān)控系統(tǒng)可以有效的解決這些問題,滿足運(yùn)輸效率和安全保障的需要,并且?guī)順O大的經(jīng)濟(jì)效益和社會效益。 通過對車輛監(jiān)控系統(tǒng)和相關(guān)技術(shù)的研究與分析,本文提出了基于ARM和GPS的車輛監(jiān)控系統(tǒng)研究。與傳統(tǒng)的單片機(jī)控制的車輛監(jiān)控系統(tǒng)相比,該系統(tǒng)克服了單片機(jī)系統(tǒng)因其功能簡單、無操作系統(tǒng)、程序移植性差而只能滿足簡單控制的缺點(diǎn),能實(shí)現(xiàn)復(fù)雜任務(wù)的監(jiān)控,例如顯示復(fù)雜的電子地圖、數(shù)據(jù)進(jìn)行復(fù)雜計(jì)算、高端產(chǎn)品甚至有網(wǎng)絡(luò)互聯(lián)和Web瀏覽功能等等。同時該系統(tǒng)采用了GPRS無線通訊方式,具有資源利用率高、傳輸速率高、計(jì)費(fèi)合理等特點(diǎn),解決了以往采用SMS短消息通訊技術(shù)中存在的通訊費(fèi)用高、消息延時和消息丟失等問題,提高了系統(tǒng)的實(shí)時性和可靠性。 論文首先介紹了在車輛監(jiān)控系統(tǒng)中應(yīng)用的GPS全球衛(wèi)星定位技術(shù)和GPRS通用無線分組業(yè)務(wù),在GPS定位技術(shù)中介紹了GPS系統(tǒng)組成、GPS信號和編碼、定位原理以及GPS誤差;在GPRS通訊技術(shù)中介紹了GPRS的概念、GPRS網(wǎng)絡(luò)的總體結(jié)構(gòu)、GPRS的主要優(yōu)點(diǎn)及發(fā)展動向。 論文隨后分為車輛監(jiān)控系統(tǒng)總體結(jié)構(gòu)與功能、車載端的研究與設(shè)計(jì)、監(jiān)控中心的研究與數(shù)據(jù)庫設(shè)計(jì)三大部分進(jìn)行介紹。車輛監(jiān)控系統(tǒng)由車載端、監(jiān)控中心和兩者之間的通訊網(wǎng)絡(luò)三部分組成,車載端主要由GPS定位模塊、GPRS通信模塊和ARM數(shù)據(jù)處理與控制模塊這三大模塊構(gòu)成;監(jiān)控中心包括Internet接入設(shè)備、中心服務(wù)器、監(jiān)控端計(jì)算機(jī)以及一些輔助設(shè)備等。車載端分布在各個移動車輛上,負(fù)責(zé)接受OPS衛(wèi)星定位信息,通過數(shù)據(jù)控制處理器解算出車輛所處的位置坐標(biāo),坐標(biāo)數(shù)據(jù)經(jīng)過處理后通過GPRS模塊,最后將數(shù)據(jù)通過通訊網(wǎng)絡(luò)GPRS發(fā)送到監(jiān)控中心的信息服務(wù)器,信息服務(wù)器將收到的車臺數(shù)據(jù)經(jīng)過預(yù)處理之后分發(fā)給監(jiān)控終端。

    標(biāo)簽: ARM GPS 車輛監(jiān)控 系統(tǒng)研究

    上傳時間: 2013-06-14

    上傳用戶:wang0123456789

  • G729A語音編解碼算法研究及FPGA實(shí)現(xiàn)

    語音編碼技術(shù)始終是語音研究的熱點(diǎn)。語音編碼作為多媒體通信中信息傳輸?shù)囊粋€重要環(huán)節(jié),越來越受到廣泛的重視。G729是由美國、法國、日本和加拿大的幾家著名國際電信實(shí)體聯(lián)合開發(fā)的,國際電信聯(lián)盟(ITU-T)于1995年11月正式通過了G729。96年ITU-T又制定了G729的簡化方案G729A,主要降低了計(jì)算的復(fù)雜度以便于實(shí)時實(shí)現(xiàn)。因其具有良好的合成語音質(zhì)量、適中的復(fù)雜度、較低的時延等優(yōu)點(diǎn),G729A標(biāo)準(zhǔn)已被廣泛應(yīng)用在VOIP網(wǎng)關(guān)、IP電話中。 論文利用Altera公司的新一代可編程邏輯器件在數(shù)字信號處理領(lǐng)域的優(yōu)勢,對G729A語音編碼中的線性預(yù)測(LP)濾波器系數(shù)提取的FPGA(現(xiàn)場可編程門陣列,F(xiàn)ield Programmable Gate Array)實(shí)現(xiàn)進(jìn)行了深入研究。論文首先對語音信號處理及其發(fā)展進(jìn)行介紹,深入討論了G729A語音編解碼技術(shù)。第二,對Altera公司的Stratix系列可編程器件的內(nèi)部結(jié)構(gòu)進(jìn)行了研究,分析了在QuartusII開發(fā)平臺上進(jìn)行FPGA設(shè)計(jì)的流程。第三,基于FPGA,對G729A編碼系統(tǒng)的LP分析部分做了具體設(shè)計(jì),其中包括自相關(guān)函數(shù)和杜賓(Durbin)遞推兩個主要功能模塊,并對其工作過程進(jìn)行了詳細(xì)的分析。第四,針對系統(tǒng)所使用的除法運(yùn)算都是商小于1的特點(diǎn),設(shè)計(jì)并實(shí)現(xiàn)了一個系統(tǒng)專用的除法器模塊。最后,在Altera FPGA目標(biāo)芯片EP1S30F780C7上,對LP分析系統(tǒng)進(jìn)行了驗(yàn)證,證明了方案的可行性。

    標(biāo)簽: G729A FPGA 語音編解碼 算法研究

    上傳時間: 2013-04-24

    上傳用戶:miaochun888

  • 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn)

    DFT(Discrete Fourier Transformation)是數(shù)字信號分析與處理如圖形、語音及圖像等領(lǐng)域的重要變換工具,直接計(jì)算DFT的計(jì)算量與變換區(qū)間長度N的平方成正比.當(dāng)N較大時,因計(jì)算量太大,直接用DFT算法進(jìn)行譜分析和喜好的實(shí)時處理是不切實(shí)際的.快速傅里葉變換(Fast Fourier Transformation,簡稱FFT)使DFT運(yùn)算效率提高1~2個數(shù)量級.本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)模可編程邏輯器件實(shí)現(xiàn)FFT的算法.本設(shè)計(jì)主要采用先進(jìn)的基-4DIT算法研制一個具有實(shí)用價(jià)值的FFT實(shí)時硬件處理器.在FFT實(shí)時硬件處理器的設(shè)計(jì)實(shí)現(xiàn)過程中,利用遞歸結(jié)構(gòu)以及成組浮點(diǎn)制運(yùn)算方式,解決了蝶形計(jì)算、數(shù)據(jù)傳輸和存儲操作協(xié)調(diào)一致問題.合理地解決了位增長問題.同時,采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部內(nèi)置在FPGA芯片內(nèi)部,使整個系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大提高,實(shí)際合理地解決了資源和速度之間相互制約的問題.本設(shè)計(jì)采用Verilog HDL硬件描述語言進(jìn)行設(shè)計(jì),由于在設(shè)計(jì)中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設(shè)計(jì)效率.

    標(biāo)簽: FPGA FFT 數(shù)字處理器 硬件實(shí)現(xiàn)

    上傳時間: 2013-06-20

    上傳用戶:小碼農(nóng)lz

  • 基于DDSFPGA的多波形信號源的研究

    直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)。本文研究的是一種基于DDS/FPGA的多波形信號源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號的三個參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點(diǎn),使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截?cái)鄮淼碾s散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴(yán)重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質(zhì)的關(guān)鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎(chǔ)上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對DDS輸出信號譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強(qiáng)的數(shù)據(jù)處理能力十分適合應(yīng)用于DDS多波形信號源的開發(fā)。在QuartusⅡ平臺下運(yùn)用Verilog HDL語言和原理圖設(shè)計(jì)可以很方便地應(yīng)用各種抑制雜散信號的方法來提高輸出信號的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點(diǎn),本文設(shè)計(jì)了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設(shè)計(jì)的信號源可以適應(yīng)多種不同的工作環(huán)境,給工作帶了方便。

    標(biāo)簽: DDSFPGA 多波形 信號源

    上傳時間: 2013-07-27

    上傳用戶:sc965382896

主站蜘蛛池模板: 金溪县| 灵山县| 遂溪县| 香格里拉县| 景谷| 荣成市| 磐石市| 中方县| 西安市| 元阳县| 博野县| 昔阳县| 班玛县| 拜城县| 瓮安县| 城步| 张家口市| 凌海市| 米易县| 新安县| 大港区| 隆回县| 德惠市| 龙泉市| 固安县| 南陵县| 闵行区| 济宁市| 巴塘县| 云阳县| 曲靖市| 稻城县| 闸北区| 调兵山市| 富锦市| 永年县| 九龙县| 手机| 珠海市| 朔州市| 隆回县|