設計了一種適合于H.264 的變字長解碼器根據碼流特點進行模塊劃分減少硬件開銷采用并行結構解NAL 包解碼效率高采用了桶形移位器進行并行解碼每個時鐘解一個碼字采用Verilog 語言進行設計仿真并通過
標簽: 264 VLD 視頻解碼器
上傳時間: 2013-07-15
上傳用戶:shen007yue
單片機溫度采集器與PC104分站的串行通信:用PC104 模塊組建的礦井變電所采集分站,具有強大的以太網和CAN 總線通信功能。在PC104模塊底板上,設計了一個基于89C2051 單片機的溫度采集器
標簽: 104 PC 單片機 分
上傳時間: 2013-07-04
上傳用戶:xyipie
本文介紹了AT89S51單片機和DS12887時鐘芯片構成的新型打鈴器的研制過程,詳細介紹了單片機的硬件電路設計和軟件編程方法,具有很高的科研和商業價值
標簽: 89S S51 AT 89
上傳時間: 2013-06-17
上傳用戶:xzt
可編程控制器PLC以抗擾性強、可靠性高和編程靈活等特點在工業上得到廣泛應用,為了優化PLC系統設計,介紹一種基于MCS.51單片機的PLC仿真器,并給出了硬、軟件設計與實現方法。編程設計主要包括監控主
標簽: MCS PLC 51單片機 仿真器
上傳時間: 2013-07-07
上傳用戶:yzhl1988
EDA卷積碼編解碼器實現技術針對某擴頻通信系統數據糾錯編碼的需要, 構造并分析了(2 , 1 , 6) 卷積碼編解碼器的基本工作原理, 提出了基于MAX +
標簽: EDA 卷積碼 編解碼器 實現技術
上傳時間: 2013-07-18
上傳用戶:ynwbosss
MSP430USB仿真器制作資料+430JTAG簡版仿真器+利爾達- 輕松制作MSP430 JTAG Adapter+制作的單面板的MSP430JTAG仿真器 幾套430JTAG制作方案,做不好你找我........
標簽: MSP 430 仿真器 制作資料
上傳時間: 2013-07-26
上傳用戶:liaofamous
本文分析了目前軟PLC 編輯器中功能塊編程的不足,提出了使用面向對象的概念來設計功能塊圖的方法。通過研究軟PLC 開發系統和編譯系統的模型,詳細討論了PLC 梯形圖中圖元的設計方法,并基于此方
標簽: PLC 軟 程序 功能塊
上傳時間: 2013-06-21
上傳用戶:allen-zhao123
光伏并網逆變器是將太陽能電池所輸出的直流電轉換成符合公共電網要求的交流電并送入電網的設備。按照不同的標準光伏并網逆變器的拓撲結構分為很多種,本文介紹了一種工頻隔離型光伏并網逆變器
標簽: 太陽能電池 光伏并網 逆變器
上傳時間: 2013-08-02
上傳用戶:baiom
隨著FPGA(FieldProgrammableGateArray)器件的應用越來越廣泛且重要,FPGA的測試技術也得到了廣泛重視和研究。基于FPGA可編程的特性,應用獨立的測試(工廠測試)需要設計數個測試編程和測試向量來完成FPGA的測試,確保芯片在任何用戶可能的編程下都可靠工作。 本論文正是針對上述問題,以XilinxXC4000E系列FPGA為主要的研究對象,在詳細研究FPGA內部結構的基礎上,基于“分治法”的基本思路對FPGA的測試理論和方法做了探索性研究。 研究完成了對可編程邏輯模塊(ConfigrableLogicBlock)及其子模塊的測試。主要基于“分治法”對CLB及其子模塊進位邏輯(CLM)、查找表(LUT)的RAM工作模式等進行了測試劃分,分別實現了以“一維陣列”為基礎的測試配置和測試向量,以較少了測試編程次數完成了所有CLB資源的測試。 研究完成了對互連資源(ConfigrableInterconnectResource)的測試。基于普通數據總線的測試方法,針對互連資源主要由線段和NMOS開關管組成的特點及其自身的故障模型,通過手工連線實現測試配置,僅通過4次編程就實現了對其完全測試。 在測試理論研究的基礎上,我們開發了能對FPGA器件進行實際測試的測試平臺。基于硬件仿真器的測試平臺通過高速光纖連接工作站上的EDA仿真軟件,把軟件語言描述的測試波形通過硬件仿真器轉化為真實測試激勵,測試響應再讀回到仿真軟件進行觀察,能夠靈活、快速的完成FPGA器件的配置和測試。該平臺在國內首次實現了軟硬件協同在線測試FPGA。在該平臺支持下,我們成功完成了對各軍、民用型號FPGA的測試任務。 本研究成果為國內自主研發FPGA器件提供了有力保障,具有重大科研與實踐價值,成功解決了國外公司在FPGA測試技術上的壟斷問題,幫助國產FPGA器件實現完全國產化。
標簽: FPGA 測試
上傳時間: 2013-05-17
上傳用戶:wangyi39
Reed-Solomon碼(簡稱RS碼)是一種具有很強糾正突發和隨機錯誤能力的信道編碼方式,在深空通信、移動通信、磁盤陣列以及數字視頻廣播(DVB)等系統中具有廣泛的應用。 本文簡要介紹了有限域基本運算的算法和常用的RS編碼算法,分析了改進后的Euclid算法和改進后的BM算法,針對改進后的BM算法提出了一種流水線結構的譯碼器實現方案并改進了該算法的實現結構,在譯碼器復雜度和譯碼延時上作了折衷,降低了譯碼器的復雜度并提高了譯碼器的最高工作頻率。在Xilinx公司的Virtex-Ⅱ系列FPGA上設計實現了RS(255,239)編譯碼器,證明了該方案的可行性。
標簽: FPGA RS編譯碼
上傳時間: 2013-06-11
上傳用戶:奇奇奔奔
蟲蟲下載站版權所有 京ICP備2021023401號-1