亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

流動(dòng)分析

  • 靜態時序分析基本原理和時序分析模型

    01_靜態時序分析基本原理和時序分析模型

    標簽: 靜態時序分析 時序分析 模型

    上傳時間: 2013-10-17

    上傳用戶:lvchengogo

  • 使用Quartus II Timequest時序分析器約束分析設計

    使用Quartus II Timequest時序分析器約束分析設計

    標簽: Timequest Quartus II 時序

    上傳時間: 2013-10-12

    上傳用戶:1417818867

  • 在ISE中直接調用chipscope進行在線邏輯分析

    在ISE中直接調用chipscope進行在線邏輯分析

    標簽: chipscope ISE 邏輯分析

    上傳時間: 2013-11-02

    上傳用戶:13188549192

  • 使用Timequest約束和分析源同步電路

    04_使用Timequest約束和分析源同步電路

    標簽: Timequest 同步電路

    上傳時間: 2015-01-01

    上傳用戶:梧桐

  • Xilinx FPGA集成電路的動態老化試驗

      3 FPGA設計流程   完整的FPGA 設計流程包括邏輯電路設計輸入、功能仿真、綜合及時序分析、實現、加載配置、調試。FPGA 配置就是將特定的應用程序設計按FPGA設計流程轉化為數據位流加載到FPGA 的內部存儲器中,實現特定邏輯功能的過程。由于FPGA 電路的內部存儲器都是基于RAM 工藝的,所以當FPGA電路電源掉電后,內部存儲器中已加載的位流數據將隨之丟失。所以,通常將設計完成的FPGA 位流數據存于外部存儲器中,每次上電自動進行FPGA電路配置加載。   4 FPGA配置原理    以Xilinx公司的Qpro Virtex Hi-Rel系列XQV100電路為例,FPGA的配置模式有四種方案可選擇:MasterSerial Mode,Slave Serial Mode,Master selectMAPMode,Slave selectMAP Mode。配置是通過芯片上的一組專/ 復用引腳信號完成的,主要配置功能信號如下:   (1)M0、M1、M2:下載配置模式選擇;   (2)CLK:配置時鐘信號;   (3)DONE:顯示配置狀態、控制器件啟動;

    標簽: Xilinx FPGA 集成電路 動態老化

    上傳時間: 2013-11-18

    上傳用戶:oojj

  • 基于FPGA的DDS雜散分析及抑制方法

    首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的幅度量化雜散,利用FPGA時鐘頻率可調的特點,重點提出了基于FPGA實現的DDS正弦信號發生器的兩種改進方法,經過MATLAB仿真驗證,改進方法較好的抑制了幅度量化雜散,減小了誤差。

    標簽: FPGA DDS 雜散分析

    上傳時間: 2013-11-21

    上傳用戶:himbly

  • 時序分析的好資料

    時序分析的好資料

    標簽: 時序分析

    上傳時間: 2013-12-21

    上傳用戶:yuhaihua_tony

  • 于博士信號完整性分析入門-初稿

    信號完整性 分析 新手入門知識

    標簽: 信號完整性

    上傳時間: 2013-10-31

    上傳用戶:wangjg

  • 對Altera 28nm FPGA浮點DSP設計流程和性能的獨立分析

      電子發燒友網核心提示:Altera公司昨日宣布,在業界率先在28 nm FPGA器件上成功測試了復數高性能浮點數字信號處理(DSP)設計。獨立技術分析公司Berkeley設計技術有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發套件上簡單方便的高效實現Altera浮點DSP設計流程,同時驗證了要求較高的浮點DSP應用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。    Altera的浮點DSP設計流程經過規劃,能夠快速適應可參數賦值接口的設計更改,其工作環境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設計人員比傳統HDL設計更迅速的實現并驗證復數浮點算法。這一設計流程非常適合設計人員在應用中采用高性能 DSP,這些應用包括,雷達、無線基站、工業自動化、儀表和醫療圖像等。

    標簽: Altera FPGA DSP 28

    上傳時間: 2015-01-01

    上傳用戶:sunshie

  • 常用PCB基材性能分析-FR4

    常用PCB基材性能分析

    標簽: PCB FR 基材 性能分析

    上傳時間: 2013-11-08

    上傳用戶:epson850

主站蜘蛛池模板: 大连市| 丹阳市| 牙克石市| 桃江县| 泾阳县| 同心县| 古蔺县| 德江县| 灌云县| 枣庄市| 永州市| 焉耆| 交口县| 罗平县| 凤山县| 舒城县| 池州市| 甘洛县| 凌云县| 青田县| 义乌市| 饶阳县| 耿马| 长沙县| 潜山县| 尚义县| 黎川县| 德保县| 沾益县| 中江县| 商南县| 溧阳市| 三门县| 仪征市| 宣化县| 山西省| 曲阜市| 琼结县| 嘉善县| 墨江| 获嘉县|