隨著變電站自動化、通信和微電子等技術的快速發展,在變電站自動化系統領域出現了大量基于微處理器/控制器的智能電子設備,變電站自動化的水平在不斷提高,系統集成成為趨勢。在這一發展過程中,互操作性差已經開始成為“瓶頸”問題,即不同廠商或同一廠商在不同時期的智能電子設備采用的網絡和通信協議可能不相同,使得智能電子設備之間需要協議轉換才能集成到一個變電站系統,從而增加了系統的成本和復雜性,影響了系統的實時性和可靠性。為了解決這個問題并適應將來快速更新的計算機和通信技術,國際電工委員會于2005年正式頒布了關于變電站自動化網絡通信的國際標準IEC61850。本文圍繞基于IEC61850的變電站網絡通信和符合該標準的智能電子設備網絡通信裝置的實現展開研究,分為IEC61850標準的體系分析和具體模型的構建、基于IEC61850的通信網絡的特征及規劃、變電站通信網絡數據流建模及網絡通信性能仿真、符合該標準的智能電子設備網絡通信裝置的設計幾部分。 IEC61850是一套完備的、面向未來的變電站通信網絡與系統標準,本文首先介紹了其制定背景、結構體系和主要內容,分析了信息模型的內涵、技術特征和建模方法,并針對變電站中最為重要的兩類模型--采樣值報文傳輸模型和通用變電站事件傳輸模型進行了具體的模型構建和通信映射。 實現IEC61850通信的物理承載是以太網,本文首先通過對以太網的技術特征進行分析,得出其通信特性,然后研究和分析了變電站通信網絡對環境、規模、安全性、可靠性和實時性等要求,其中對網絡傳輸延時的特性進行了深入研究。在上述分析的基礎上,對變電站通信網絡進行了規劃和構建,提出了使用適用的網絡拓撲、報文加入優先級標簽、采用基于多VLAN的節點分布規劃和網絡冗余等提高實時性和可靠性的改進措施。 區別于傳統的以太網通信,變電站通信網絡中存在多種數據流,是要進行特殊處理的。本文首先對基于IEC61850的變電站通信網絡的數據流進行分析并劃分類別,根據其特性建立了數學模型。然后歸納了網絡模擬的一些技術和方法,并通過基于NS-2的網絡模擬技術對變電站通信網絡的性能進行了動態模擬,得出了相關的網絡性能指標。模擬結果證明了使用交換式以太網、報文引入優先級標簽和采用基于多VLAN的節點分布規劃等提高實時性措施的正確性,有利于變電站的網絡規劃和建設以及智能電子設備通信裝置的設計。 從現代電力系統的信號源開始,首先分析了電子式互感器數字接口的要求并建立數學模型,然后采用模塊化的思想設計出相應的具體軟/硬件,實現了基于IEC61850的電子式互感器數字接口的通信裝置樣機。在此基礎上將此裝置經過擴展和修改用于其他的智能電子設備的網絡通信,使其具有廣泛使用性和兼容性。最后設計了試驗環境,通過測試驗證了該樣機的通信性能滿足要求并具有較高的可靠性。
上傳時間: 2013-07-08
上傳用戶:daguda
變電站自動化系統在我國應用發展十多年來,為保障電網安全經濟運行發揮了重要作用。但目前也多少存在著二次接線復雜,自動化功能獨立、堆砌,缺少集成應用和協同操作,數據缺乏有效利用等問題。這些問題大多是由變電站整體數字化水平不高、缺乏能夠完備實現信息標準化和設備之間互操作的變電站通信標準造成的。 電力工業發展和市場化改革的深入對供電質量和電網安全經濟運行的要求不斷提高,作為輸配電系統的信息源和執行終端,變電站數字化、信息化的要求越發迫切,數字化變電站成為變電站自動化系統的發展方向。電子式電流/電壓互感器、智能開關等智能化一次設備的誕生使建設數字化變電站成為可能,高速、可靠和開放的通信網絡以及完備的通信系統標準是數字化變電站實現的保障,特別是最新頒布的變電站通信網絡與系統的國際標準-IEC 61850為建設數字化變電站提供了全面規范。本文以IEC 61850和基于IEC 61850的數字化變電站通信網絡為研究對象,結合新架構的全網絡化數字保護平臺與試驗系統研制的具體實踐,展開專門研究,主要內容包括: ◇ IEC 61850的理論分析①揭示了IEC 61850與數字化變電站的內在關聯。 ②總結了IEC 61850的內涵,通過分析說明IEC 61850不再是簡單的通信協議,更多意味的是變電站自動化系統的功能建模方法。 ③歸納了IEC 61850的主要技術特征,包括功能分層的變電站、面向對象的信息模型、功能與通信的解耦、變電站配置語言和面向對象的數據自描述等。 ④從“類”的角度入手分析了IEC 61850信息模型,指出信息模型具備了類的共性和特性。以合并單元為例,對信息模型的屬性和服務進行了具體分析。 ◇ IEC 61850的應用研究①從系統和設備兩個層面總結了實踐IEC 61850的一般步驟。 ②分析了采樣值傳輸(SVC)和通用變電站事件(GSE)2類重要的通信服務。 ③研究了核心ACSI、GOOSE、SMV、GSE管理、GSSE,時間及時間同步等通信模型的特殊通信服務映射。 ④討論了信息模型實體的構建方法,即如何讓設備的實際功能、運行機制和數據能夠準確和完備的實現設備對應信息模型的所有細節。IEC 61850沒有對實現標準的具體方法作出規定,這給各廠商在技術實現上留出了足夠的自由發揮空間。但同時我們注意到若僅在“形態”層面上實踐IEC 61850,而不顧及IEC 61850的內涵和應用價值,則可能無法實現IEC 61850的預定目標或使IEC 61850的有益效果大打折扣。出于如此考慮,在提出3種可能的構建方案的基礎上,經過分析從中選擇出作者認為最優的方案,并給出了示例。 ◇基于IEC 61850的數字化變電站通信網絡(CNDS)的研究①在分析以太網介質訪問控制方法的基礎上,針對標準以太網存在延時不確定的問題,總結了提高以太網實時性能的主要措施,并從中選擇出適用于CNDS的措施。 ②分析了CNDS的特征,特別是與同樣基于以太網的一般局域網的區別,針對CNDS在網絡可靠性和安全性等方面的特殊要求,提出了應對措施和解決方案。 ③提出了過程子網和全站惟一網絡2種組網方案。通過分析各自的特點與實現難度,指出過程子網目前較易實現,而全站惟一網絡將憑借信息高度共享等優勢成為CNDS的最終形態。闡述了VLAN、由交換機實現網絡冗余等組網技術在SAS中的應用方法及IED自身通信冗余的實現方法。 ④歸納了CNDS數據流的類型和到達時間規律:建立了簡單數據流模型為表征數據流、研究數據流業務特征和分析CNDS性能提供了有用工具;分析了TcP協議及其運行機制,提出了TcP應用于CNDS的優化方法。 ⑤利用OPNET網絡仿真技術,建立了EMAC和TCP/IP仿真節點模型,對以太網、TCP和交換式以太網的基本特征等進行了仿真研究;依據CNDS實際承載的功能,建立了過程子網和站級網絡的動態仿真模型,圍繞網絡延時和端到端延時等網絡性能指標,對不同組網方式和應用功能下的網絡性能進行了考察,得出了具有普遍適用性的結論和建議,為分析解決此類問題提供了通用方法。 ◇可接入CNDS的全網絡化數字保護平臺與試驗系統的設計與實現①闡述了一種新架構的、能夠無縫接入CNDS并具有多種運行方式的全網絡化數字保護平臺與試驗系統的軟硬設計和實現方法。提出了適用于數字保護的RTOS多任務劃分方法。 ②以饋線保護測控裝置為例,建立了平臺的IEC 61850信息模型。以此為基礎,在平臺內部實現了利用SMV和GOOSE報文傳輸采樣值和開入/開出信息,即實現了遵循IEC 61850的過程層通信,為平臺接入IEC 61850系統和數字化變電站做好了準備。 ③進行了保護測量功能和過程層通信試驗,驗證了平臺的可用性和過程層通信的可靠性,為類似設計方法在間隔層IED上的應用提供了可信依據。
上傳時間: 2013-05-28
上傳用戶:lyy1234
本論文結合珠海市科技攻關項目"SVG在辦公套件中的應用研究及開發"和金山軟件股份有限公司“演示文稿在線美化-SVG渲染引擎開發”項目,以打印機驅動程序、SVG、C#、C和JavaScript為基礎,重點研究了SVG文件的生成、解析、顯示及其應用。 本文緒論部分綜述了本課題的研究背景、研究目的、研究意義及SVG在諸多領域的應用前景,然后從SVG標準的發展、SVG文件的生成及渲染三個方面分別介紹了國內外研究現狀及本課題的主要研究內容。接著詳細介紹了可擴展標記語言XML以及可縮放矢量圖形SVG。在此基礎上,探討了如何將各種格式的文檔轉換為SVG文件,提出了一個通用的方法一利用打印機驅動程序輸出SVG文件,詳細介紹了打印體系結構、打印機驅動程序功能、打印機驅動程序組件、Windows打印流程及打印機驅動程序相關的DDI函數。在比較了DOM和SAX這兩種XML解析方式的基礎上,鑒于SVG自身的特點及渲染時對SVG元素隨機訪問的需要,采用DOM接口實現了基于.Net Framework XML解析模型的SVG解析框架,采用GDI+實現了SVG顯示框架;同時給出了SVG文檔對象模型與GDI+圖形對象模型的具體映射關系,并基于此映射模型實現了SVG靜態圖形圖像正確高效的顯示。本論文根據SVG相關標準對SVG技術進行了一些應用研究,有助于SVG技術在相關行業的應用。 論文通過一個SVG文件轉換實例和一個SVG文件渲染實例例證了SVG文件生成與SVG文件解析和顯示的可行性。
上傳時間: 2013-04-24
上傳用戶:shinesyh
IIR數字濾波器是沖激響應為無限長的一類數字濾波器,是電子、通信及信號處理領域的重要研究內容,國內外學者對IIR數字濾波器的優化設計進行了大量研究。其中,進化算法優化設計IIR數字濾波器雖然取得了一定的效果,但是其也有自身的一些不足;另外,基于粒子群算法以及人工魚群算法的IIR數字濾波器優化設計也取得了較好的效果。但這些方法都是將多目標優化問題轉化為單目標優化問題,這種方法是將每個目標賦一個權值,然后將這些賦了權值的目標相加,把相加的結果作為目標函數,在此基礎上尋找目標函數的最小值,這樣做造成的問題是可能將其中的任何一種滿足目標函數值最小的情況作為最優解,但實際上得到的不一定是最優解。也就是說,單目標的方法難以區分哪一種情況為最優解,這樣的尋優模型從理論上來說是難以得到最優解的。另外,在將多目標轉化為單目標時,各個目標的權值難以確定,而且最終只能得到唯一解。針對這些問題,本文在研究傳統遺傳算法、進化規劃算法以及量子遺傳算法的IIR數字濾波器優化設計的基礎上,將重點研究IIR數字濾波器的粒子進化規劃優化、遺傳多目標優化以及量子多目標優化。另外,由于在通信系統中IIR數字濾波器有廣泛應用,并且大量采用FPGA實現,多目標優化方法得到的濾波器性能也值得驗證,因此,對多目標優化方法得到的IIR數字濾波器系數進行FPGA仿真驗證有重要的現實意義。 @@ 論文的主要工作及研究成果具體如下: @@ 1.分析IIR數字濾波器的數學模型及其優化設計的參數;針對低通IIR數字濾波器,采用遺傳算法及量子遺傳算法對其進行優化設計,并給出相應的仿真結果及分析。 @@ 2.針對使用進化規劃算法優化設計IIR數字濾波器時容易陷入局部極值的問題,研究粒子進化規劃算法,并將其應用于IIR數字濾波器的優化設計,該算法將粒子群優化算法與進化規劃算法相結合,繼承了粒子群算法局部搜索能力強和進化規劃算法遺傳父代優良基因能力強的優點。將這種新的粒子進化規劃算法應用于IIR低通、高通、帶通、帶阻數字濾波器的優化設計,顯示了較好的效果。 @@ 3.優化設計IIR數字濾波器時,通常將多目標轉化為單目標的優化問題,這種方法雖然設計簡單,但是在將多目標轉化為單目標時,各個目標的權值難以確定,而且最終只能得到唯一解,不能提供更多的有效解給決策者。針對常 用基于單目標優化算法的不足,在分析IIR數字濾波器優化模型和待優化參數的基礎上,本文研究遺傳算法的IIR數字濾波器多目標優化設計方法,該方法將多個目標值直接映射到適應度函數中,通過比較函數值的占優關系來搜索問題的有效解集,使用這種方法可以求得一組有效解,并且將多目標轉化為單目標的優化方法得到的唯一解也能被包括在這一組有效解中。@@ 4.將量子遺傳算法應用于IIR數字濾波器多目標優化設計,研究量子遺傳算法的IIR數字濾波器多目標優化設計方法,并將優化結果與傳統遺傳算法的多目標優化方法進行了比較。仿真結果表明,在對同一種濾波器進行優化設計時,使用該方法得到的結果通帶波動更小,過渡帶更窄,阻帶衰減也更大。 @@ 5.針對IIR數字濾波器的硬件實現問題,在對IIR數字濾波器的結構特征進行分析的基礎上,分別采用遺傳多目標優化方法量子多目標方法優化設計IIR數字濾波器的系數,然后針對兩組系數進行了FPGA( Field-Programmable GateArray,現場可編程門陣列)仿真驗證,并對兩種結果進行了對比分析。 @@關鍵詞:IIR數字濾波器;優化設計
上傳時間: 2013-06-09
上傳用戶:熊少鋒
工業生產過程往往具有非線性、不確定性,難以建立精確的數學模型。應用常規的PID控制器難以達到理想的控制效果。作為的重要分支,人工神經網絡具有良好的非線性映射能力和高度的并行信息處理能力,已成為非線性系統建模、辨識和控制中常用的理論和方法。其中,神經元具有很強的信息綜合、學習記憶、自學習和自適應能力,可以處理那些難以用模型和規則描述的過程,將神經元與PID結合,應用到實際的控制中,可以在線調整PID的參數,使系統具有較強的抗干擾能力、自適應能力和較好的魯棒性。 目前,人工神經網絡的研究主要是神經網絡的理論研究、神經網絡的應用研究和神經網絡的實現技術研究,這三方面是相互依賴和相互促進的關系。本文主要側重的是神經網絡的實現技術研究方面,創新性地利用FPGA嵌入式系統開發技術實現單神經元PID智能控制器的研究與設計,并將其封裝成為一個專用的IP核供其他的控制系統使用。 首先,對單神經元PID智能控制器的設計原理和設計算法進行了深入的研究與分析;其次,利用MATLAB設計單神經元PID智能控制器,針對特定的被控對象,對其進行仿真實驗,獲得比較理想的系統輸出;然后,研究基于FPGA的單神經元智能控制算法的實現,對控制器進行VHDL語言分層設計,使用Altera公司的軟件QuartusⅡ6.1進行仿真實驗。兩個仿真實驗結果表明,基于FPGA的單神經元智能控制器比MATLAB設計的單神經元PID智能控制器性能優良。 本文的設計模塊主要包括權值修改模塊、誤差計算模塊、權值產生模塊和輸出模塊。在各個模塊的設計中進行了優化處理,使本文的設計不僅利用的硬件資源少,而且也有很快的運行速度,同時也改善了傳統控制器的控制性能。
上傳時間: 2013-04-24
上傳用戶:13517191407
本項目完成的是基于中國“數字電視地面廣播傳輸系統幀結構、信道編碼和調制”國家標準的發射端系統FPGA設計與實現。在本設計中,系統采用了Stratix系列的EP1S80F1020C5 FPGA為基礎構建的主硬件處理平臺。對于發射端系統,數據處理部分的擾碼器(隨機化)、前向糾錯編碼(FEC)、符號星座映射、符號交織、系統信息復用、頻域交織、幀體數據處理(OFDM調制)、同步PN頭插入、以及信號成形4倍插值滾降濾波器(SRRC)等各模塊都是基于FPGA硬件設計實現的。其中關鍵技術:TDS-OFDM技術及其和絕對時間同步的復幀結構、信號幀的頭和幀體保護技術、低密度校驗糾錯碼(LDPC)等,體現了國標的自主創新特點,為數字電視領域首次采用。其硬件實現,亦尚未有具體產品參考。 本文首先介紹了當今國內外數字電視的發展現狀,中國數字電視地面廣播傳輸國家標準的頒布背景。并對國標系統技術原理框架,發端系統的整體結構以及FPGA設計的相關知識進行了簡要介紹。在此基礎上,第三章重點、詳細地介紹了基于FPGA實現的發射端系統各主要功能模塊的具體結構設計,論述了系統中各功能模塊的FPGA設計和實現,包括設計方案、算法和結構的選取、FPGA實現、仿真分析等。第四章介紹了對整個系統的級連調試過程中,對系統結構進行的優化調整,并對級連后的整個系統的性能進行了仿真、分析和驗證。作者在項目中完成的工作主要有: 1.閱讀相關資料,了解并分析國標系統的技術結構和原理,分解其功能模塊。 2.制定了基于國標的發端系統FPGA實現的框架及各模塊的接口定義。 3.調整和改進了3780點IFFT OFDM調制模塊及滾降濾波器模塊的FPGA設計并驗證。 4.完成了擾碼器、前向糾錯編碼、符號星座映射、符號交織、系統信息復用、頻域交織、幀體數據處理、同步PN頭插入、以及信號成形4倍插值滾降濾波器等功能模塊的FPGA設計和驗證。 5.在系統級連調試中,利用各模塊數據結構特點,優化系統模塊結構。 6.完成了整個發射端系統FPGA部分的調試、分析和驗證。
上傳時間: 2013-04-24
上傳用戶:zzbbqq99n
隨著數字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數據交換日益增加。正交幅度調制器(QAM Modulator)作為一種高頻譜利用率的數字調制方式,在數字電視廣播、固定寬帶無線接入、衛星通信、數字微波傳輸等寬帶通信領域得到了廣泛應用。 近年來,集成電路和數字通信技術飛速發展,FPGA作為集成度高、使用方便、代碼可移植性等優點的通用邏輯開發芯片,在電子設計行業深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現四路QAM調制的全過程。FPGA實現信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現對四路I/Q信號的調制,輸出中頻信號。本文具體內容總結如下: 1.介紹國內數字電視發展狀況、國內國際的數字電視標準,并詳細介紹國內有線電視的系統組成及QAM調制器的發展過程。 2.研究了QAM調制原理,其中包括信源編碼、TS流標準格式轉換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數據交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設計,其中包括詳細研究了FPGA與AD9857的電路設計、在allegro下的PCB設計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發流程。 5.深入研究了基于FPAG代碼開發,其中主要包括I2C接口實現,ASI到SPI的轉換,信道編碼中的TS流包處理、能量擴散、RS編碼、數據交織、星座映射與差分編碼的實現及AD9857的FPGA控制使其實現四路QAM的調制。 6.介紹代碼測試、電路測試及系統指標測試。 最終系統指標測試表明基于FPGA與AD9857的四路DVB-C調制器基本達到了國標的要求。
上傳時間: 2013-04-24
上傳用戶:sn2080395
本文將高效數字調制方式QAM和軟件無線電技術相結合,在大規模可編程邏輯器件FPGA上對16QAM算法實現。在當今頻譜資源日趨緊缺的情況下有很大現實意義。 論文對16QAM軟件實現的基礎理論,帶通采樣理論、變速率數字信號處理相關抽取內插技術做了推導和分析;深入研究了軟件無線電核心技術數字下變頻原理和其實現結構;對CIC、半帶等高效數字濾波器原理結構和性能作了研究;16QAM調制和解調系統設計采用自項向下設計思想;采用硬件描述語言VerilogHDL在EDA工具QuartusII環境下實現代碼輸入;對系統調試采用了算法仿真和在系統實測調試相結合方法。 論文首先對16QAM調制解調算法進行系統級仿真,并對實現的各模塊的可行性仿真驗證,在此基礎上,完成了調制端16QAM信號的時鐘分頻模塊、串并轉換模塊、星座映射、8倍零值內插、低通濾波以及FPGA和AD9857接口等模塊;解調器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實現了16QAM調制器;給出了中頻信號時域測試波形和頻譜圖。本系統在200KHz帶寬下實現了512Kbps的高速數據數率傳輸。論文還對增強型數字鎖相環EPLL的實現結構進行了研究和性能分析。
上傳時間: 2013-07-10
上傳用戶:kennyplds
在數字電視系統中,MPEG-2編碼復用器是系統傳輸的核心環節,所有的節目、數據以及各種增值服務都是通過復用打包成傳輸流傳輸出去。目前,只有少數公司掌握復用器的核心算法技術,能夠采用MPEG-2可變碼率統計復用方法提高帶寬利用率,保證高質量圖像傳輸。由于目前正處廣播電視全面向數字化過渡期間,市場潛力巨大,因此對復用器的研究開發非常重要。本文針對復用器及其接口技術進行研究并設計出成形產品。 文中首先對MPEG-2標準及NIOS Ⅱ軟核進行分析。重點研究了復用器中的部分關鍵技術:PSI信息提取及重構算法、PID映射方法、PCR校正及CRC校驗算法,給出了實現方法,并通過了硬件驗證。然后對復用器中主要用到的AsI接口和DS3接口進行了分析與研究,給出了設計方法,并通過了硬件驗證。 本文的主要工作如下: ●首先對復用器整體功能進行詳細分析,并劃分軟硬件各自需要完成的功能。給出復用器的整體方案以及ASI接口和DS3接口設計方案。 ●在FPGA上采用c語言實現了PSI信息提取與重構算法。 ●給出了實現快速的PID映射方法,并根據FPGA特點給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩定性。 ●采用Verilog設計了SI信息提取與重構的硬件平臺,并用c語言實現了SDT表的提取與重構算法,在FPGA中成功實現了動態分配內存空間。 ●在FPGA上實現了.ASI接口,主要分析了位同步的實現過程,實現了一種新的快速實現字節同步的設計。 ●在FPGA上實現了DS3接口,提出并實現了一種兼容式DS3接口設計。并對幀同步設計進行改進。 ●完成部分PCB版圖設計,并進行調試監測。 本復用器設計最大特點是將軟件設計和硬件設計進行合理劃分,硬件平臺及接口采用Verilog語言實現,PSI信息算法主要采用c語言實現。這種軟硬件的劃分使系統設計更加靈活,且軟件設計與硬件設計可同時進行,極大的提高了工作效率。 整個項目設計采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設計平臺下設計實現。根據此方案已經開發出兩臺帶有ASI和DS3接口的數字電視TS流復用器,經測試達到了預期的性能和技術指標。
上傳時間: 2013-08-03
上傳用戶:gdgzhym
隨著數字電子技術的發展,數字信號處理的理論和技術廣泛的應用于通訊、語音處理、計算機和多媒體等領域。快速傅立葉變換(FFT)使離散傅立葉變換的運算時間縮短了幾個數量級,在數字信號處理領域被廣泛應用。FFT已經成為現代信號處理的重要手段之一。 現場可編程門陣列(FPGA)是近年來迅速發展起來的新型可編程器件。隨著它的不斷應用和發展,也使電子設計的規模和集成度不斷提高。同時基于FPGA實現FFT的設計方法和思想被提出。本次設計的目的是快速傅立葉變換(FFT)的FPGA實現。 此文在分析了快速傅立葉算法的基礎上,提出了一種頻率抽取基4 FFT的FPGA設計方案,針對現有FFT的FPGA實現過程中蝶形運算需要頻繁乘以多個旋轉因子提出了改進方法,減少了旋轉因子的乘法次數和存儲空間,加快了蝶形運算的速度,設計的地址映射方法,無需運算即可得到所需數據的存放地址,并結合采用乒乓結構和流水線方式,來提高快速傅立葉變換(FFT)FPGA實現的速度。描述了一片FPGA芯片內完成了整個FFT處理器的電路設計,經過模塊時序仿真和數據的驗證及測試,達到工作在50MHz時鐘頻率的設計要求。最后對后續設計做了描述,并對用FPGA實現FFT做了展望。
上傳時間: 2013-04-24
上傳用戶:康郎