亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

減法器

  • 基于FPGA模糊控制器的設計

    本文針對目前國內外基于FPGA實現模糊控制器的理論、EDA軟件工具的使用以及FPGA 技術的發展,對模糊控制器的設計作了有益的探索,并達到了預期的實驗效果。文章綜述了模糊控制理論的產生、發展、應用現狀以及今后的發展方向;介紹了模糊邏輯、模糊控制的基本原理和模糊控制器的結構;闡述了常規模糊控制器的設計過程。文章介紹了運用 VHDL語言進行模糊控制器的設計過程。對模糊控制過程中隸屬度函數的存儲采用了分段存儲法,其設計方法簡單,提高了運算速度和運算精度。采用了“最大-最小”函數法簡化了模糊控制規則的推理過程。運用“倒數相乘法”實現除法器的設計,能夠實現任意數的除法運算,且精度較高。并以模糊空調溫度控制器為例進行了理論說明和模糊設計,并給出了相應的VHDL代碼。整體設計及其各個模塊都在ALTERA公司的EDA 工具Quartus Ⅱ和Modelsim SE平臺上進行了邏輯綜合及功能時序仿真,綜合與仿真的結果表明,基于FPGA的模糊控制器芯片消耗較少的硬件資源,達到了較高的設計性能,在速度和資源利用率方面均達到了較優的狀態,通過在 FPGA開發板上的驗證與測試,測試結果表明,所設計的模糊控制器可滿足實時模糊控制的要求。關鍵詞:模糊邏輯 模糊控制器 VHDL FPGA

    標簽: FPGA 模糊控制器

    上傳時間: 2013-04-24

    上傳用戶:003030

  • VHDL源代碼下載

    【經典設計】VHDL源代碼下載~~ 其中經典的設計有:【自動售貨機】、【電子鐘】、【紅綠燈交通信號系統】、【步進電機定位控制系統】、【直流電機速度控制系統】、【計算器】、【點陣列LED顯示控制系統】 基本數字邏輯設計有:【鎖存器】、【多路選擇器】、【三態門】、【雙向輸入|輸出端口】、【內部(緩沖)信號】、【編碼轉換】、【加法器】、【編碼器/譯碼器】、【4位乘法器】、【只讀存儲器】、【RSFF觸發器】、【DFF觸發器】、【JKFF觸發器】、【計數器】、【分頻器】、【寄存器】、【狀態機】

    標簽: VHDL 源代碼

    上傳時間: 2013-05-27

    上傳用戶:shijiang

  • FPGA在數字信號處理中的應用與研究

    數字信號處理是信息科學中近幾十年來發展最為迅速的學科之一.目前,數字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域.而數字信號處理算法的硬件實現一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術的發展,采用現場可編程門陣列FPGA進行數字信號處理得到了飛速發展,FPGA正在越來越多地代替ASIC和PDSP用作前端數字信號處理的運算.該文主要探討了基于FPGA數字信號處理的實現.首先詳細闡述了數字信號處理的理論基礎,重點討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實際中得到了廣泛的應用,該文給出了基-2FFT算法原理、討論了按時間抽取FFT算法的特點.該論文對硬件描述語言的描述方法和風格做了一定的探討,介紹了硬件描述語言的開發環境MAXPLUSII.在此基礎上,該論文詳細闡述了數字集成系統的高層次設計方法,討論了數字系統設計層次的劃分和數字系統的自頂向下的設計方法,探討了數字集成系統的系統級設計和寄存器傳輸級設計,描述了數字集成系統的高層次綜合方法.最后該文描述了數字信號處理系統結構的實現方法,指出常見的高速、實時信號處理系統的四種結構;由于FFT算法在數字信號處理中占有重要的地位,所以該文提出了用FPGA實現FFT的一種設計思想,給出了總體實現框圖;重點設計實現了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現了蝶形處理單元中的旋轉因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度.

    標簽: FPGA 數字信號處理 中的應用

    上傳時間: 2013-05-23

    上傳用戶:Divine

  • IIR數字濾波器設計及DSP實現

    · 摘要:  數字信號處理(DSP)具有并行的硬件乘法器、流水線結構以及快速的片內存儲器等資源,其技術廣泛地應用于數字信號處理的各個領域.介紹了IIR數字濾波器的原理,利用MATLAB軟件生成濾波器的輸入數據和系數,進行相應的數據壓縮處理,并生成仿真波形,最后給出了用DSP語言實現IIR數字濾波器的仿真結果,同時對仿真結果進行了分析、比較,確保了輸出波形的精確度. &n

    標簽: IIR DSP 數字 濾波器設計

    上傳時間: 2013-04-24

    上傳用戶:ykykpb

  • 電子設計大賽:波形合成與分解(包含所有電路圖講解、程序代碼)(853594759)

    全國大學生電子設計(課題:波形的合成與分解) 1 任務 設計制作一個具有產生多個不同頻率的正弦信號,并將這些信號再合成為近似方波和三角波功能的電路。系統示意圖如圖1所示: 2要求 2.1 方波振蕩器的信號經分頻與濾波處理,同時產生頻率為1kHz和3kHz與5kHz的正弦波信號,這三種信號應具有確定的相位關系;產生的信號波形無明顯失真;幅度峰峰值分別為6V與2V和1.2V; 2.2制作一個由移相器和加法器構成的信號合成電路,將產生的1kHz和3kHz正弦波信號,作為基波和3次諧波,合成一個近似方波,波形幅度為5V,合成波形的形狀如圖2所示。 圖2 利用基波和3次諧波合成的近似方波 2.3 再用5kHz的正弦信號作為5次諧波,參與信號合成,使合成的波形更接近于方波,波形幅度為5V; 2.4根據三角波諧波的組成關系,設計一個新的信號合成電路,將產生的1kHz、3kHz、5kHz各個正弦信號,合成一個近似的三角波形,波形幅度為5V; 2.5合成波形的幅度與直流電平能數字設置和數控步進可調,步進值為0.5V和0.05V; 2.6設計制作一個能對各個正弦信號的幅度進行測量和數字顯示的電路,測量誤差不大于?5%; 2要求 2.1 方波振蕩器的信號經分頻與濾波處理,同時產生頻率為1kHz和3kHz與5kHz的正弦波信號,這三種信號應具有確定的相位關系;產生的信號波形無明顯失真;幅度峰峰值分別為6V與2V和1.2V; 2.2制作一個由移相器和加法器構成的信號合成電路,將產生的1kHz和3kHz正弦波信號,作為基波和3次諧波,合成一個近似方波,波形幅度為5V,合成波形的形狀如圖2所示。 圖2 利用基波和3次諧波合成的近似方波 2.3 再用5kHz的正弦信號作為5次諧波,參與信號合成,使合成的波形更接近于方波,波形幅度為5V; 2.4根據三角波諧波的組成關系,設計一個新的信號合成電路,將產生的1kHz、3kHz、5kHz各個正弦信號,合成一個近似的三角波形,波形幅度為5V; 2.5合成波形的幅度與直流電平能數字設置和數控步進可調,步進值為0.5V和0.05V; 2.6設計制作一個能對各個正弦信號的幅度進行測量和數字顯示的電路,測量誤差不大于?5%; 2要求 2.1 方波振蕩器的信號經分頻與濾波處理,同時產生頻率為1kHz和3kHz與5kHz的正弦波信號,這三種信號應具有確定的相位關系;產生的信號波形無明顯失真;幅度峰峰值分別為6V與2V和1.2V; 2.2制作一個由移相器和加法器構成的信號合成電路,將產生的1kHz和3kHz正弦波信號,作為基波和3次諧波,合成一個近似方波,波形幅度為5V,合成波形的形狀如圖2所示。 圖2 利用基波和3次諧波合成的近似方波 2.3 再用5kHz的正弦信號作為5次諧波,參與信號合成,使合成的波形更接近于方波,波形幅度為5V; 2.4根據三角波諧波的組成關系,設計一個新的信號合成電路,將產生的1kHz、3kHz、5kHz各個正弦信號,合成一個近似的三角波形,波形幅度為5V; 2.5合成波形的幅度與直流電平能數字設置和數控步進可調,步進值為0.5V和0.05V; 2.6設計制作一個能對各個正弦信號的幅度進行測量和數字顯示的電路,測量誤差不大于?5%; 2要求 2.1 方波振蕩器的信號經分頻與濾波處理,同時產生頻率為1kHz和3kHz與5kHz的正弦波信號,這三種信號應具有確定的相位關系;產生的信號波形無明顯失真;幅度峰峰值分別為6V與2V和1.2V; 2.2制作一個由移相器和加法器構成的信號合成電路,將產生的1kHz和3kHz正弦波信號,作為基波和3次諧波,合成一個近似方波,波形幅度為5V,合成波形的形狀如圖2所示。 圖2 利用基波和3次諧波合成的近似方波 2.3 再用5kHz的正弦信號作為5次諧波,參與信號合成,使合成的波形更接近于方波,波形幅度為5V; 2.4根據三角波諧波的組成關系,設計一個新的信號合成電路,將產生的1kHz、3kHz、5kHz各個正弦信號,合成一個近似的三角波形,波形幅度為5V; 2.5合成波形的幅度與直流電平能數字設置和數控步進可調,步進值為0.5V和0.05V; 2.6設計制作一個能對各個正弦信號的幅度進行測量和數字顯示的電路,測量誤差不大于?5%; 一起學習交流 QQ:853594759

    標簽: 853594759 電子設計大賽 波形合成 分解

    上傳時間: 2013-10-11

    上傳用戶:chongchong1234

  • 集成乘法器混頻制作

    做調幅心得吧

    標簽: 集成 乘法器 混頻

    上傳時間: 2013-11-05

    上傳用戶:shus521

  • ADI處理器實用叢書-高速設計技術

    本書內容包括三大部分:第1 部分從運算放大器的基本概念和理論出發,重點介紹了運算放大器的原理與設計,以及在各種電子系統中的應用,包括視頻應用、RF/IF 子系統(乘法器、調制器和混頻器)等;第2 部分主要介紹了高速采樣和高速ADC 及其應用、高速DAC 及其應用、以及DDS 系統與接收機子系統等;第3 部分介紹了有關高速硬件設計技術,如仿真、建模、原型、布局、去藕與接地,以及EMI 與RFI設計考慮等。   書中內容既有完整的理論分析,又有具體的實際應用電路,還包括許多應用技巧。特別適合電子電路與系統設計工程師、高等院校相關專業師生閱讀。

    標簽: ADI 處理器 高速設計

    上傳時間: 2013-11-16

    上傳用戶:qitiand

  • 非線性電路的分析方法

      非線性電路的分析方法   2.1 概述   2.2 非線性電路分析法   2.3 模擬乘法器

    標簽: 非線性電路 分析方法

    上傳時間: 2014-01-07

    上傳用戶:ks201314

  • 運算放大器中的虛斷虛短應用

      虛短和虛斷的概念   由于運放的電壓放大倍數很大,一般通用型運算放大器的開環電壓放大倍數都在80 dB以上。而運放的輸出電壓是有限的,一般在 10 V~14 V。因此運放的差模輸入電壓不足1 mV,兩輸入端近似等電位,相當于 “短路”。開環電壓放大倍數越大,兩輸入端的電位越接近相等。   “虛短”是指在分析運算放大器處于線性狀態時,可把兩輸入端視為等電位,這一特性稱為虛假短路,簡稱虛短。顯然不能將兩輸入端真正短路。   由于運放的差模輸入電阻很大,一般通用型運算放大器的輸入電阻都在1MΩ以上。因此流入運放輸入端的電流往往不足1uA,遠小于輸入端外電路的電流。故 通常可把運放的兩輸入端視為開路,且輸入電阻越大,兩輸入端越接近開路。“虛斷”是指在分析運放處于線性狀態時,可以把兩輸入端視為等效開路,這一特性 稱為虛假開路,簡稱虛斷。顯然不能將兩輸入端真正斷路。   在分析運放電路工作原理時,首先請各位暫時忘掉什么同向放大、反向放大,什么加法器、減法器,什么差動輸入……暫時忘掉那些輸入輸出關系的公式……這些東東只會干擾你,讓你更糊涂﹔也請各位暫時不要理會輸入偏置電流、共模抑制比、失調電壓等電路參數,這是設計者要考慮的事情。我們理解的就是理想放大器(其實在維修中和大多數設計過程中,把實際放大器當做理想放大器來分析也不會有問題)。

    標簽: 運算放大器 虛斷

    上傳時間: 2013-11-04

    上傳用戶:181992417

  • 集成電路運算放大器的線性應用

    集成電路運算放大器的線性應用基本運算電路對數和指數運算電路集成模擬乘法器有源濾波電路

    標簽: 集成電路 運算放大器 線性應用

    上傳時間: 2013-11-02

    上傳用戶:qitiand

主站蜘蛛池模板: 内丘县| 正宁县| 兴海县| 普安县| 岚皋县| 临夏市| 鹤峰县| 岗巴县| 长顺县| 明水县| 扎兰屯市| 高清| 耿马| 湘潭市| 定陶县| 吴堡县| 西贡区| 泗水县| 称多县| 白山市| 武宁县| 榆中县| 重庆市| 邯郸县| 绩溪县| 沙洋县| 平遥县| 湾仔区| 定结县| 聂荣县| 禹州市| 滨海县| 吉木乃县| 岳普湖县| 丽江市| 噶尔县| 扶余县| 苏尼特右旗| 富裕县| 安龙县| 呈贡县|