亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

無(wú)限循環(huán)(huán)右移

  • 做單一燈的左移右移

    做單一燈的左移右移,硬件電路如圖4.4.1所示,八個(gè)發(fā)光二極管L1-L8分別接在單片機(jī)的P1.0-P1.7接口上,輸出“0”時(shí),發(fā)光二極管亮,開始時(shí)P1.0→P1.1→P1.2→P1.3→┅→P1.7→P1.6→┅→P1.0亮,重復(fù)循環(huán)。

    標(biāo)簽:

    上傳時(shí)間: 2017-07-22

    上傳用戶:cc1015285075

  • LED顯示屏右移顯示程序。已通過本公司測(cè)試通過

    LED顯示屏右移顯示程序。已通過本公司測(cè)試通過,應(yīng)用到顯示屏控制卡中

    標(biāo)簽: LED 顯示屏 顯示程序 測(cè)試

    上傳時(shí)間: 2014-01-03

    上傳用戶:banyou

  • 逐次右移的流水燈效果

    使用的是金沙灘公公司的STC89C52單片機(jī),可以實(shí)現(xiàn):逐次右移的流水燈效果

    標(biāo)簽: 逐次右移的流水燈效果

    上傳時(shí)間: 2017-04-20

    上傳用戶:hit1141420104

  • WS2812控制程序—單點(diǎn)右移追逐

    WS2812控制程序—單點(diǎn)右移追逐,WS2812控制程序—單點(diǎn)右移追逐,WS2812控制程序—單點(diǎn)右移追逐,WS2812控制程序—單點(diǎn)右移追逐

    標(biāo)簽: 2812 WS 控制 程序

    上傳時(shí)間: 2019-04-11

    上傳用戶:ajing

  • WS2812控制程序—流星右移

    WS2812控制程序—流星右移,WS2812控制程序—流星右移,WS2812控制程序—流星右移,WS2812控制程序—流星右移

    標(biāo)簽: 2812 WS 控制 程序

    上傳時(shí)間: 2019-04-11

    上傳用戶:ajing

  • 流水燈 1.P1口所有LED間隔1000ms閃爍 2.P1口所有LED呈交替流水狀 3.P1口流水燈-左移

    流水燈 1.P1口所有LED間隔1000ms閃爍 2.P1口所有LED呈交替流水狀 3.P1口流水燈-左移,循環(huán)3次 4.P1口流水燈-右移,循環(huán)3次 5.P1口由兩邊向中間流水,循環(huán)3次 6.P1口由中間向兩邊流水,循環(huán)3次

    標(biāo)簽: LED 1000 流水燈 ms

    上傳時(shí)間: 2013-12-20

    上傳用戶:klin3139

  • 基于FPGA的32位RISC處理器設(shè)計(jì)與實(shí)現(xiàn)

    隨著SOC技術(shù)、IP技術(shù)以及集成電路技術(shù)的發(fā)展,RISC軟核處理器的研究與開發(fā)設(shè)計(jì)開始受到了人們的重視。基于FPGA的RISC軟核處理器在各個(gè)行業(yè)開始得到了廣泛的應(yīng)用,特別是在一些基于FPGA的嵌入式系統(tǒng)中有著越來越廣泛的應(yīng)用前景。 該論文在研究了大量國內(nèi)外技術(shù)文獻(xiàn)的基礎(chǔ)上,總結(jié)了RISC處理器發(fā)展的現(xiàn)狀與水平。認(rèn)真分析了RISC處理器的基本結(jié)構(gòu),包括總線結(jié)構(gòu),流水線處理的原理,以及流水線數(shù)據(jù)通路和流水線控制的原理;并詳細(xì)分析了該設(shè)計(jì)采用的指令集——MIPS指令集的內(nèi)在結(jié)構(gòu)。設(shè)計(jì)出了一個(gè)32位RISC軟核處理器,這個(gè)軟核處理器采用五級(jí)流水線結(jié)構(gòu),能完成加法、減法、邏輯與、邏輯或、左移右移等算術(shù)邏輯操作,以及它們的組合操作。通過軟件仿真和在Altera的FPGA開發(fā)板上進(jìn)行驗(yàn)證,證明了所設(shè)計(jì)的32位RISC處理器能準(zhǔn)確的執(zhí)行所選用的MIPS指令集,運(yùn)行速度能達(dá)到30MHz,功能良好。 通過對(duì)所設(shè)計(jì)對(duì)象特點(diǎn)及其可行性的研究,選用了Altera公司QuartusⅡ軟件作為設(shè)計(jì)與仿真驗(yàn)證的環(huán)境。在設(shè)計(jì)方法上,該課題采用了自頂向下的設(shè)計(jì)方法。在設(shè)計(jì)過程中采用了邊設(shè)計(jì)邊驗(yàn)證這種設(shè)計(jì)與驗(yàn)證相結(jié)合的設(shè)計(jì)流程,大大提高了設(shè)計(jì)的可靠性。該課題在設(shè)計(jì)過程中還提出了兩個(gè)有效的設(shè)計(jì)思路:第一是在32位寄存器的設(shè)計(jì)中利用FPGA的內(nèi)部RAM資源來設(shè)計(jì),減少了傳輸延時(shí),提高了運(yùn)行速度,并大大減少了對(duì)FPGA內(nèi)部資源的占用;第二是在系統(tǒng)架構(gòu)上采用了柔性化的設(shè)計(jì)方法,使得設(shè)計(jì)可以根據(jù)實(shí)際的需求適當(dāng)?shù)脑鰷p相應(yīng)的部件,以達(dá)到需求與性能的統(tǒng)一。這兩個(gè)方法都有效地解決了設(shè)計(jì)中出現(xiàn)的問題,提高了處理器的性能。

    標(biāo)簽: FPGA RISC 處理器

    上傳時(shí)間: 2013-07-21

    上傳用戶:caozhizhi

  • 基于vhdl的移位寄存器設(shè)計(jì)

    16位帶有并行預(yù)置功能的右移移位寄存器,CLK1是時(shí)鐘信號(hào), LOAD是并行數(shù)據(jù)使能信號(hào),QB是串行輸出端口

    標(biāo)簽: vhdl 移位寄存器

    上傳時(shí)間: 2013-04-24

    上傳用戶:diamondsGQ

  • 數(shù)字序列發(fā)生器課程設(shè)計(jì)

    數(shù)字序列發(fā)生器是在數(shù)字系統(tǒng)中每個(gè)循環(huán)周期中,1和0數(shù)碼按一定的規(guī)則順序排列產(chǎn)生的序列信號(hào)電路。移位寄存器中的數(shù)據(jù)可以在移位脈沖作用下一次逐位右移或左移,數(shù)據(jù)既可以并行輸入、并行輸出,也可以串行輸入、串行輸出,還可以并行輸入、串行輸出,串行輸入、并行輸出,十分靈活,用途也很廣。本文給定序列循環(huán)長度為16,用戶自定義輸入序列,并可控制其順序與逆序輸出,利用4個(gè)74LS194移位寄存器移位輸出進(jìn)行設(shè)計(jì),完成狀態(tài)轉(zhuǎn)移,并將最終結(jié)果顯示出發(fā)光二極管上。

    標(biāo)簽: 數(shù)字序列 發(fā)生器

    上傳時(shí)間: 2013-10-29

    上傳用戶:fdfadfs

  • led點(diǎn)陣右移

    簡單的程序

    標(biāo)簽: led 點(diǎn)陣

    上傳時(shí)間: 2013-10-20

    上傳用戶:Maple

主站蜘蛛池模板: 石首市| 藁城市| 永川市| 包头市| 襄汾县| 南澳县| 肥乡县| 巴南区| 北辰区| 綦江县| 江孜县| 万盛区| 沈阳市| 保德县| 怀柔区| 和硕县| 永宁县| 塔城市| 宜宾县| 广水市| 武隆县| 宣汉县| 札达县| 凤冈县| 田东县| 浦江县| 精河县| 临漳县| 霸州市| 高安市| 阳原县| 彭山县| 青龙| 凤翔县| 孙吴县| 东丰县| 隆安县| 长海县| 盐边县| 囊谦县| 都匀市|