現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計(jì)與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來(lái)獨(dú)立承擔(dān)。系統(tǒng)設(shè)計(jì)師們更愿意自己設(shè)計(jì)專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計(jì)周期盡可能短,最好是在實(shí)驗(yàn)室里就能設(shè)計(jì)出合適的ASIC芯片,并且立即投入實(shí)際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運(yùn)用于通信領(lǐng)域、消費(fèi)類電子和車(chē)用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個(gè)大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號(hào)引入FPGA內(nèi)部進(jìn)行邏輯功能的實(shí)現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進(jìn)行配置來(lái)支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過(guò)不同編程來(lái)配置實(shí)現(xiàn)各種邏輯功能,在IO端口中它可以通過(guò)選擇配置方式來(lái)兼容不同信號(hào)標(biāo)準(zhǔn)的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動(dòng)能力的編程控制、擺率選擇、輸入延遲和維持時(shí)間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計(jì)和實(shí)現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項(xiàng)目中的一子項(xiàng),目的為在更新的工藝水平上設(shè)計(jì)出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時(shí)針對(duì)以前設(shè)計(jì)的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點(diǎn),要求新的電路模塊中擴(kuò)展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點(diǎn): (1)LVDS傳輸?shù)男盘?hào)擺幅小,從而功耗低,一般差分線上電流不超過(guò)4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號(hào)擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號(hào)電壓可以從0V到2.4V變化,單端信號(hào)擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說(shuō)LVDS允許收發(fā)兩端地電勢(shì)有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開(kāi)發(fā)軟件ISE,設(shè)計(jì)完成了可以用于Virtex系列各低端型號(hào)FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點(diǎn)、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點(diǎn)可以改進(jìn)和簡(jiǎn)化系統(tǒng)級(jí)的設(shè)計(jì),為最終的產(chǎn)品設(shè)計(jì)和生產(chǎn)打下基礎(chǔ)。設(shè)計(jì)中對(duì)包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶手冊(cè)描述進(jìn)行仿真驗(yàn)證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。
標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程
上傳時(shí)間: 2013-05-15
上傳用戶:shawvi
可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測(cè)試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤(rùn)上華0.5μm的工藝庫(kù),設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過(guò)配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測(cè)試設(shè)計(jì)的要求。 4.對(duì)于端口電路來(lái)講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來(lái)實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來(lái)調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過(guò)仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過(guò)對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過(guò)添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。
上傳時(shí)間: 2013-07-20
上傳用戶:頂?shù)弥?/p>
電池作為手持設(shè)備中的電源,通常直接給升壓DC/DC 轉(zhuǎn)換器供電。由于升壓DC/DC 轉(zhuǎn)化器本身拓?fù)浣Y(jié)構(gòu)的缺陷,從電池到負(fù)載始終有一條電流通路,如圖1 所示。一旦負(fù)載短路到地(GND),短路產(chǎn)生
標(biāo)簽: DCDC 手持設(shè)備 升壓 可靠性設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:mopdzz
本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實(shí)現(xiàn)結(jié)構(gòu)。并主要研究了USB器件端處理器的RTL級(jí)實(shí)現(xiàn)及FPGA原型驗(yàn)證、和ASIC實(shí)現(xiàn)研究,包括從模型建立、算法仿真、各個(gè)模塊的RTL級(jí)設(shè)計(jì)及仿真、FPGA的下載測(cè)試和ASIC的綜合分析。它的速度滿足預(yù)定的48MHz,等效門(mén)面積不超過(guò)1萬(wàn)門(mén),完全可應(yīng)用于SOC設(shè)計(jì)中。 本文重點(diǎn)對(duì)嵌入式USB器件端處理器的FPGA實(shí)現(xiàn)作了研究。為了準(zhǔn)確測(cè)試本處理器的運(yùn)行情況,本文應(yīng)用串口傳遞測(cè)試數(shù)據(jù)入FPGA開(kāi)發(fā)板,測(cè)試模塊讀入測(cè)試數(shù)據(jù),發(fā)送入PC機(jī)的主機(jī)端。通過(guò)NI-VISA充當(dāng)軟件端,檢驗(yàn)測(cè)試數(shù)據(jù)的正確。
上傳時(shí)間: 2013-07-24
上傳用戶:1079836864
隨著經(jīng)濟(jì)的發(fā)展,生活節(jié)奏的加快以及信息技術(shù)的進(jìn)步,人們?cè)絹?lái)越多的借助高性能的移動(dòng)手持設(shè)備來(lái)完成日常工作,目前手持設(shè)備處理性能有了很大的提高,其所能處理的數(shù)據(jù)量也越來(lái)越大,傳統(tǒng)的文件系統(tǒng)管理數(shù)據(jù)方式已經(jīng)越來(lái)越滿足不了需求,嵌入式數(shù)據(jù)庫(kù)就隨之誕生,為手持設(shè)備提供專業(yè)的數(shù)據(jù)管理。嵌入式數(shù)據(jù)庫(kù)的輕量級(jí)、被軟件產(chǎn)品包含、無(wú)需人工數(shù)據(jù)庫(kù)管理等特點(diǎn)使其適合被應(yīng)用于各類嵌入式系統(tǒng)及手持設(shè)備中。使用嵌入式數(shù)據(jù)庫(kù)與使用文件系統(tǒng)進(jìn)行客戶端數(shù)據(jù)管理相比更加靈活方便、可以高效地實(shí)時(shí)更新客戶端本地?cái)?shù)據(jù)。使用數(shù)據(jù)庫(kù)完成大量數(shù)據(jù)的存儲(chǔ)和管理,同圖形界面軟件結(jié)合構(gòu)成嵌入式系統(tǒng)應(yīng)用開(kāi)發(fā)的支撐系統(tǒng)。 SQLite數(shù)據(jù)庫(kù)作為一種開(kāi)源的嵌入式數(shù)據(jù)庫(kù),具有體積小,速度快,存儲(chǔ)量大,API使用方便等諸多的優(yōu)點(diǎn),目前已經(jīng)成為被廣泛應(yīng)用的嵌入式數(shù)據(jù)庫(kù)之一。同樣的,嵌入式圖形界面MINIGUI的開(kāi)源版本也具有體積小,控件比較豐富,編程難度不高等優(yōu)點(diǎn),受到廣大嵌入式開(kāi)發(fā)者的喜愛(ài)。 本文的主要任務(wù)是將MINIGUI和SQLite進(jìn)行有針對(duì)的裁剪或添加部分功能后移植到開(kāi)發(fā)板上,然后將圖形界面和數(shù)據(jù)庫(kù)相結(jié)合在arm—linux平臺(tái)上建立一個(gè)具有基本功能的嵌入式信息管理系統(tǒng)。首先分析了系統(tǒng)所使用的硬件平臺(tái)并研究了軟件環(huán)境的搭建過(guò)程,包括移植Bootloader、移植linux內(nèi)核、建立NFS網(wǎng)絡(luò)文件系統(tǒng)進(jìn)行程序調(diào)試,然后分別給出了嵌入式圖形界面MINIGUI和嵌入式數(shù)據(jù)庫(kù)SQLite移植到開(kāi)發(fā)板的過(guò)程和它們各自的開(kāi)發(fā)技術(shù),最后詳細(xì)研究了如何在MINIGUI中連接SQLite數(shù)據(jù)庫(kù),從而將二者結(jié)合起來(lái)編程以實(shí)現(xiàn)本系統(tǒng)并給出了系統(tǒng)在開(kāi)發(fā)過(guò)程中所遇到的關(guān)鍵問(wèn)題的解決方案,包括屏幕旋轉(zhuǎn)及校正、設(shè)計(jì)軟鍵盤(pán)進(jìn)行屏幕輸入、利用SQLite存儲(chǔ)圖片文件。從而證明了當(dāng)前條件下在嵌入式系統(tǒng)中實(shí)現(xiàn)一個(gè)比較簡(jiǎn)單的信息管理系統(tǒng)是完全可行的。最后討論了該領(lǐng)域存在的一些問(wèn)題和今后需要進(jìn)一步研究的課題。
標(biāo)簽: ARMLinux 嵌入式 信息管理系統(tǒng)
上傳時(shí)間: 2013-07-10
上傳用戶:visit8888
fpga 設(shè)計(jì)參考資料。雙向端口設(shè)計(jì)參考。
標(biāo)簽: VerilogHDL 雙向端口
上傳時(shí)間: 2013-07-09
上傳用戶:waizhang
本論文圍繞大容量汽輪發(fā)電機(jī)的進(jìn)相運(yùn)行展開(kāi)了研究工作。全文共分七章。第一章首先闡述了發(fā)電機(jī)進(jìn)相運(yùn)行的重要性和迫切性,對(duì)國(guó)內(nèi)外相關(guān)方面的研究概況作了較為系統(tǒng)全面的綜述,并對(duì)本論文的研究?jī)?nèi)容作了簡(jiǎn)單介紹。第二章給出了低頻三維渦流電磁場(chǎng)的復(fù)邊值問(wèn)題,并介紹了復(fù)矢量場(chǎng)的一些理論基礎(chǔ)。然后分別利用伴隨算子和伴隨場(chǎng)函數(shù)(廣義相互作用原理)、最小作用原理和拉格朗日乘子法(廣義變分原理),建立了低頻三維渦流電磁場(chǎng)中非自伴算子問(wèn)題的變分描述。上述三種方法所得的結(jié)果與Galerkin法的結(jié)果完全一致。第三章介紹了圓柱坐標(biāo)系下基于拱形體單元的三維穩(wěn)態(tài)溫度場(chǎng)有限元計(jì)算模型,并將變分法的結(jié)果與Galerkin法的結(jié)果進(jìn)行了對(duì)比。第四章建立了汽輪發(fā)電機(jī)端部三維行波渦流電磁場(chǎng)的數(shù)學(xué)模型,在渦流控制方程中引入了罰函數(shù)項(xiàng)以使庫(kù)倫規(guī)范自動(dòng)滿足,并應(yīng)用廣義相互作用原理導(dǎo)出了對(duì)應(yīng)的泛函變分及其有限元計(jì)算格式。然后對(duì)多臺(tái)大容量汽輪發(fā)電機(jī)端部的渦流電磁場(chǎng)進(jìn)行了實(shí)例計(jì)算,并分析了罰函數(shù)項(xiàng)對(duì)數(shù)值解穩(wěn)定性的影響以及影響端部電磁場(chǎng)的各種因素。第五章建立了大型汽輪發(fā)電機(jī)端部三維溫度場(chǎng)的有限元計(jì)算模型,并應(yīng)用傳熱學(xué)理論研究了散熱系數(shù)、等效熱傳導(dǎo)系數(shù)等問(wèn)題。然后求解了QFSS-300-2型汽輪發(fā)電機(jī)端部大壓圈上的三維溫度場(chǎng)分布,并與兩臺(tái)機(jī)組多種工況下的實(shí)測(cè)數(shù)據(jù)進(jìn)行了對(duì)比。第六章介紹了二維穩(wěn)態(tài)溫度場(chǎng)的邊值問(wèn)題及其等價(jià)變分,導(dǎo)出了其有限元計(jì)算格式。然后求解了QFQS-200-2型汽輪發(fā)電機(jī)端部壓圈上的溫度分布,并與實(shí)測(cè)數(shù)據(jù)進(jìn)行了對(duì)比。第七章首先定性研究了汽輪發(fā)電機(jī)從遲相運(yùn)行到進(jìn)相運(yùn)行過(guò)程中不同區(qū)域上磁場(chǎng)強(qiáng)度的變化規(guī)律。然后介紹了發(fā)電機(jī)變參數(shù)數(shù)學(xué)模型,結(jié)合實(shí)測(cè)數(shù)據(jù)以及最小二乘回歸分析計(jì)算了發(fā)電機(jī)穩(wěn)態(tài)運(yùn)行時(shí)的相關(guān)電氣參數(shù),并分析了發(fā)電機(jī)各物理量之間的相互關(guān)系。隨后分析了不同工況下發(fā)電機(jī)端部結(jié)構(gòu)件上的渦流損耗及溫升的變化趨勢(shì)。最后,利用發(fā)電機(jī)變參數(shù)模型給出了發(fā)電機(jī)的飽和功角特性、靜穩(wěn)極限以及運(yùn)行極限圖。
標(biāo)簽: 大型 分 汽輪發(fā)電機(jī) 物理
上傳時(shí)間: 2013-07-10
上傳用戶:stampede
隨著計(jì)算機(jī)技術(shù)的不斷發(fā)展,嵌入式系統(tǒng)以其功能強(qiáng)大、可靠性高、體積小、功耗低等諸多優(yōu)點(diǎn),適應(yīng)了社會(huì)信息化、網(wǎng)絡(luò)化、智能化的發(fā)展需求,比一般的通用PC系統(tǒng)具備更大的優(yōu)越性,在各行業(yè)領(lǐng)域內(nèi)獲得了廣泛的應(yīng)用。GPS定位導(dǎo)航技術(shù)與計(jì)算機(jī)技術(shù)的融合在近幾年來(lái)現(xiàn)代信息通信領(lǐng)域內(nèi)發(fā)展迅速。 目前,GPS定位導(dǎo)航技術(shù)主要應(yīng)用于大地測(cè)量與車(chē)輛定位領(lǐng)域,個(gè)人應(yīng)用方面相對(duì)較欠缺。因此,發(fā)展應(yīng)用于個(gè)人的手持GPS定位導(dǎo)航系統(tǒng)擁有廣泛的市場(chǎng)空間。鑒于這種情況,本文設(shè)計(jì)開(kāi)發(fā)了一款基于ARM處理器與GPS接收模塊的手持定位導(dǎo)航系統(tǒng),系統(tǒng)通過(guò)采用功能強(qiáng)大、成本低廉的嵌入式Linux操作系統(tǒng),充分發(fā)揮ARM處理器的高性能低功耗特點(diǎn),提升了系統(tǒng)特性。 論文的主要內(nèi)容: 1.分析了GPS定位導(dǎo)航技術(shù)的發(fā)展現(xiàn)狀和基本原理,研究了如何實(shí)現(xiàn)基于ARM處理器定位導(dǎo)航系統(tǒng)的設(shè)計(jì)方案。在此基礎(chǔ)上,建立了滿足手持定位導(dǎo)航系統(tǒng)功能需求的軟、硬件平臺(tái),包括硬件平臺(tái)中各模塊的組成與連接,以及軟件平臺(tái)中系統(tǒng)啟動(dòng)代碼、操作系統(tǒng)的移植,文件系統(tǒng)的制作。 2.設(shè)計(jì)實(shí)現(xiàn)了GPS模塊與ARM處理器的通信功能、電子地圖的顯示功能、人機(jī)交互的控制功能。各功能模塊在設(shè)計(jì)中包括了接口和外設(shè)的驅(qū)動(dòng)程序,以及應(yīng)用程序兩部分。通信功能模塊中,GPS模塊實(shí)時(shí)接收GPS定位衛(wèi)星數(shù)據(jù),并通過(guò)RS-232接口向處理器傳輸數(shù)據(jù);電子地圖顯示以及人機(jī)交互的功能模塊中,使用MiniGUI圖形用戶界面支持系統(tǒng),實(shí)現(xiàn)了在LCD觸摸屏上顯示電子地圖以及基本定位導(dǎo)航控制等人機(jī)交互的功能。 3.測(cè)試了系統(tǒng)各模塊的功能,給出了系統(tǒng)的實(shí)現(xiàn)結(jié)果,根據(jù)測(cè)試結(jié)果分析了系統(tǒng)設(shè)計(jì)中的不足,并提出了對(duì)系統(tǒng)未來(lái)改進(jìn)目標(biāo)的設(shè)想。
上傳時(shí)間: 2013-04-24
上傳用戶:huangping588
遠(yuǎn)程控制系統(tǒng)指能夠在本地計(jì)算機(jī)上通過(guò)遠(yuǎn)程控制軟件發(fā)送指令給遠(yuǎn)程的計(jì)算機(jī),從而操縱遠(yuǎn)程計(jì)算機(jī)使之能夠完成一系列工作的系統(tǒng)。本文介紹了一種以手持設(shè)備為主控端,個(gè)人電腦為被控端的遠(yuǎn)程控制系統(tǒng)的實(shí)現(xiàn),
標(biāo)簽: 智能手機(jī) 電腦 遠(yuǎn)程控制 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-07-09
上傳用戶:ynzfm
針對(duì)儀器儀表向高端產(chǎn)品的發(fā)展趨勢(shì),課題提出并設(shè)計(jì)實(shí)現(xiàn)了一種基于嵌入式μC/OS-Ⅱ操作系統(tǒng)和ARM7微處理器為核心的控制平臺(tái),使儀表的使用更加方便、智能。系統(tǒng)融合了嵌入式系統(tǒng)、USB通信、LAN通信、顯示等多項(xiàng)快速發(fā)展的技術(shù),通過(guò)USB模塊和LAN網(wǎng)絡(luò)的數(shù)據(jù)傳輸,實(shí)現(xiàn)了高端儀表與外部設(shè)備的通信,整個(gè)平臺(tái)具有高速、實(shí)時(shí)傳輸數(shù)據(jù)等特性,能夠廣泛地應(yīng)用于多種行業(yè)的現(xiàn)場(chǎng)測(cè)量中。 硬件方面,課題采用具有ARM7TDMI核的LPC2220微處理器作為系統(tǒng)的控制平臺(tái),并結(jié)合應(yīng)用設(shè)計(jì)出了顯示模塊、USB通信模塊、LAN通信模塊。控制平臺(tái)通過(guò)USB通信模塊和LAN通信模塊,建立與外部設(shè)備的數(shù)據(jù)處理通道,將與SPI接口連接的儀表數(shù)據(jù)進(jìn)行傳輸處理。USB接口電路采用了Cypress公司的CY7C68001芯片,LAN通信模塊則采用了CIRRUSLOGIC的以太網(wǎng)控制器CS8900實(shí)現(xiàn)底層驅(qū)動(dòng)。 軟件方面,首先將μC/OS-Ⅱ操作系統(tǒng)移植到ARM7上,并在嵌入式μC/OS-Ⅱ環(huán)境下編寫(xiě)了各硬件模塊的驅(qū)動(dòng)程序。在驅(qū)動(dòng)程序的基礎(chǔ)上設(shè)計(jì)了VFD顯示程序、USB通信和網(wǎng)絡(luò)通信等應(yīng)用模塊,驗(yàn)證了數(shù)據(jù)處理平臺(tái)具有的各項(xiàng)功能。網(wǎng)絡(luò)通信模塊中,WEB SERVER在控制平臺(tái)實(shí)現(xiàn),在上位PC上輸入服務(wù)器的固定IP地址,實(shí)現(xiàn)控制命令的發(fā)送、數(shù)據(jù)包的接收等功能。 經(jīng)測(cè)試,系統(tǒng)運(yùn)行正常,較好的實(shí)現(xiàn)了各項(xiàng)設(shè)計(jì)目標(biāo),從而證明了本文的方法是可行的。本系統(tǒng)為高端儀表的數(shù)據(jù)處理提供了一個(gè)有效的解決方案,具有良好的應(yīng)用前景。
上傳時(shí)間: 2013-06-06
上傳用戶:cooran
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1