隨著金融行業(yè)的不斷發(fā)展,IC智能卡正在并已經(jīng)融入當(dāng)今信息技術(shù)的主流,人們已愈來愈多地開始接受和使用IC智能卡。根據(jù)應(yīng)用環(huán)境的不同,傳統(tǒng)的IC卡讀寫機具可以分為兩種:座式IC卡讀寫器和IC卡手持POS機。無線局域網(wǎng)、嵌入式系統(tǒng)和生物鑒別三種技術(shù)相結(jié)合的IC卡手持POS機是一種很好的方式。因此我們提出了一種基于ARM+DSP協(xié)作架構(gòu)的射頻IC卡無線手持POS機設(shè)計方案。 本文首先介紹了ARM+DSP嵌入式系統(tǒng),指紋識別技術(shù)和無線數(shù)傳技術(shù),提出了ARM+DSP協(xié)作架構(gòu)的雙處理器連接方案。之后,給出了系統(tǒng)的總體結(jié)構(gòu)圖,包括硬件部分和軟件部分。 硬件部分為ARM和DSP兩個子系統(tǒng),分別以LPC2210和TMS320VC54025為核心,加上存儲器和各種外設(shè)。詳細(xì)說明了兩個CPU通過HPI主機方式進(jìn)行通信、主機系統(tǒng)的主控處理器LPC2210外設(shè)的接口電路設(shè)計。 軟件部分包括嵌入式μ C/OS-Ⅱ移植要點,任務(wù)設(shè)計,驅(qū)動程序設(shè)計等。詳細(xì)說明了在嵌入式μ C/OS-Ⅱ平臺中,顯示任務(wù),鍵盤任務(wù)和IC卡讀寫任務(wù)設(shè)計過程以及它們的驅(qū)動程序的代碼的編寫。 本課題的研究己取得階段性成果,能夠?qū)崿F(xiàn)一些基本的功能。
標(biāo)簽: ARMDSP POS 架構(gòu) 射頻
上傳時間: 2013-06-07
上傳用戶:黑漆漆
ATmega16讀寫SD卡程序 cvavr
上傳時間: 2013-06-16
上傳用戶:cknck
本文檔描述了MIFARE 串行讀卡模塊ZLG500A 與主機微處理器之間的串行通信軟件的通信協(xié)議和命令.ZLG500A 是一個簡單的串行讀寫模塊它可以讀寫MIFARE ,無線智能
上傳時間: 2013-04-24
上傳用戶:liansi
復(fù)費率CPU卡電能表ESAM及卡操作指令流程
標(biāo)簽: ESAM CPU 復(fù)費率 電能表
上傳時間: 2013-05-22
上傳用戶:xiaoxiang
本論文利用FPGA可編程邏輯器件和硬件描述語言Verilog,采用自頂向下的設(shè)計方法,開發(fā)了一款基于PCI總線的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線的數(shù)據(jù)緩沖。用ALTERA公司生產(chǎn)的Cyclone系列FPGA實現(xiàn)PCI接口芯片PLX9080的時序邏輯、對數(shù)據(jù)采集通道的前端控制以及對SDRAM的讀寫控制。 在本論文將重點放在了用硬件描述語言Verilog進(jìn)行FPGA硬件邏輯編程上。本論文按照自頂向下的設(shè)計方法,詳細(xì)論述了PCI接口轉(zhuǎn)化電路模塊、SDRAM存儲片子讀寫控制電路模塊、FPGA內(nèi)部寄存器讀寫控制電路模塊以及用于RF端的自動增益控制電路AGC模塊的設(shè)計。
上傳時間: 2013-04-24
上傳用戶:yhm_all
隨著安全通信數(shù)據(jù)速率的提高,關(guān)鍵數(shù)據(jù)加密算法的軟件實施成為重要的系統(tǒng)瓶頸.基于FPGA的高度優(yōu)化的可編程的硬件安全性解決方案提供了并行處理能力,并且可以達(dá)到所要求的加密處理性能(每秒的SSL或RSA運算次數(shù))基準(zhǔn).網(wǎng)絡(luò)的迅速發(fā)展,對安全性的需要變得越來越重要.然而,盡管網(wǎng)絡(luò)技術(shù)進(jìn)步很快,安全性問題仍然相對落后.由于FPGA所提供的設(shè)計優(yōu)勢,特別是新的高速版本,網(wǎng)絡(luò)系統(tǒng)設(shè)計人員可以在這些網(wǎng)絡(luò)設(shè)備中經(jīng)濟地實現(xiàn)安全性支持.FPGA是實現(xiàn)設(shè)計靈活性和功能升級的關(guān)鍵,對于容錯、IPSec協(xié)議和系統(tǒng)接口問題而言這兩點非常重要.而且,FPGA還為網(wǎng)絡(luò)系統(tǒng)設(shè)計人員提供了適應(yīng)不同安全處理功能以及隨著安全技術(shù)的發(fā)展方便地增加對新技術(shù)支持的能力.標(biāo)準(zhǔn)加密/解決以及認(rèn)證算法,如RC-4、DES、三次DES、MD-5以及安全哈希算法-1(SHA-1)被廣泛用于全球網(wǎng)絡(luò)安全系統(tǒng)中.本文介紹了基于PCI總線的加密卡的研制,硬件板卡的結(jié)構(gòu),著重論述了加密卡上加密模塊的實現(xiàn),即用FPGA實現(xiàn)3DES及IDEA、MD5算法的過程,加密卡的工作原理,加密卡中多種密碼算法的配置原理,最后對3DES算法及IDEA、MD5算法的實現(xiàn)進(jìn)行仿真,并繪制了板卡的原理圖,對PCI接口原理進(jìn)行了闡述.在論文中,首先闡述了數(shù)據(jù)加密原理.介紹了數(shù)據(jù)加密的算法和數(shù)據(jù)加密的技術(shù)發(fā)展趨勢,并重點說明了3DES的算法.由于加密卡的生存空間在于其高速的加密性能與便捷的使用方式,所以,我們的加密卡采用的是基于PCI插槽的結(jié)構(gòu),遵從的是PCI2.2規(guī)范,理解并掌握PCI總線的規(guī)范是了解整個系統(tǒng)的重要一環(huán),本文講述了PCI總線的特點和性能,以及總線的信號.由于遵從高速性的要求,我們在硬件選型的時候,選用的是TI公司高速DSP T M S 3 2 0 C 5 4 x:T I公司新推出的T M S 3 2 0 C 6 x系列D S P功能強,速度也非常快,但目前價格仍然太高,不適合一般加解密使用.而TMS3 2 0 C 5 4 x系列具有性能適中,價格低廉,產(chǎn)品成熟等特點,是較好的選擇.FPGA選用的XILINX公司的XC2V3000,在隨后的文章中,我們將會對這些器件特性做相應(yīng)說明.并由此得出電路原理圖的繪制.文章的重點之一在于3DES算法及IDEA、MD5算法的FPGA實現(xiàn),以Xilinx公司VIRTEXII結(jié)構(gòu)的VXC2V3000為例,闡述用FPGA高速實現(xiàn)3DES算法及IDEA、MD5算法的設(shè)計要點及關(guān)鍵部分的設(shè)計.
上傳時間: 2013-04-24
上傳用戶:qazwsc
隨著微電子技術(shù)和電力電子技術(shù)的飛速發(fā)展,運動控制系統(tǒng)正朝著通用化、智能化、微型化的方向發(fā)展。目前,以數(shù)字信號處理器(DSP)和現(xiàn)場可編程門陣列(FPGA)為核心的運動控制卡已成為運動控制器的發(fā)展主流。它可方便地以插卡形式嵌入PC機,將PC機強大的信息處理能力和開放式特點與運動控制卡的運動控制能力相結(jié)合,具有信息處理能力強、開放程度高、運動控制方便、通用性好的特點。因此,本文通過對運動控制技術(shù)的深入研究,開發(fā)了一款以DSP和FPGA為主控單元、基于PCI總線的運動控制卡。 首先,設(shè)計了運動控制卡硬件電路,對控制卡的DSP和FPGA外圍電路、PCI總線接口電路、模擬量輸出電路、編碼器信號采集電路、通用I/O接口電路等實現(xiàn)方法進(jìn)行了詳細(xì)討論。 為提高控制卡的硬件集成度和可靠性,通過對FPGA的編程設(shè)計,在FPGA中實現(xiàn)了PCI總線目標(biāo)設(shè)備接口控制器、雙端口RAM、DDA精插補電路、DAC接口電路、編碼器信號處理電路和數(shù)字I/O信號處理電路。 基于改進(jìn)的數(shù)字PID控制器和前饋控制,設(shè)計開發(fā)了運動控制卡的位置閉環(huán)伺服控制器,并整定了控制器參數(shù),獲得良好的伺服控制特性。 最后,采用WinDriver開發(fā)了控制卡的驅(qū)動程序,并詳細(xì)介紹了驅(qū)動程序的開發(fā)流程。
上傳時間: 2013-08-01
上傳用戶:00.00
本文首先從數(shù)控系統(tǒng)的組成與特點進(jìn)行詳細(xì)分析,然后對運動控制卡在整個系統(tǒng)中承擔(dān)功能進(jìn)行了分析。根據(jù)數(shù)字型號處理器件的快速運算能力和現(xiàn)場可編程門陣列器件的靈活、通用性提出了基于DSP器件和FPGA器件進(jìn)行總體設(shè)計的規(guī)劃。 本文重點詳細(xì)闡述了四軸運動控制卡硬件電路的設(shè)計。通過對現(xiàn)有部分PC總線的介紹與比較,設(shè)計選擇了PCI總線作為上位PC與運動控制卡的通信總線,并且選擇PCI9052芯片來設(shè)計PCI接口模塊;基于DSP器件的特點,設(shè)計選擇了TMS320LF2407芯片為核心,進(jìn)行運算控制單元的設(shè)計,同時對其主要內(nèi)部資源進(jìn)行了分配。最后,根據(jù)硬件的原理圖,完成了具體電路板的制作。 對軟件設(shè)計,文章主要對插補算法在DSP上的實現(xiàn)作了一些探討。介紹了兩種加速模式:梯形加速模式和s曲線加速模式。就逐點比較法直線和圓弧插補算法以及數(shù)字積分插補原理也進(jìn)行了分析。最終,提出總體程序流程控制、速度控制算法、插補算法等的程序設(shè)計框架,并進(jìn)行了具體程序設(shè)計。
上傳時間: 2013-05-31
上傳用戶:kennyplds
本論文對DSP和FPGA在交流伺服電機控制系統(tǒng)中的應(yīng)用進(jìn)行了詳細(xì)的設(shè)計,并完成了系統(tǒng)的規(guī)劃。論文完成的設(shè)計任務(wù)主要有:1、根據(jù)系統(tǒng)要求,詳細(xì)分析了運動控制系統(tǒng),給出了運動控制系統(tǒng)的總體設(shè)計,提出了一套對已有外圍設(shè)備適用的設(shè)計方案。2、根據(jù)實際情況,提出了簡單易于實現(xiàn)、實時性好的軌跡插補算法,并給出了插補算法的軟件設(shè)計,并在DSP中得以實現(xiàn)。3、使用匯編語言進(jìn)行軟件設(shè)計,完成了運動控制卡中由DSP完成的運動控制任務(wù),即在插補計算的同時完成加減速控制和三軸聯(lián)動的協(xié)調(diào)控制,以及其后的脈沖分配數(shù)的計算。4、根據(jù)系統(tǒng)運動要求,使用FPGA芯片設(shè)計了可連續(xù)發(fā)送均勻分布脈沖的脈沖分配器,實現(xiàn)對交流伺服系統(tǒng)發(fā)送運動控制指令。并給出了VHDL在FPGA中的軟件實現(xiàn)。
上傳時間: 2013-04-24
上傳用戶:kijnh
講述SD卡與主控制器的SPI通信及握手協(xié)議.
標(biāo)簽: 總線協(xié)議
上傳時間: 2013-04-24
上傳用戶:zhengxueliang
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1