智能儀表人機界面軟件自動生成的方法 The Method of Automatic Generation for HMI Software in Intelligent Inst
上傳時間: 2013-07-04
上傳用戶:woshini123456
本文介紹了在非死卡爾智能賽車競賽中的一份技術報告:模糊PID控制算法在賽車中的應用
上傳時間: 2013-07-13
上傳用戶:feilinhan
隨著21世紀的到來,計算機技術,信息處理技術,半導體技術和網絡技術不斷發展,人類社會進入了信息化時代。與此同時,無線視頻傳感器網絡也得到了突飛猛進的發展,成為當今國際上備受關注的熱點研究領域。無線視頻傳感器網絡有著很多的優點和十分廣泛的應用前景。在軍事,工業,城市管理和監控系統等重要領域都有潛在的使用價值。 無線視頻傳感器網絡有著顯著的特征,例如:網絡節點能源有限;網絡帶寬有限;對處理速度要求較高等。由此可見,傳統的視頻編碼標準無法應用于無線視頻傳感器網絡。MPEG-4,H.263,H.264等視頻編碼標準,全是基于運動估計補償實現的,計算量十分巨大,在能量,存儲空間和處理能力均有限的節點難以實現這類高復雜度的編碼算法。 本文針對無線視頻傳感器網絡對視頻編碼算法的具體需求,提出一種基于運動檢測的低復雜度視頻編碼算法。該算法只對當前編碼幀中的運動對象進行編碼,并且以面向對象的結構輸出碼流。實驗結果表明,與H.264全I幀編碼相比,本文提出的算法編碼速度提高了約3倍,編碼性能提高了約2dB。與H.264基本檔次相比,雖然編碼性能略有下降,但是編碼速度平均提高了8倍左右。因此,本文提出的算法可以在編碼效率和編碼速度之間獲得很好的折衷,在一定程度上可以滿足無線視頻傳感器網絡的需求。 本文選用ALDVK_270作為硬件實驗平臺。在分析算法結構的同時,結合嵌入式系統的特點,從算法,內存,高級語言和匯編語言等幾個方面提出優化方案,最終在ARM嵌入式平臺下實現了面向無線視頻傳感器網絡的低復雜度視頻編碼算法。測試結果表明,與優化前相比,優化后的編碼速度有了很大的提高,對于CIF格式的監控視頻序列能夠滿足實時處理的要求。
上傳時間: 2013-07-26
上傳用戶:小小小熊
這篇論文在系統分析國內外雷達伺服控制系統研究現狀的基礎上,選定以ARM為內核的基于ARM+FPGA的雷達伺服控制器為研究對象。 首先,根據雷達伺服控制系統功能要求與性能指標,進行系統的硬件設計:選擇基于ARM920T的S3C2410和Altera公司的FPGA芯片EP1C12Q240作為主控芯片,ARM與FPGA的連接形式采用中斷+存儲器的形式;將ARM與FPGA上多余的引腳引出作為將來升級的需要;還畫出ARM+FPGA的雷達伺服控制器的系統圖并制作了PCB板。 其次,選用PID對伺服系統進行控制,模糊神經網絡綜合了模糊控制和神經網絡的優點,并利用模糊神經網絡算法對PID參數進行在線調整。用Matlab7.1進行仿真,其結果表明:該控制算法對系統具有良好的控制效果,性能較常規PID得到較大改善。 最后,根據FPGA在伺服系統主要任務,用VHDL語言和原理圖在FPGA芯片中分別編制實現DAC0832接口控制功能、光電編碼器與脈沖發生電路的程序代碼;并在Quartus II6.0環境下通過仿真,且得到仿真的波形符合系統功能要求。采用C語言編寫在ARM中實現模糊神經網絡PID控制算法的代碼,通過CodeWarrior for ARM的編譯無誤后,生成可執行文件.axf,,調用AXD進行在線仿真調試。仿真結果表明:模糊神經網絡PID算法對伺服系統能夠進行有效控制。 結果表明:ARM作為伺服控制器的內核,其性價比與集成度高:用FPGA芯片實現接口電路使伺服控制器的可靠性高、速度快、可配置及連接方式靈活。因此采用基于ARM+FPGA的雷達伺服控制器,提高了系統的開放性、實時性、可靠性,降低了系統功耗,具有重要的應用價值。
上傳時間: 2013-06-30
上傳用戶:Ruzzcoy
dsPIC30F_DSP算法庫,都是比較常用的算法,希望對你有幫助。
上傳時間: 2013-06-24
上傳用戶:skhlm
隨著信息化、網絡化和智能化的發展,嵌入式系統和加密技術成為當今熱門的技術。本文將兩方面的技術結合起來,在對ARM嵌入式系統和高級數據加密標準算法Rijndael作全面分析的基礎上,對其應用做了研究。 文中首先分析了嵌入式系統和數據加密算法的發展狀況,介紹了 ARM微處理器體系結構和 Rijndael 算法原理的相關知識。然后,結合課題研究,詳細介紹了開發板 SHX-ARM7 的硬件配置和嵌入式軟件開發環境的建立,包括 ADS1.2和超級終端的設置。 文中深入研究了嵌入式操作系統的移植和 Rijndael 算法在開發板上的編程實現,給出了仿真實驗結果。選擇移植的μC/OS-Ⅱ操作系統具有良好的實時性、可擴展性和可移植性,為進一步的嵌入式應用打下基礎。Rijndael 算法的實現分為三大模塊:密鑰擴展、加密和解密模塊,其結果可作為API函數,在嵌入式加密應用軟件編程中直接調用。 本文對基于 ARM 的 Rijndael 算法的應用進行了探討,給出了基于ARM微處理器與Rijndael算法的IC卡數據加密系統的設計方案,并提出了三種密鑰安全管理方案,經比較重點描述了“一卡一密、一次一密”的密碼管理思想。該方法能夠保證每張 IC 卡每次用來存儲重要數據時的初始密鑰都是隨機的,在一定程度上增加了破譯難度,提高了安全性。 在結論中闡述了尚需進一步解決的問題以及下一步的工作內容。
上傳時間: 2013-07-06
上傳用戶:kjgkadjg
隨著海洋勘測技術的發展,研制高性能的海洋測流儀器越來越重要。多普勒聲學海流剖面儀就是一種非常重要的用來測量海流速度的儀器。在調試多普勒聲學海流剖面儀的過程中,多普勒聲學海流剖面儀信號模擬器是很重要的設備,它是數字模擬技術與多普勒聲學技術相結合的產物,它通過模擬的方法產生聲學海流剖面儀回波信號,以便在不具備實際海洋情況的條件下,可以在實驗室環境中對聲學海流剖面儀的樣機進行系統調試。在此情況下,本文研制了一種聲學海流剖面儀信號模擬器,并對聲學海流剖面儀回波信號接收過程中使用的算法進行了研究。 本文首先比較了多普勒聲學海流剖面儀的發射信號與接收信號之間的關系,分析了產生多普勒頻移的原因。選用直接數字頻率合成技術(DDS)生成多普勒聲學海流剖面儀調試所需要的回波信號o DDS技術克服了傳統信號源的頻率精度不高和頻率不穩等問題。本文選用專用DDS芯片AD9833來實現回波信號的產生,利用ARM嵌入式技術對輸出信號進行控制。 信號模擬器以S3C2410處理器為核心構建了硬件平臺,采用核心板與擴展板相結合的硬件結構。核心板主要包括了存儲系統、網絡接口和各種通訊接口。其主要功能是存儲大量數據信號和通訊功能;擴展電路包括了16路DDS信號輸出及信號調理電路,可以通過軟件來配置16路信號相應的工作狀態及選擇信號輸出形式。硬件設計預留了一定數量的I/O接口以備將來擴展之用。 建立嵌入式Linux開發環境;并分析BootLoader啟動機制,移植VIVI;通過配置內核相關文件,移植Linux2.4.18內核到模擬器系統;編寫16路DDS的驅動程序;設計了模擬器的上位機通訊程序及用應程序;對系統進行了軟硬件調試,調試結果表明模擬器完全能夠模擬聲學海流剖面儀的回波信號。 最后,結合回波信號形式,采用基帶解調、復相關等技術對接收回波信號所使用的算法進行了研究,估算出多普勒頻移,配合了調試海流剖面儀樣機工作的進行。該模擬器不但可以模擬回波信號,還可以作為發射信號來用,大大提高了模擬器的實用性。關鍵詞:聲學海流剖面儀;S3C2410; AD9833;嵌入式Linux;回波信號
上傳時間: 2013-04-24
上傳用戶:prczsf
三相spwm信號是由高頻載波和三相調 制波比較而得的,三相svpwm信號也可理解為由高頻載波和三相調制波比較而得,區別是前者的三相調制波是三相對稱的正弦波,后者的三相調制波是三相對稱的馬鞍形波,馬鞍形波由正弦波和一定幅值的三次諧波復合而成。但令人回味的是,svpwm的最初出現和發展卻和以上思路大相徑庭,其完全從空間矢量的角度出發,后來人們才發現svpwm和spwm的以上淵源[1]。至今svpwm已在三相或多相逆變器中得以廣泛應用,其原因有兩個,一是采用svpwm的逆變器輸出相電壓中的基波含量高于采用spwm的逆變器[2][3],二是dsp的快速運算能力可以實時計算開關時間。但在實際應用svpwm時,往往對以下問題感到疑惑:svpwm算法的推導、開關向量的選擇、dsp的實現、逆變器輸出相電壓有效值的大小。本文的內容將有助這些疑惑的解決,更靈活地應用svpwm算法。
上傳時間: 2013-06-05
上傳用戶:851197153
遙感圖像是深空探測和近地觀測所得數據的重要載體,在軍事和社會經濟生活領域發揮著重要作用。由于遙感圖像數據量巨大,它的存儲和傳輸已成為遙感信息應用中的關鍵問題。圖像壓縮編碼技術能降低圖像冗余度,從而減小圖像的存儲容量和傳輸帶寬,它的研究對于遙感圖像應用具有重要的現實意義。CCSDS圖像壓縮算法是空間數據系統咨詢委員會(CCSDS)提出的圖像數據壓縮算法。該算法復雜度較低,并行性好,適合于硬件實現,能實現對空間數據的實時處理,從而廣泛應用于深空探測和近地觀測。對于直接關系到軍事戰略、經濟建設等方面的遙感圖像的傳輸,必須對它進行加密處理。AES加密算法是由美國國家標準和技術研究所(NIST)于2000年發布的數據加密標準,它不但能抵抗各種攻擊,保證加密數據的安全性,而且易于軟件和硬件實現。本論文對CCSDS圖像壓縮算法和AES加密算法進行了研究,完成的主要工作包括: (1)研究了CCSDS圖像壓縮算法的原理和結構,用C語言實現了算法的編解碼器,并與SPIHT算法和JPEG2000算法的性能進行了比較。 (2)研究了AES加密算法的原理和結構,用C語言實現了算法的加解密器。 (3)介紹了實現CCSDS圖像壓縮算法和AES加密算法的FPGA設計所選擇的軟件開發工具、開發語言和硬件開發平臺。 (4)給出了CCSDS編碼器的FPGA實現方法和實現性能。 (5)給出了AES加密器的FPGA實現方法和實現性能。 本文設計的CCSDS圖像壓縮和AES加密FPGA系統運用了流水線設計、高速內存設計、模塊并行化設計和模塊串行化設計等技術,在系統速度和資源面積上取得了較好的平衡,達到了預期的設計目的。
上傳時間: 2013-07-15
上傳用戶:dylutao
本文以星載圖像數據的壓縮與加密為背景,對CCSDS圖像壓縮算法和AES數據加密算法做了深入研究。文章的主要工作包括: (1)實現了CCSDS圖像壓縮算法的C程序,并且與SPIHT算法和JPEG2000算法在星載圖像壓縮領域做了簡單的對比; (2)對原始CCSDS圖像壓縮算法進行了改進。實驗結果表明,改進后的算法在提升算法性能的同時,降低了算法的復雜度; (3)研究了AES數據加密標準,并實現了該算法的C程序; (4)用VerilogHDL語言實現了CCSDS圖像壓縮算法和AES數據加密算法的編碼器; (5)在FPGA硬件平臺上,驗證了這兩種算法編碼器的正確性和有效性。
上傳時間: 2013-04-24
上傳用戶:pwcsoft