現代社會中相控陣雷達的應用越來越廣泛,相控陣雷達在目標識別、空間探測、雷達成像等先進技術領域的研究不斷深入。相控陣雷達的各個部分開始采用全數字化的控制方式,這對波束控制器提出了更高的技術要求:運算速度快、設備量少、數據吞吐量大、工作方式多、集成度高。為適應這些要求,結合嵌入式技術的發展,論文先介紹了相控陣雷達波控系統的基本功能和發展趨勢,然后闡述了波束控制系統的實現方法,接著提出基于嵌入式ARM(Advanced RISC Machines)的雷達波束控制主控系統的詳細設計方案和開發調試過程,論證了基于ARM嵌入式處理器實現雷達波束控制主控系統的運算、控制、通信等功能的可行性,最后給出了波控分系統通常采用的幾種工程實現方法和其原理框圖,通過軟硬件相結合的設計滿足雷達波控系統對組件的控制功能,完善波控系統的通用化和系列化設計思想。
上傳時間: 2013-04-24
上傳用戶:KIM66
嵌入式測控系統和測控裝置在工業生產過程控制、儀器儀表及自動化系統、智能樓宇監控等方面得到廣泛的應用。由于嵌入式測控系統監控對象的多樣性,因此通用性不是很強,傳統的設計方法都是從底層的硬件設計開始,再設計專用的軟件,導致設計周期長,重復工作多,成本增加。微電子技術和計算機技術的飛速發展,使得微處理器的性能和功能得到極大的提高,為通用型測控平臺的構建奠定了基礎。 本文提出了一種嵌入式測控平臺的設計思路。采用主板和擴展板相結合的模塊化設計,使嵌入式測控系統可以在一個標準化平臺上進行構建。平臺主板選用基于32位ARM7TDMI-S內核的微控制器LPC2292作為核心,加上以太網芯片、CPLD以及其它外圍電路,構成了一個維持系統正常運行的最小系統。擴展功能模塊包括ZigBee無線通信、USB、A/D、D/A、液晶觸摸屏等模塊,通過層疊式結構與主板連接。測控開發平臺在功能、電路、結構上實現了可裁剪、可擴展,能滿足大多數嵌入式測控系統的需求。 在實現嵌入式測控開發平臺硬件設計的基礎上,嵌入式測控平臺引入了Nucleus Plus實時操作系統來完成系統資源的管理和任務的調度。文中提出了啟動代碼模版的概念,簡化了移植操作系統的工作,提高了效率。 基于ARM的嵌入式測控開發平臺為開發各種智能化、小型化現代測控系統提供了可重用、高性能、圖形化、網絡化軟硬件基礎平臺和高效的開發模式。從而,大大縮短了軟、硬件開發的周期,具有十分重要的意義。 作為在測控開發平臺的基礎上構建測控系統的實例,研制了氣門彈簧負荷計算機自動分選系統的現場級控制器。
上傳時間: 2013-06-16
上傳用戶:kkchan200
設備狀態監測技術是計算機科學、測試技術、信號分析與數據處理技術等相結合的一種設備運行信息分析處理方法。將嵌入式計算機技術與數據采集技術及數字信號處理技術結合起來,構成一種體積小、便于攜帶、易于網絡化、造價相對較低,集信號采集、處理、存儲和顯示為一體的設備具有廣泛的應用前景。 本文通過對傳統工控監測技術方案以及本項目具體功能和指標的分析,提出了ARM+嵌入式Linux架構的技術方案。采用多個嵌入式設備終端作為監測系統數據的采集終端,然后通過GPRS模塊連入Internet,通過Internet上的多臺主機作為監控中心,各自運行相應的包括網絡管理功能的應用程序,實現監測數據自動、可靠的采集、存儲、處理、實時顯示及實時數據遠程傳輸,進而實現分布式、網絡化和自動化的設備監測系統新模式。 本文首先介紹了嵌入式技術的國內外研發現狀。給出了嵌入式監測系統總體設計方案。根據系統的功能和要求的技術指標,在綜合比較現有各種嵌入式操作系統的基礎上,分析了使用嵌入式Linux操作系統構造嵌入式系統的優點和缺陷,選定了嵌入式Linux操作系統作為本次設計的操作系統;選擇了samsung公司基于ARM920T內核的處理器S3C2410X作為嵌入式處理器;簡單介紹了S3C2410X的工作模式,并設計了系統的硬件和軟件結構方案。 這種基于嵌入式終端的工控監測系統主要由控制中心和嵌入式監測終端兩大部分組成。本文所主要涉及的就是該系統中的嵌入式監測終端部分,主要進行了嵌入式監測終端的硬件設計,嵌入式操作系統ARM-Linux的移植,建立交叉編譯環境,制作根文件系統,軟件部分主要是對驅動程序和終端應用程序的設計與實現進行了研究和介紹。重點介紹并了FPGA設備驅動程序的實現以及應用程序中的液晶顯示部分與實數EFT算法以及幾種數字信號的平均算法的C語言實現,最后,對本論文進行了總結,并指出了后續工作中需要注意的問題。 基于ARM-Linux的工控監測系統的研制對于監測網絡化是一個有益的嘗試,它的研制成功將會給工廠帶來更大的經濟效益。
上傳時間: 2013-07-20
上傳用戶:gjzeus
在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內的時鐘延時,減小時鐘偏差,本文設計了內置于FPGA芯片中的延遲鎖相環,采用一種全數字的電路結構,將傳統DLL中的用模擬方式實現的環路濾波器和壓控延遲鏈改進為數字方式實現的時鐘延遲測量電路,和延時補償調整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調節過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設計,實現可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調節電路的設計,實現可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設計,實現頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。
上傳時間: 2013-07-06
上傳用戶:LouieWu
研究以MCS-96系列80C196KB單片機為基礎,結合外圍器件來實現對可控硅三相全控橋的觸發控制。采用鎖相環技術及過零觸發的方法,實現觸發脈沖與電源信號(線電壓)的同步,提高了觸發器的抗干擾能力,
上傳時間: 2013-04-24
上傳用戶:fredguo
鎖相回路可視為一個輸出相位和輸入相位的回授系統用以同步輸入參考訊號和回授后輸出信號。并讓其操作同樣的頻率。如(圖一)所示,簡單鎖相回路[3,4]是由三個電路構成,分別為相位偵測器(Phase Detector)、回路濾波器(Loop Filter)、壓控蕩器(VCO)
上傳時間: 2015-08-16
上傳用戶:franktu
已知單位負反饋系統被控對象的傳函為: • 設計滯后-超前校正裝置,使校正后的系統滿足: • (1).在單位斜坡信號作用下,Kv=10s^(-1) • (2).校正后相角裕度³ 45° • (3).系統校正后剪切頻率wc ³ 1.5s^(-1) • (4).時域性能指標:s%£ 30%,Tp £ 2s,Ts £ 6s
上傳時間: 2014-07-27
上傳用戶:qlpqlq
文章通過對Delphi的菜單控件(Menu)的研究,提出一種通用菜單定制的方法,主要從創建菜單項、刪除 菜單項、菜單項拖動、菜單項功能定制、菜單項圖標定制等幾個方面進行了闡述。主要針對用Delphi開發出來的程序來 進行菜單定制。使用該方法可以使用戶界面描述信息與功能實現代碼相分離,簡化用戶界面菜單的開發與維護,提高界 面的開發效率,使軟件具有良好的菜單定制能力。
上傳時間: 2014-01-11
上傳用戶:x4587
發射部分采用鎖相環式頻率合成器技術, MC145152和MC12022芯片組成鎖相環,將載波頻率精確鎖定在35MHz,輸出載波的穩定度達到4×10-5,準確度達到3×10-5,由變容二極管V149和集成壓控振蕩器芯片MC1648實現對載波的調頻調制;末級功放選用三極管2SC1970,使其工作在丙類放大狀態,提高了放大器的效率,輸出功率達到設計要求。
上傳時間: 2017-06-28
上傳用戶:qiaoyue
基于ARM與DSP運動控制芯片相結合的新一代運動控制系統,充分發揮ARM微控器與專業運動控制芯片MCX314As的各自特點,可方便的構成高性能的嵌入式運動控制系統。
上傳時間: 2013-12-20
上傳用戶:ljmwh2000