基于FPGA實現的一種新型數字鎖相環
標簽: FPGA 新型數字 鎖相環
上傳時間: 2013-08-07
上傳用戶:2467478207
介紹了應用VHDL技術設計嵌入式全數字鎖相環路的方法,詳細敘述了其工作原理和設計思想,并用可編程邏輯器件FPGA實現。
標簽: VHDL 嵌入式 全數字 鎖相環路
上傳時間: 2013-08-11
上傳用戶:yare
基于FPGA的全數字鎖相環設計,內有設計過程和設計思想
標簽: FPGA 全數字 鎖相環
上傳時間: 2013-08-13
上傳用戶:fqscfqj
verilog編寫基于fpga的鑒相器模塊
標簽: verilog fpga 編寫 模塊
上傳時間: 2013-08-19
上傳用戶:18752787361
針對高頻感應加熱電源中用傳統的模擬鎖相環跟蹤頻率所存在的問題,提出一種非常適合于高頻感應加熱的\r\n新型的數字鎖相環。使用FPGA 內底層嵌入功能單元中的數字鎖相環74HCT297 ,并添加少量的數字電路來實現。最后利\r\n用仿真波形驗證該設計的合理性和有效性。整個設計負載范圍寬、鎖相時間短,現已成功應用于100 kHz/ 30 kW 的感應加\r\n熱電源中。
標簽: 高頻感應 加熱電源 模擬鎖相環 頻率
上傳時間: 2013-08-22
上傳用戶:nairui21
關于數字鎖相環的一點東西,可以下來看看\r\n
標簽: 數字鎖相環
上傳時間: 2013-08-26
上傳用戶:7891
Verilog實現的DDS正弦信號發生器和測頻測相模塊,DDS模塊可產生兩路頻率和相位差均可預置調整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數據通過引腳傳輸給單片機,單片機進行計算和顯示。
標簽: Verilog DDS 正弦信號發生器 模塊
上傳時間: 2013-08-28
上傳用戶:asdfasdfd
4046鎖相環功率超聲電源的頻率跟蹤電路 值得參考
標簽: 4046 鎖相環 功率 超聲電源
上傳時間: 2013-10-08
上傳用戶:bhqrd30
為了滿足寬頻段、細步進頻率綜合器的工程需求,對基于多環鎖相的頻率合成器進行了分析和研究。在對比傳統單環鎖相技術基礎上,介紹了采用DDS+PLL多環技術實現寬帶細步進頻綜,輸出頻段10~13 GHz,頻率步進10 kHz,相位噪聲達到-92 dBc/Hz@1 kHz,雜散抑制達到-68 dBc,滿足實際工程應用需求。
標簽: 鎖相 寬帶 合成器 步進頻率
上傳時間: 2013-10-12
上傳用戶:Late_Li
為得到性能優良、符合實際工程的鎖相環頻率合成器,提出了一種以ADI的仿真工具ADIsimPLL為基礎,運用ADS(Advanced Design System 2009)軟件的快速設計方法。采用此方法設計了頻率輸出為930~960 MHz的頻率合成器。結果表明該頻率合成器的鎖定時間、相位噪聲以及相位裕度等指標均達到了設計目標。
標簽: 4111 ADF 鎖相環 頻率合成器
上傳時間: 2013-12-16
上傳用戶:萍水相逢
蟲蟲下載站版權所有 京ICP備2021023401號-1