隨著電力電子技術的發展,交流電源系統的電能質量問題受到越來越多的關注。傳統的整流環節廣泛采用二極管不控整流和晶閘管相控整流電路,向電網注入了大量的諧波及無功,造成了嚴重的污染。提高電網側功率因數以及降低輸入電流諧波成為一個研究熱點。功率因數校正技術是減小用電設備對電網造成的諧波污染,提高功率因數的一項有力措施。本文所做的主要工作包括以下幾部分: 1.分析了單位功率因數三相橋式整流的工作原理,這種整流拓撲從工作原理上可以分成兩部分:功率因數補償網絡和常規整流網絡。在此基礎上,為整流電路建立了精確的數學模型。 2.這種單位功率因數三相橋式整流的輸入電感是在額定負載下計算出的,當負載發生變化時,其功率因數會降低。針對這種情況,提出了一種新的控制方法。常規整流網絡向電網注入的諧波可以由功率因數補償網絡進行補償,所以輸入功率因數相應提高。負載消耗的有功由電網提供,補償網絡既不消耗有功也不提供任何有功。根據功率平衡理論,可以確定參考補償電流。雙向開關的導通和關斷由滯環電流控制確定。在這一方法的控制下,雙向開關工作在高頻下,因此輸入電感值相應降低。仿真和實驗結果都表明:新的控制方法下,負載變化時,輸入電流仍接近于正弦,功率因數接近1。 3.根據IEEE-519標準對諧波電流畸變率的要求,為單位功率因數三相橋式整流提出了另一種控制方法。該方法綜合考慮單次諧波電流畸變率、總諧波畸變率、功率因數、有功消耗等性能指標,并進行優化,推導出最優電流補償增益和相移。將三相負載電流通過具有最優電流補償增益和相移的電流補償濾波器,得到補償后期望的電網電流,驅動雙向開關導通和關斷。仿真和實驗都收到了滿意的效果,使這一整流橋可以工作在較寬的負載范圍內。 4.單位功率因數三相橋式整流中直流側電容電壓隨負載的波動而波動,為提高其動、靜態性能,將簡單自適應控制應用到了直流側電容電壓的控制中,并提出利用改進的二次型性能指標修改自適應參數的方法,可以在實現對參考模型跟蹤的同時又不使控制增量過大,與常規的PI型簡單自適應控制相比在適應律的計算中引入了控制量的增量和狀態誤差在k及k+1時刻的采樣值。利用該方法為直流側電壓設計了控制器,并進行了仿真與實驗研究,結果表明與PI型適應律相比,新的控制器能提高系統的動態響應性能,負載變化時系統的魯棒性更強。
上傳時間: 2013-06-15
上傳用戶:WS Rye
運動控制技術是機電一體化的核心部分,提高運動控制技術水平對于提高我國的機電一體化技術具有至關重要的作用。運動控制技術的發展是制造自動化前進的旋律,是推動新的產業革命的關鍵技術。對于數控系統來說,最重要的是控制各個電機軸的運動,這是運動控制器接收并依照數控裝置的指令來控制各個電機軸運動從而實現數控加工的,數據加工中的定位控制精度、速度調節的性能等重要指標都與運動控制器直接相關。目前對數控系統的研究都集中在插入PC的NC控制器的研究上,而其核心部分就是對步進、伺服電機進行控制的運動控制卡的研究。對PC-NC來說,運動控制卡的性能很大程度上決定了整個數控系統的性能,而微電子和數字信號處理技術的發展及其應用,使運動控制卡的性能得到了不斷改進,集成度和可靠性大大提高。 本課題通過對運動控制技術的深入研究,并針對國內運動控制技術的研究起步較晚的現狀,結合當前運動控制領域的具體需要,緊跟當前運動控制技術研究的發展趨勢,吸收了數控技術和相關運動控制技術的最新成果,提出了基于PCI和FPGA的方案,研制了一款比較新穎的、功能強大的、具有很大柔性的四軸多功能運動控制卡。 本課題的具體研究主要有以下幾方面: 首先,通過對運動控制卡及運動控制系統等行業現狀的全面調研,和對運動控制技術的深入學習,在比較了幾種常用的運動控制方案的基礎上,提出了基于FPGA的運動控制設計方案,并規劃了板卡的總體設計。 其次,根據總體設計,規劃了板卡的結構,詳細劃分并實現了FPGA各部分的功能;利用光電隔離原理設計了數字輸入/輸出電路。 再次,利用FPGA的資源實現了PCI從設備接口,達到跟控制卡通信的目的,針對運動控制中的一些具體問題,如運動平穩性、實時控制以及多軸聯動等,在FPGA上設計了四軸運動控制電路,定義了各個寄存器的具體功能,設計了功能齊全的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個功能各異的計數器電路等,自動降速點運動、A/B相編碼器倍頻計數電路等特殊功能。最后,進行了本運動控制卡的測試,從測試和應用結果來看,該卡達到預期的要求。
上傳時間: 2013-07-27
上傳用戶:zgu489
眾所周知,任何閉環系統在增益為單位增益l,且內部隨頻率變化的相移為360°時,該閉環控制系統都會存在不穩定的可能性。因此幾乎所有的開關電源都有一個閉環反饋控制系統,從而能獲得較好的性能。在負反饋系統中,控制放大器的連接方式有意地引入了180°相移,如果反饋的相位保持在180°以內,那么控制環路將總是穩定的。當然,在現實中這種情況是不會存在的,由于各種各樣的開關延時和電抗引入了額外的相移,如果不采用適合的環路補償,這類相移同樣會導致開關電源的不穩定
上傳時間: 2013-04-24
上傳用戶:TF2015
該課題通過對開放式數控技術的全面調研和對運動控制技術的深入研究,并針對國內運動控制技術的研究起步較晚的現狀,結合激光雕刻領域的具體需要,緊跟當前運動控制技術研究的發展趨勢,吸收了世界開放式數控技術和相關運動控制技術的最新成果,采納了基于DSP和FPGA的方案,研制了一款比較新穎的、功能強大的、具有很大柔性的四軸多功能運動控制卡.該論文主要內容如下:首先,通過對制造業、開放式數控系統、運動控制卡等行業現狀的全面調研,基于對運動系統控制技術的深入學習,在比較了幾種常用的運動控制方案的基礎上,確定了基于DSP和FPGA的運動控制設計方案,并規劃了板卡的總體結構.其次,針對運動控制中的一些具體問題,如高速、高精度、運動平穩性、實時控制以及多軸聯動等,在FPGA上設計了功能相互獨立的四軸運動控制電路,仔細規劃并定義了各個寄存器的具體功能,設計了功能完善的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個功能各異的計數器電路等,完全實現了S-曲線升降速運動、自動降速點運動、A/B相編碼器倍頻計數電路等特殊功能.再次,介紹了DSP在運動控制中的作用,合理規劃了DSP指令的形成過程,并對DSP軟件的具體實現進行了框架性的設計.然后,根據光電隔離原理設計了數字輸入/輸出電路;結合DAC原理設計了四路模擬輸出電路;實現了PCI接口電路的設計;并針對常見的干擾現象,提出了有效的抗干擾措施.最后,利用運動控制卡強大的運動控制功能,并針對激光雕刻行業進行大幅圖形掃描時需要實時處理大量的圖形數據的特別需要,在板卡第四軸完全實現了激光控制功能,并基于FPGA內部的16KBit塊RAM,開辟了大量數據區以便進行大幅圖形的實時處理.
上傳時間: 2013-06-09
上傳用戶:youlongjian0
信號發生器是控制系統的重要組成部分。研制出較高精度、可靠性、可調參數的數字量信號發生器,對于促進我國航空、航天、國防以及工業自動化等領域的發展均有重要意義。本文以直接頻率合成和偽隨機碼的設計與實現為中心,對擴頻通信的基本理論、信號源的結構、載波調制等問題進行了深入的分析和研究,并給出了模塊的硬件實現方案。 現場可編程門陣列(FPGA)設計靈活、速度快,在數字專用集成電路的設計中得到了廣泛的應用。論文介紹了FPGA技術的發展和應用,包括VHDL語言的基本語法結構和FPGA器件的開發設計流程等等。詳細地分析了各類頻率合成器的基礎上提出采用直接數字式頻率合成原理(DDS)實現低相位噪聲、高分辨率、高精度和高穩定度的信號源。研究了測距偽隨機碼的原理,確定選用移位序列作為系統的擴頻碼序列,并選取了符合本系統使用的移位序列擴頻碼。分別給出并分析了相應的FPGA硬件實現電路。 對于載波調制這一關鍵技術,提出了采用二進制相移鍵控相位選擇法并相應作了硬件實現。最后給出具體設計實現了的信號發生器的輸出波形。經實驗室測試,設計的信號發生器滿足要求,且結構簡單、工作可靠、重量輕、體積小,具有良好的應用前景。
上傳時間: 2013-04-24
上傳用戶:qweqweqwe
本文以直接頻率合成和偽隨機碼的設計與實現為中心,對擴頻通信的基本理論、信號源的總體結構、載波調制、濾波器設計等問題進行了深入的分析和研究,并給出了模塊的硬件實現方案。 首先介紹了FPGA技術的發展和應用,包括VHDL語言的基本語法結構和FPGA器件的開發設計流程等等。詳細地分析了各類頻率合成器的基礎上提出采用直接數字式頻率合成器(DDS)實現低相位噪聲、高分辨率、高精度和高穩定度的信號源。研究了測距偽隨機碼的原理,確定選用移位序列作為系統的擴頻碼序列,并選取了符合本系統使用的移位序列擴頻碼。分別給出并分析了相應的FPGA硬件實現電路。 對于載波調制這一關鍵技術,提出了采用二進制相移鍵控相位選擇法并相應作了硬件實現。分析與研究了射頻寬帶濾波器應具有的傳輸特性,通過分析巴特沃思濾波器、切比雪夫濾波器、橢圓濾波器和貝塞爾濾波器這幾種濾波器的頻譜特性,設計了發生器射頻寬帶濾波器。最后給出具體設計實現了的信號發生器的輸出波形。
上傳時間: 2013-04-24
上傳用戶:greethzhang
負反饋放大電路之所以能夠產生自激振蕩,是因為在放大電路中存在 RC 環節。于是在放大電路的高頻或低頻段會產生附加相移DjAF ,如DjAF的足夠大,使負反饋變成正反饋。
上傳時間: 2014-01-26
上傳用戶:lizhen9880
As logic systems get larger and more complex, theirsupply current requirements continue to rise. Systemsrequiring 100A are fairly common. A high current powersupply to meet such requirements usually requires parallelingseveral power regulators to alleviate the thermalstress on the individual power components. A powersupply designer is left with the choice of how to drive theseparalleled regulators: brute-force single-phase or smartPolyPhaseTM.
上傳時間: 2013-10-08
上傳用戶:zhqzal1014
This application note describes how to build a system that can be used for determining theoptimal phase shift for a Double Data Rate (DDR) memory feedback clock. In this system, theDDR memory is controlled by a controller that attaches to either the OPB or PLB and is used inan embedded microprocessor application. This reference system also uses a DCM that isconfigured so that the phase of its output clock can be changed while the system is running anda GPIO core that controls that phase shift. The GPIO output is controlled by a softwareapplication that can be run on a PowerPC® 405 or Microblaze™ microprocessor.
上傳時間: 2013-10-15
上傳用戶:euroford
針對傳統集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現了擴頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現NCO模塊,在下變頻模塊調用了硬核乘法器并引入CIC濾波器進行低通濾波,給出了DQPSK解調的原理和實現方法,推導出一種簡便的引入?仔/4固定相移的實現方法。采用模塊化的設計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發板上成功實現了整個系統。測試結果表明該系統正確實現了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上傳時間: 2013-11-06
上傳用戶:liu123