現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)具有開發(fā)周期短、成本小、風(fēng)險(xiǎn)低和現(xiàn)場(chǎng)可靈活配置等優(yōu)點(diǎn),可以在更短的時(shí)間實(shí)現(xiàn)更復(fù)雜的功能,使得基于FPGA的開發(fā)平臺(tái)的研究成為工業(yè)界和學(xué)術(shù)界日益關(guān)注的問(wèn)題.基于FPGA的高集成度、高可靠性,可將整個(gè)設(shè)計(jì)系統(tǒng)下載于同一芯片中,實(shí)現(xiàn)片上系統(tǒng),從而大大縮小其體積,因此以FPGA為代表的可編程邏輯器件應(yīng)用日益廣泛.在國(guó)外,FPGA技術(shù)發(fā)展與應(yīng)用已達(dá)到相當(dāng)高的程度;而在國(guó)內(nèi),FPGA技術(shù)發(fā)展仍處在起步階段,與國(guó)外相比還存在較大的差距.本文提出了一種FPGA通用接口開發(fā)平臺(tái)的設(shè)計(jì)思路,研制了一種FPGA快速實(shí)驗(yàn)開發(fā)裝置,對(duì)研制過(guò)程中遇到的軟、硬件問(wèn)題加以歸納總結(jié),提高了系統(tǒng)運(yùn)行效率.分別研究了基于FPGA器件Altera公司的FLEX6000的字符型LCD、PC機(jī)ISA總線,基于FLEX10K的圖像點(diǎn)陣型LCD、PC機(jī)PCI總線接口中.最后通過(guò)一個(gè)通用實(shí)驗(yàn)裝置系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn),綜合上述應(yīng)用,介紹了FPGA實(shí)驗(yàn)系統(tǒng)的軟件開發(fā)環(huán)境,實(shí)現(xiàn)了基于FGPA的交通信號(hào)燈邏輯控制和電子鐘,研究了FPGA技術(shù)在通用接口控制器設(shè)計(jì)中的應(yīng)用.
標(biāo)簽: FPGA 現(xiàn)場(chǎng)可編程 應(yīng)用研究 邏輯門
上傳時(shí)間: 2013-04-24
上傳用戶:龍飛艇
合成孔徑雷達(dá)的實(shí)時(shí)信號(hào)處理系統(tǒng),可以分成相對(duì)獨(dú)立的幾個(gè)階段,即A/D變換和緩存、距離向預(yù)處理器、方位向預(yù)處理器、距離向壓縮處理、轉(zhuǎn)置存儲(chǔ)器、方位向壓縮處理、逆轉(zhuǎn)置存儲(chǔ)器.合成孔徑雷達(dá)預(yù)處理的目的,就是緩解高處理數(shù)據(jù)率和低傳輸數(shù)據(jù)率的矛盾,使得在不太影響成像質(zhì)量的前提下,盡量減少傳輸?shù)臄?shù)據(jù)率,有利于后續(xù)處理的硬件實(shí)現(xiàn),做到實(shí)時(shí)處理.論文結(jié)合電子所合成孔徑雷達(dá)實(shí)時(shí)成像處理系統(tǒng),設(shè)計(jì)開發(fā)了基于Xilinx Virtex-E FPGA的星載SAR高速預(yù)處理板,該信號(hào)處理板處理能力強(qiáng),結(jié)構(gòu)緊湊,運(yùn)行效率高;其硬件電路的設(shè)計(jì)思路和結(jié)構(gòu)形式有很強(qiáng)的通用性和使用價(jià)值.論文重點(diǎn)研究了預(yù)處理的核心部分—固定系數(shù)FIR濾波器的設(shè)計(jì)問(wèn)題.而固定系數(shù)FIR濾波器的實(shí)現(xiàn)問(wèn)題的重點(diǎn)又是FPGA內(nèi)部的固定系數(shù)FIP濾波器實(shí)現(xiàn)問(wèn)題,針對(duì)FPGA內(nèi)部的查找表資源,我們選擇目前流行的分布式算法來(lái)實(shí)現(xiàn)FIR濾波器的設(shè)計(jì).對(duì)比于預(yù)處理器中其他濾波器設(shè)計(jì)方案,基于FPGA分布式算法的FIR濾波器的設(shè)計(jì),避免了乘累加運(yùn)算,提高了系統(tǒng)運(yùn)行的速度并且節(jié)省了大量的FPGA資源.并且由于FPGA可編程的特性,所以可以靈活的改變?yōu)V波器的系數(shù)和階數(shù).所設(shè)計(jì)的電路簡(jiǎn)單高速,工作正常、可靠,完全滿足了預(yù)處理器設(shè)計(jì)的技術(shù)要求.隨著超大規(guī)模集成電路技術(shù),高密度存儲(chǔ)器技術(shù),計(jì)算機(jī)技術(shù)的發(fā)展,一個(gè)全數(shù)字化的機(jī)載實(shí)時(shí)成像處理系統(tǒng)的研制,已經(jīng)不是非常困難的事情了.而在現(xiàn)有條件下,全數(shù)字化的高分辨率星載實(shí)時(shí)成像處理系統(tǒng)的研制,將是一個(gè)非常具有挑戰(zhàn)意義的課題,論文以星載SAR的預(yù)處理器設(shè)計(jì)為例,拋磚引玉,希望對(duì)未來(lái)全數(shù)字化星載實(shí)時(shí)成像處理系統(tǒng)的研制起到一定參考價(jià)值.
上傳時(shí)間: 2013-07-03
上傳用戶:lanhuaying
本文研制了一種基于社區(qū)和家庭,以家庭為核心的“家庭——社區(qū)醫(yī)院——中心醫(yī)院”的三層體系結(jié)構(gòu)的遠(yuǎn)程家庭監(jiān)護(hù)系統(tǒng)。該系統(tǒng)主要包括家庭端的遠(yuǎn)程家庭監(jiān)護(hù)智能終端和遠(yuǎn)端的醫(yī)院監(jiān)護(hù)中心兩部分,其中,家庭端的遠(yuǎn)程家庭監(jiān)護(hù)智能終端的軟硬件實(shí)現(xiàn)是本文的重點(diǎn)和關(guān)鍵。 給出了遠(yuǎn)程家庭監(jiān)護(hù)智能終端的硬件結(jié)構(gòu)和軟件體系的總體設(shè)計(jì)方案。遠(yuǎn)程家庭監(jiān)護(hù)的硬件平臺(tái),以Philips的ARM內(nèi)核的32位嵌入式微處理器LPC2214為控制核心,外圍擴(kuò)展藍(lán)牙模塊、ISP1160 USB主機(jī)模塊、10M以太網(wǎng)通信模塊、CF卡存儲(chǔ)模塊和液晶顯示模塊等模塊實(shí)現(xiàn)。對(duì)各硬件模塊的設(shè)計(jì)實(shí)現(xiàn)做了詳盡的論述。在硬件平臺(tái)的基礎(chǔ)上,移植嵌入式操作系統(tǒng)μC/OS-Ⅱ,按照操作系統(tǒng)、中間件程序和應(yīng)用程序的分層軟件體系結(jié)構(gòu),設(shè)計(jì)實(shí)現(xiàn)了遠(yuǎn)程家庭監(jiān)護(hù)智能終端的軟件,使得軟件更易維護(hù)和升級(jí)。 對(duì)家庭監(jiān)護(hù)終端的軟件實(shí)現(xiàn)進(jìn)行了詳細(xì)的論述。設(shè)計(jì)實(shí)現(xiàn)了各硬件模塊的驅(qū)動(dòng)程序、通信協(xié)議和應(yīng)用程序。整個(gè)應(yīng)用程序按功能劃分為9個(gè)任務(wù),由操作系統(tǒng)內(nèi)核進(jìn)行調(diào)度,提高了系統(tǒng)的可靠性和實(shí)時(shí)性。應(yīng)用程序?qū)崿F(xiàn)了友好的人機(jī)界面和生理信號(hào)的自動(dòng)分析功能。重點(diǎn)研究了ECG信號(hào)自動(dòng)分析診斷算法,應(yīng)用自適應(yīng)模板法,實(shí)現(xiàn)了疾病自動(dòng)分析診斷功能,能夠?qū)崿F(xiàn)10種常見(jiàn)心律異常的自動(dòng)分析診斷。 遠(yuǎn)程家庭監(jiān)護(hù)智能終端系統(tǒng)可實(shí)現(xiàn)對(duì)病人心電、血壓、血糖、體溫、呼吸率和血氧飽和度等參數(shù)的實(shí)時(shí)遠(yuǎn)程監(jiān)護(hù),可根據(jù)病人的情況定制要監(jiān)護(hù)的參數(shù),具有良好的可擴(kuò)展性和靈活性。遠(yuǎn)程家庭監(jiān)護(hù)終端,通過(guò)藍(lán)牙模塊以無(wú)線方式采集病人的心電和體溫參數(shù),通過(guò)USB主機(jī)下行口連接其他生理參數(shù)模塊采集血壓等參數(shù)。所采集的參數(shù)經(jīng)終端分析處理后,可在液晶上顯示生理參數(shù)值及結(jié)果,并可通過(guò)局域網(wǎng)傳送到監(jiān)護(hù)中心服務(wù)器,供社區(qū)醫(yī)院監(jiān)護(hù)醫(yī)生分析診斷。在病人出現(xiàn)生理異常時(shí),家庭監(jiān)護(hù)智能終端能夠給出初步診斷結(jié)果并發(fā)出報(bào)警。監(jiān)護(hù)服務(wù)器收到報(bào)警后提醒監(jiān)護(hù)醫(yī)生給出診斷結(jié)果,并將診斷結(jié)果反饋到家庭監(jiān)護(hù)終端顯示,使病人能夠得到及時(shí)救治。
上傳時(shí)間: 2013-06-06
上傳用戶:13681659100
多普勒計(jì)程儀是根據(jù)聲波在水中的多普勒效應(yīng)原理而制成的一種精密測(cè)速和計(jì)算航程的儀器,它是船用導(dǎo)航設(shè)備的重要組成之一。針對(duì)于多普勒計(jì)程儀的核心問(wèn)題——頻率估計(jì),本文提出了一種基于FPGA實(shí)現(xiàn)的多普勒測(cè)頻方案,它具有抗干擾能力強(qiáng)、運(yùn)算速度快等特點(diǎn)。本論文主要是圍繞系統(tǒng)的測(cè)頻方案的設(shè)計(jì)與實(shí)現(xiàn)展開的。 本文主要研究工作包括:設(shè)計(jì)和調(diào)試基于FPGA的多普勒測(cè)頻系統(tǒng)的硬件電路;通過(guò)對(duì)測(cè)頻算法的研究,采用VHDL語(yǔ)言設(shè)計(jì)和實(shí)現(xiàn)系統(tǒng)的測(cè)頻算法和其它接口控制程序,并通過(guò)軟件仿真,測(cè)試設(shè)計(jì)的正確性。 測(cè)頻系統(tǒng)的硬件電路設(shè)計(jì)是本論文工作的主要部分之一,也是基于FPGA的多普勒測(cè)頻系統(tǒng)的核心部分。整個(gè)系統(tǒng)以FPGA作為主處理器,完成系統(tǒng)中所有的數(shù)字信號(hào)處理和外圍接口控制,同時(shí),基于FPGA豐富的片內(nèi)可編程邏輯資源和外部I/O資源,系統(tǒng)還擴(kuò)展了豐富的通信接口(UART、USB和以太網(wǎng)接口)和顯示電路(LCD和LED),使系統(tǒng)便于與PC機(jī)進(jìn)行數(shù)據(jù)交換和控制。 系統(tǒng)的軟件實(shí)現(xiàn)是本文工作的另一重要部分。本文通過(guò)對(duì)測(cè)頻算法的研究,完成了基于VHDL實(shí)現(xiàn)的過(guò)零檢測(cè)法和FFT算法,同時(shí)也實(shí)現(xiàn)了對(duì)接收機(jī)信號(hào)的自動(dòng)增益控制、信號(hào)采集和與計(jì)算機(jī)的通信功能等。
標(biāo)簽: FPGA 多普勒 測(cè)頻 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:121212121212
近年來(lái),計(jì)算機(jī)圖形學(xué)應(yīng)用越來(lái)越廣泛,尤其是三維(3D)繪圖。3D繪圖使用3D模型和各種影像處理產(chǎn)生具有三維空間真實(shí)感的影像,應(yīng)用于虛擬真實(shí)情況以及多媒體的產(chǎn)品上,且多半是使用低成本的實(shí)時(shí)3D計(jì)算機(jī)繪圖技術(shù)為基礎(chǔ)。在初期3D圖形學(xué)剛起步時(shí),由于圖形簡(jiǎn)單,因此可以利用CPU來(lái)運(yùn)算,但隨著圖形學(xué)技術(shù)的發(fā)展,所要繪制的圖形越來(lái)越復(fù)雜,這時(shí)如果單純依賴CPU來(lái)處理,不能達(dá)到實(shí)時(shí)的要求,因此需要專門的硬件來(lái)加速圖形處理,GPU(圖形處理單元)因此出現(xiàn)了。不過(guò)由于3D圖形加速硬件的復(fù)雜性和短壽命,這極大地提高了對(duì)硬件開發(fā)環(huán)境的需要。為了更好的對(duì)設(shè)計(jì)進(jìn)行更改和測(cè)試,不能僅僅用專門定制的方法來(lái)設(shè)計(jì),需要其他的方:硬件描述語(yǔ)言(HDL)和FPGA。 隨著計(jì)算機(jī)繪圖規(guī)模的需要,借助輔助硬件資源,來(lái)提高圖形處理單元(GPU)處理速度的需求越來(lái)越普遍。自從15年前現(xiàn)場(chǎng)可編程門陣列(FPGA)開始出現(xiàn)以來(lái),其在可編程硬件領(lǐng)域所起的作用越來(lái)越大。它們?cè)谒俣取Ⅲw積和速度方面都有了很大的提高。這意味著FPGA在以前只能使用專用硬件的場(chǎng)合越來(lái)越重要。其中一個(gè)應(yīng)用領(lǐng)域就是3D圖形渲染,在這個(gè)研究領(lǐng)域里人們正在利用具有可編程性能的FPGA來(lái)幫助改進(jìn)圖形處理單元(GPU)的性能。 能夠在廉價(jià)、可動(dòng)態(tài)重新配置的FPGA上實(shí)現(xiàn)復(fù)雜算法來(lái)輔助硬件設(shè)計(jì)。本文的設(shè)計(jì)就是通過(guò)在FPGA上實(shí)現(xiàn)3維圖形幾何處理管線部分功能來(lái)提高圖形處理速度。具體實(shí)現(xiàn)中使用硬件描述語(yǔ)言(Verilog HDL)進(jìn)行邏輯設(shè)計(jì),并發(fā)現(xiàn)問(wèn)題解決問(wèn)題。 本文主要特色如下: 1.針對(duì)幾何變換換子系統(tǒng),提出一種硬件實(shí)現(xiàn)方案,該方案能對(duì)基本的幾何變換如:平移、縮放、旋轉(zhuǎn)和投影進(jìn)行操作。首先構(gòu)造出總體變換矩陣,隨后進(jìn)行矩陣乘法運(yùn)算,再進(jìn)行投影變換,最后輸出變換座標(biāo)。提出一種脈動(dòng)陣列結(jié)構(gòu),用于兩個(gè)矩陣的乘法運(yùn)算。找到一種快捷的方法來(lái)實(shí)現(xiàn)矩陣相乘,將能大大提高系統(tǒng)的效率。 2.對(duì)于3D圖形裁剪,文中描述了一種裁剪引擎,它能夠處理3D圖形中的裁剪、透視除法以及視口映射的功能。硬件實(shí)現(xiàn)的難度取決于裁剪算法的復(fù)雜程度。我們?cè)赟utherland-Hodgman裁剪算法的基礎(chǔ)上提出一種新的裁剪算法,該算法通過(guò)去除冗余頂點(diǎn)以提高處理速度,同時(shí)利用編碼來(lái)判斷線段可見(jiàn)性的方法使得硬件實(shí)現(xiàn)變得很容易。 3.最后,我們?cè)贔PGA上實(shí)現(xiàn)了幾何變換以及三維裁剪,并與C語(yǔ)言的模擬結(jié)果對(duì)比發(fā)現(xiàn)結(jié)果正確,且三維裁剪能夠以3M個(gè)三角形/s的速度運(yùn)行,滿足了圖形流水中的實(shí)時(shí)性要求。
上傳時(shí)間: 2013-04-24
上傳用戶:yerik
隨著人們對(duì)無(wú)線通信需求和質(zhì)量的要求越來(lái)越高,無(wú)線通信設(shè)備的研發(fā)也變得越來(lái)越復(fù)雜,系統(tǒng)測(cè)試在整個(gè)設(shè)備研發(fā)過(guò)程中所占的比重也越來(lái)越大。為了能夠盡快縮短研發(fā)周期,測(cè)試人員需要在實(shí)驗(yàn)室模擬出無(wú)線信道的各種傳播特性,以便對(duì)所設(shè)計(jì)的系統(tǒng)進(jìn)行調(diào)試與測(cè)試。無(wú)線信道仿真器是進(jìn)行無(wú)線通信系統(tǒng)硬件調(diào)試與測(cè)試不可或缺的儀器之一。 本文設(shè)計(jì)的無(wú)線信道仿真器是以Clarke信道模型為參考,采用基于Jakes模型的改進(jìn)算法,使用Altera公司的StratixⅡ EP2S180模擬實(shí)現(xiàn)了頻率選擇性衰落信道。信道仿真器實(shí)現(xiàn)了四根天線數(shù)據(jù)的上行接收,每根天線由八條可分辨路徑,每條可分辨路徑由64個(gè)反射體構(gòu)成,每根天線可分辨路徑和反射體的數(shù)目可以獨(dú)立配置。通過(guò)對(duì)每個(gè)反射體初始角度和初始相位的設(shè)置,并且保證反射體的角度和相位是均勻分布的隨機(jī)數(shù),可以使得同一條路徑不同反射體之間的非相關(guān)特性,得到的多徑傳播信道是一個(gè)離散的廣義平穩(wěn)非相關(guān)散射模型(WSSUS)。無(wú)線信道仿真器模擬了上行數(shù)據(jù)傳輸環(huán)境,上行數(shù)據(jù)由后臺(tái)產(chǎn)生后儲(chǔ)存在單板上的SDRAM中。啟動(dòng)測(cè)試之后,上行數(shù)據(jù)在CPU的控制下通過(guò)信道仿真器,然后送達(dá)基帶處理板解調(diào),最后測(cè)試數(shù)據(jù)的誤碼率和誤塊率,從而分析基站的上行接收性能。 首先,本文研究了3GPP TS 25.141協(xié)議中對(duì)通信設(shè)備測(cè)試的要求和無(wú)線信道自身的特點(diǎn),完成了對(duì)無(wú)線信道仿真器系統(tǒng)設(shè)計(jì)方案的吸收和修改。 其次,針對(duì)FPGA內(nèi)部資源結(jié)構(gòu),研究了信道仿真器FPGA實(shí)現(xiàn)過(guò)程中的困難和資源的消耗,進(jìn)行了模塊劃分。主要完成了時(shí)延模塊、瑞利衰落模塊、背板接口模塊等的RTL級(jí)代碼的開發(fā)、仿真、綜合和板上調(diào)試;完成了FPGA和后臺(tái)軟件的聯(lián)合調(diào)試;完成了兩天線到四天線的改版工作,使FPGA內(nèi)部的工作頻率翻了一倍,大幅降低了FPGA資源的消耗。 最后,在完成無(wú)線信道仿真器的硬件設(shè)計(jì)之后,對(duì)無(wú)線信道仿真器的測(cè)試根據(jù)3GPP TS 25.141 V6.13.0協(xié)議中的要求進(jìn)行,即在數(shù)據(jù)誤塊率(BLER)一定的情況下,對(duì)不同信道傳播環(huán)境和不同傳輸業(yè)務(wù)下的信噪比(Eb/No)進(jìn)行測(cè)試,單天線和多天線的測(cè)試結(jié)果符合協(xié)議中規(guī)定的信噪比(Eb/No)的要求。
上傳時(shí)間: 2013-04-24
上傳用戶:小楊高1
電源測(cè)量與分析入門手冊(cè) 本入門手冊(cè)將主要介紹如何使用示波器和專用軟件進(jìn)行開關(guān)電源設(shè)計(jì)測(cè)量。兩個(gè)不同版本。都是中文的。 目錄 簡(jiǎn)介 電源設(shè)計(jì)中的問(wèn)題以及測(cè)量要求 示波器與電源測(cè)量 開關(guān)電源基礎(chǔ) 準(zhǔn)備進(jìn)行電源測(cè)量 在一次采集中同時(shí)測(cè)量100 伏和100 毫伏電壓 消除電壓探頭和電流探頭之間的時(shí)間偏差 消除探頭零偏和噪聲 電源測(cè)量中記錄長(zhǎng)度的作用 識(shí)別真正的Ton 與Toff 轉(zhuǎn)換 有源器件測(cè)量:開關(guān)元件 開關(guān)器件的功率損耗理論 截止損耗 開通損耗 詳細(xì)了解SMPS 的功率損耗 安全工作區(qū) 動(dòng)態(tài)導(dǎo)通電阻 di/dt dv/dt 無(wú)源器件測(cè)量:磁性元件 電感基礎(chǔ) 用示波器進(jìn)行電感測(cè)量 磁性元件功率損耗基礎(chǔ) 用示波器進(jìn)行磁性元件功率損耗測(cè)量 磁特性基礎(chǔ) 用示波器測(cè)量磁性元件特性 輸入交流供電測(cè)量 電源質(zhì)量測(cè)量基礎(chǔ) SMPS 的電源質(zhì)量測(cè)量 用示波器測(cè)量電源質(zhì)量 使用正確的工具 用示波器進(jìn)行電源質(zhì)量測(cè)量
上傳時(shí)間: 2013-07-03
上傳用戶:jjj0202
示波器是調(diào)試電路的一個(gè)重要工具,其性能的優(yōu)劣直接影響電路測(cè)試數(shù)據(jù)的準(zhǔn)確度。在電路參數(shù)的分析過(guò)程中,除了示波器的帶寬、采樣率和存儲(chǔ)深度外,一個(gè)更重要的指標(biāo)就是波形捕獲率,該指標(biāo)直接關(guān)系到示波器能否捕獲到偶發(fā)的錯(cuò)...
標(biāo)簽: FPGA 數(shù)字存儲(chǔ)示波器
上傳時(shí)間: 2013-04-24
上傳用戶:qq277541717
先進(jìn)的系統(tǒng)架構(gòu)和集成電路設(shè)計(jì)技術(shù),使得模數(shù)轉(zhuǎn)換器 (ADC) 制造商得以開發(fā)出更高速率和分辨率,更低功耗的產(chǎn)品。這樣,當(dāng)設(shè)計(jì)下一代的系統(tǒng)時(shí),ADC設(shè)計(jì)人員已經(jīng)簡(jiǎn)化了很多系統(tǒng)平臺(tái)的開發(fā)。例如,同時(shí)提高ADC采樣率和分辨率可簡(jiǎn)化多載波、多標(biāo)準(zhǔn)軟件無(wú)線電系統(tǒng)的設(shè)計(jì)。這些軟件無(wú)線電系統(tǒng)需要具有數(shù)字采樣非常寬頻范圍,高動(dòng)態(tài)范圍的信號(hào)的能力,以同步接收遠(yuǎn)、近端發(fā)射機(jī)的多種調(diào)制方式的高頻信號(hào)。同樣,先進(jìn)的雷達(dá)系統(tǒng)也需要提高ADC采樣率和分辨率,以改善靈敏度和精度。在滿足了很多應(yīng)用的具體需求,ADC的主要性能有了很大的提高的同時(shí),ADC的功耗也有數(shù)量級(jí)的下降,進(jìn)一步簡(jiǎn)化了系統(tǒng)散熱設(shè)計(jì)和更小尺寸產(chǎn)品的設(shè)計(jì)。
標(biāo)簽: FemtoCharge ADC 高分辨率 低功耗
上傳時(shí)間: 2013-10-22
上傳用戶:meiguiweishi
SIFT算法具有旋轉(zhuǎn)、平移、尺度縮放和亮度的變化保持不變性的優(yōu)點(diǎn),也有算法復(fù)雜、計(jì)算時(shí)間長(zhǎng)的缺點(diǎn)。本文提出了以街區(qū)距離代替歐式距離的新方法,來(lái)提高SIFT特征匹配效率,縮短匹配時(shí)間,提高SIFT算法的實(shí)時(shí)性。實(shí)驗(yàn)結(jié)果表明,該方法在保持圖像匹配率和算法魯棒性的同時(shí),可以減少運(yùn)算時(shí)間。
上傳時(shí)間: 2013-10-28
上傳用戶:zhangzhenyu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1