亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

短波差分

  • 基于FPGA的全數(shù)字激光測(cè)距信號(hào)處理

    激光測(cè)距是一種非接觸式的測(cè)量技術(shù),已被廣泛使用于遙感、精密測(cè)量、工程建設(shè)、安全監(jiān)測(cè)以及智能控制等領(lǐng)域。早期的激光測(cè)距系統(tǒng)在激光接收機(jī)中通過(guò)分立的單元電路處理激光發(fā)、收信號(hào)以測(cè)量光脈沖往返時(shí)間,使得開(kāi)發(fā)成本高、電路復(fù)雜,調(diào)試?yán)щy,精度以及可靠性相對(duì)較差,體積和重量也較大,且沒(méi)有與其他儀器相匹配的標(biāo)準(zhǔn)接口,上述缺陷阻礙了激光測(cè)距系統(tǒng)的普及應(yīng)用。 本文針對(duì)激光測(cè)距信號(hào)處理系統(tǒng)設(shè)計(jì)了一套全數(shù)字集成方案,除激光發(fā)射、接收電路以外,將信號(hào)發(fā)生、信號(hào)采集、綜合控制、數(shù)據(jù)處理和數(shù)據(jù)傳輸五個(gè)部分集成為一塊專用集成電路。這樣就不再需要DA轉(zhuǎn)換和AD轉(zhuǎn)換電路和濾波處理等模塊,可以直接對(duì)信號(hào)進(jìn)行數(shù)字信號(hào)處理。與分立的單元電路構(gòu)成的激光測(cè)距信號(hào)處琿相比,可以大大降低激光測(cè)距系統(tǒng)的成本,縮短激光測(cè)距的研制周期。并且由于專用集成電路帶有標(biāo)準(zhǔn)的RS232接口,可以直接與通信模塊連接,構(gòu)成激光遙測(cè)實(shí)時(shí)監(jiān)控系統(tǒng),通過(guò)LED實(shí)時(shí)顯示測(cè)距結(jié)果。這樣使得激光測(cè)距系統(tǒng)只需由激光器LD、接收PD和一片集成電路組成即可,提出了橋梁的位移監(jiān)測(cè)技術(shù)方法,并設(shè)計(jì)出一種針對(duì)橋梁的位移監(jiān)測(cè)的具有既便攜、有效又經(jīng)濟(jì)實(shí)用的監(jiān)測(cè)樣機(jī)。 本文基于xil inx公司提供的開(kāi)發(fā)環(huán)境(ise8.2)、和Virtex2P系列XC2VP30的開(kāi)發(fā)版來(lái)設(shè)計(jì)的,提出一種基于方波的利用DCM(數(shù)字時(shí)鐘管理器)檢相的相位式測(cè)距方法;采用三把側(cè)尺頻率分別是30MHz、3MHz、lOkHz,對(duì)應(yīng)的測(cè)尺長(zhǎng)度分別為5米、50米和15000米,對(duì)應(yīng)的精度分別為±0.02米、±0.5米和±5米。設(shè)計(jì)了一套激光測(cè)距全數(shù)字信號(hào)處理系統(tǒng)。為了證明本系統(tǒng)的準(zhǔn)確性,另外設(shè)計(jì)了一套利用延時(shí)的方法來(lái)模擬激光光路,經(jīng)過(guò)測(cè)試,證明利用DCM檢相的相位式測(cè)距方法對(duì)于橋梁的位移監(jiān)測(cè)是可行的,測(cè)量精度和測(cè)量結(jié)果也滿足設(shè)計(jì)方案要求。

    標(biāo)簽: FPGA 全數(shù)字 信號(hào)處理 激光測(cè)距

    上傳時(shí)間: 2013-06-12

    上傳用戶:fanboynet

  • 基于FPGA的短波數(shù)字信號(hào)調(diào)制解調(diào)

    在衛(wèi)星通信、移動(dòng)通信技術(shù)快速發(fā)展的今天,短波這一最古老和傳統(tǒng)的通信方式不僅沒(méi)有被淘汰,還在快速發(fā)展。其通信距離遠(yuǎn)、設(shè)備簡(jiǎn)單以及移動(dòng)方便等優(yōu)點(diǎn)被廣泛應(yīng)用于無(wú)線通信領(lǐng)域。 數(shù)字調(diào)制技術(shù)作為通信領(lǐng)域中極為重要的一個(gè)方面,也得到了迅速發(fā)展。全數(shù)字調(diào)制解調(diào)技術(shù)的使用使各類現(xiàn)代調(diào)制解調(diào)技術(shù)融合一體,目前國(guó)內(nèi)多速率/多制式調(diào)制解調(diào)大多基于通用.DSP實(shí)現(xiàn),支持的速率比較低。由于運(yùn)算量大和硬件參數(shù)的限制,采用通用DSP無(wú)法勝任高速率調(diào)制解調(diào)的任務(wù)。現(xiàn)代FPGA可以提供支持以低系統(tǒng)丌銷、低成本實(shí)現(xiàn)高速乘.累加超前進(jìn)位鏈的DSP算法。本文采用理論與實(shí)踐相結(jié)合的方式研究基于FPGA技術(shù)來(lái)實(shí)現(xiàn)短波數(shù)字信號(hào)的調(diào)制解調(diào)。通過(guò)對(duì)具體的FPGA系統(tǒng)設(shè)計(jì)與調(diào)試,將理論應(yīng)用到實(shí)際中。 本文通過(guò)具體的EPlC60240C8芯片作為處理器的FPGA實(shí)驗(yàn)板,研究了短波數(shù)字信號(hào)調(diào)制解調(diào)的設(shè)計(jì)與丌發(fā)過(guò)程。分析了現(xiàn)代通信的各種調(diào)制方式.誤碼率。得出了不同的調(diào)制方式的優(yōu)劣性。最后重點(diǎn)提出了QPSK的調(diào)制解調(diào)方法。給出了Qf'SK的調(diào)制解調(diào)框圖、QPSK的SystemView系統(tǒng)仿真、VHDL程序進(jìn)行調(diào)制解調(diào),在OUARTUS上進(jìn)行仿真。然后設(shè)計(jì)AD/DA輸入輸出電路,對(duì)短波數(shù)字信號(hào)進(jìn)行調(diào)制解調(diào)。通過(guò)設(shè)計(jì)的AD/DA電路輸入短波數(shù)字信號(hào)進(jìn)行調(diào)制解調(diào),然后輸出原始的模擬信號(hào)。文中還對(duì)比了其他的調(diào)制解調(diào)方式,通過(guò)對(duì)比,發(fā)現(xiàn)不同的調(diào)制解調(diào)方式對(duì)短波信號(hào)的影響。最后,通過(guò)比較FPGA與DSP在處理高速率、大容量的數(shù)字信號(hào),得出不同的結(jié)論。展示了FPGA在這方面的優(yōu)越性。

    標(biāo)簽: FPGA 短波 數(shù)字信號(hào) 調(diào)制解調(diào)

    上傳時(shí)間: 2013-06-05

    上傳用戶:362279997

  • 基于FPGA的高速實(shí)時(shí)數(shù)字存儲(chǔ)示波器

    數(shù)字存儲(chǔ)示波器(DSO)上世紀(jì)八十年代開(kāi)始出現(xiàn),由于當(dāng)時(shí)它的帶寬和分辨率較低,實(shí)時(shí)性較差,沒(méi)有具備模擬示波器的某些特點(diǎn),因此并沒(méi)有受到人們的重視。隨著數(shù)字電路、大規(guī)模集成電路及微處理器技術(shù)的發(fā)展,尤其是高速模/數(shù)(A/D)轉(zhuǎn)換器及半導(dǎo)體存儲(chǔ)器(RAM)的發(fā)展,數(shù)字存儲(chǔ)示波器的采樣速率和實(shí)時(shí)性能得到了很大的提高,在工程測(cè)量中,越來(lái)越多的工程師用DSO來(lái)替代模擬示波器。 本文介紹了一款雙通道采樣速率達(dá)1GHz,分辨率為8Bits,實(shí)時(shí)帶寬為200MHz數(shù)字存儲(chǔ)示波器的研制。通過(guò)對(duì)具體功能和技術(shù)指標(biāo)的分析,提出了FPGA+ARM架構(gòu)的技術(shù)方案。然后,本文分模塊詳細(xì)敘述了整機(jī)系統(tǒng)中部分模塊,包括前端高速A/D轉(zhuǎn)換器和FPGA的硬件模塊設(shè)計(jì),數(shù)據(jù)處理模塊軟件的設(shè)計(jì),以及DSO的GPIB擴(kuò)展接口邏輯模塊的設(shè)計(jì)。 本文在分析了傳統(tǒng)DSO架構(gòu)的基礎(chǔ)上,提出了本系統(tǒng)的設(shè)計(jì)思想和實(shí)現(xiàn)方案。在高速A/D選擇上,國(guó)家半導(dǎo)體公司2005年推出的雙通道采樣速率達(dá)500MHz高速A/D轉(zhuǎn)換器芯片ADC08D500,利用其雙邊沿采樣模式(DES)實(shí)現(xiàn)對(duì)單通道1GHz的采樣速率,并且用Xilinx公司Spraten-3E系列FPGA作為數(shù)據(jù)緩沖單元和存儲(chǔ)單元,提高了系統(tǒng)的集成度和穩(wěn)定性。其中,F(xiàn)PGA緩沖單元完成對(duì)不同時(shí)基情況下多通道數(shù)據(jù)的抽取,處理單元完成對(duì)數(shù)據(jù)正弦內(nèi)插的計(jì)算,而DSO中其余數(shù)據(jù)處理功能包括數(shù)字濾波和FFT設(shè)計(jì)在后端的ARM內(nèi)完成。DSO中常用的GPIB接口放在FPGA內(nèi)集成,不僅充分利用了FPGA內(nèi)豐富的邏輯資源,而且降低了整機(jī)成本,也減少了電路規(guī)模。 最后,利用ChipscopePro工具對(duì)采樣系統(tǒng)進(jìn)行調(diào)試,并分析了數(shù)據(jù)中的壞數(shù)據(jù)產(chǎn)生的原因,提出了解決方案, 并給出了FPGA接收高速A/D的正確數(shù)據(jù)。

    標(biāo)簽: FPGA 高速實(shí)時(shí)數(shù) 字存儲(chǔ) 示波器

    上傳時(shí)間: 2013-07-07

    上傳用戶:asdkin

  • 【免費(fèi)分享】電子設(shè)計(jì)1000例,不要分

    【免費(fèi)分享】電子設(shè)計(jì)1000例,不要分。。。

    標(biāo)簽: 1000 電子設(shè)計(jì)

    上傳時(shí)間: 2013-06-10

    上傳用戶:moshushi0009

  • DDS 短波信號(hào)發(fā)生器

    基于AD9851的DDS短波信號(hào)發(fā)生器,詳細(xì)論述AD9851的使用,在做高頻信號(hào)源時(shí)很值得參考。

    標(biāo)簽: DDS 短波信號(hào) 發(fā)生器

    上傳時(shí)間: 2013-05-26

    上傳用戶:qweqweqwe

  • 共模干擾和差模干擾及其抑制技術(shù)

    共模干擾和差模干擾及其抑制技術(shù),是擴(kuò)干擾技術(shù)的基礎(chǔ)。

    標(biāo)簽: 共模干擾 差模 干擾 抑制技術(shù)

    上傳時(shí)間: 2013-04-24

    上傳用戶:003030

  • 基于FPGA的直擴(kuò)調(diào)制解調(diào)器

    擴(kuò)頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強(qiáng)的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點(diǎn)。在近年來(lái)得到了迅速的發(fā)展。本論文主要討論和實(shí)現(xiàn)了基于FPGA的直接序列擴(kuò)頻信號(hào)的解擴(kuò)解調(diào)處理。論文對(duì)該直擴(kuò)通信系統(tǒng)和FPGA設(shè)計(jì)方法進(jìn)行了相關(guān)研究,最后用Altera公司的最新的FPGA開(kāi)發(fā)平臺(tái)Quarus Ⅱ5.0實(shí)現(xiàn)了相關(guān)設(shè)計(jì)。 整個(gè)系統(tǒng)分為兩個(gè)部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴(kuò)頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴(kuò)解調(diào)等模塊。 論文首先介紹了擴(kuò)頻通信系統(tǒng)的特點(diǎn)以及相關(guān)技術(shù)的國(guó)內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實(shí)際需要,設(shè)計(jì)了一種零中頻DSSS解調(diào)解擴(kuò)方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來(lái)進(jìn)行前端窄帶干擾抑制處理,用基于自適應(yīng)門(mén)限技術(shù)的滑動(dòng)相關(guān)捕獲和分時(shí)復(fù)用單相關(guān)器跟蹤來(lái)改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來(lái)減少載波提取的算法復(fù)雜度,用改進(jìn)型CORDIC算法實(shí)現(xiàn)NCO來(lái)方便的進(jìn)行擴(kuò)展。 接著,論文給出了系統(tǒng)總體設(shè)計(jì)和發(fā)送及接受子系統(tǒng)的各個(gè)功能模塊的實(shí)現(xiàn)分析以及在Quartus Ⅱ5.0上的實(shí)現(xiàn)細(xì)節(jié),給出了仿真結(jié)果。 然后論文介紹了整個(gè)系統(tǒng)的硬件電路設(shè)計(jì)和它在真實(shí)系統(tǒng)中連機(jī)調(diào)試所得到的測(cè)試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級(jí)等特點(diǎn)并且達(dá)到課題各項(xiàng)指標(biāo)的要求。 最后是對(duì)論文工作的一些總結(jié)和對(duì)今后工作的展望。

    標(biāo)簽: FPGA 調(diào)制解調(diào)器

    上傳時(shí)間: 2013-07-04

    上傳用戶:yd19890720

  • 電子三分頻功放

    電子三分頻功放使用的喇叭保護(hù)電路,電子三分頻功放使用的喇叭保護(hù)電路.電子三分頻功放使用的喇叭保護(hù)電路;

    標(biāo)簽: 電子 三分頻

    上傳時(shí)間: 2013-06-18

    上傳用戶:wang5829

  • 基于FPGA的短波單邊帶調(diào)制解調(diào)系統(tǒng)

    短波通信是歷史最為久遠(yuǎn)的無(wú)線通信,一直是世界各國(guó)中、遠(yuǎn)程通信的重要手段,被廣泛地應(yīng)用于政府、軍事、外交、氣象、商業(yè)等部門(mén)。由于短波通信設(shè)備簡(jiǎn)單、機(jī)動(dòng)靈活、成本低廉、傳輸距離遠(yuǎn)并且抗毀性能好,使得短波通信無(wú)論是在...

    標(biāo)簽: FPGA 短波 單邊帶調(diào)制 解調(diào)系統(tǒng)

    上傳時(shí)間: 2013-06-22

    上傳用戶:nbdedu

  • 期刊論文:分形圖像壓縮編碼的原理與發(fā)展趨勢(shì)

    ·期刊論文:分形圖像壓縮編碼的原理與發(fā)展趨勢(shì)

    標(biāo)簽: 論文 分形 圖像壓縮 發(fā)展趨勢(shì)

    上傳時(shí)間: 2013-06-13

    上傳用戶:TRIFCT

主站蜘蛛池模板: 云南省| 双桥区| 横峰县| 拜城县| 定边县| 徐闻县| 江达县| 西贡区| 蒙自县| 云安县| 蒙城县| 祁阳县| 宜章县| 祁阳县| 青龙| 天气| 海口市| 巴青县| 衡阳县| 安泽县| 龙陵县| 常州市| 合山市| 丹巴县| 曲沃县| 高陵县| 哈巴河县| 漯河市| 南岸区| 迁西县| 历史| 修文县| 拜泉县| 陕西省| 仪征市| 大埔区| 景谷| 荥经县| 根河市| 仙游县| 武隆县|