隨著信息技術(shù)的不斷發(fā)展,安全、可靠的身份識(shí)別技術(shù)成為許多系統(tǒng)首先考慮的問題。指紋具有唯一性和穩(wěn)定性,因此指紋采集技術(shù)是指紋識(shí)別技術(shù)中的最為重要的一個(gè)環(huán)節(jié),伴隨著生物識(shí)別技術(shù)的不斷提高,以及指紋傳感器的性能不斷提升,指紋識(shí)別技術(shù)的應(yīng)用越來越廣泛。因此,高質(zhì)量的采集指紋圖像技術(shù)已經(jīng)成為一個(gè)重要的研究課題。 本文的內(nèi)容是基于ARM的指紋采集系統(tǒng)的設(shè)計(jì)。按照設(shè)計(jì)思想,系統(tǒng)主要包括兩個(gè)大的模塊:指紋圖像采集模塊、指紋圖像傳輸模塊。在設(shè)計(jì)工作中,根據(jù)系統(tǒng)的實(shí)現(xiàn)要求和本專業(yè)領(lǐng)域內(nèi)最新技術(shù)的發(fā)展?fàn)顩r,確定了以Samsung公司的ARM7處理器S3C44BOX和ALTERA公司的復(fù)雜可邏輯編程器件EPM240為核心的系統(tǒng)組成方案。 本文主要做的工作有:首先介紹了指紋識(shí)別技術(shù)的基本原理和方法,通過對(duì)不同類型指紋傳感器的比較選擇了性價(jià)比較高的電容式指紋傳感器。設(shè)計(jì)了以Samsung ARM和MBF200電容式指紋傳感器為主要組成部分的電容式指紋采集系統(tǒng)。在ADS1.2編譯環(huán)境下對(duì)ARM進(jìn)行基于C語言和匯編語言混合編程的初始化程序,指紋采集程序以及數(shù)據(jù)傳輸程序;采用了USB技術(shù)實(shí)現(xiàn)系統(tǒng)與計(jì)算機(jī)之間的通訊,大大提高了指紋圖像數(shù)據(jù)的傳輸速度;采用CPLD對(duì)系統(tǒng)各個(gè)芯片之間的信號(hào)進(jìn)行邏輯控制;采用SST公司的閃爍存儲(chǔ)器SST39VF160存放系統(tǒng)啟動(dòng)程序Boot loader。 本文首先描述了整個(gè)系統(tǒng)的總體方案,然后主要從硬件電路設(shè)計(jì)和軟件編程兩個(gè)方面對(duì)系統(tǒng)進(jìn)行了詳細(xì)的描述,硬件設(shè)計(jì)包括芯片的選型、核心芯片接口電路設(shè)計(jì)以及處理器的外圍電路設(shè)計(jì),軟件設(shè)計(jì)包括系統(tǒng)主程序、指紋采集程序以及指紋數(shù)據(jù)通訊的流程圖。最后列舉了一些在調(diào)試過程中碰到的一些問題以及解決辦法,并為系統(tǒng)進(jìn)一步優(yōu)化提出了建議。
標(biāo)簽: ARM 指紋采集 系統(tǒng)研究
上傳時(shí)間: 2013-07-23
上傳用戶:zhf1234
Internet現(xiàn)已成為社會(huì)重要的信息流通渠道。嵌入式系統(tǒng)能夠連接到 Internet上面將信息傳送到幾乎世界上的任何一個(gè)地方。嵌入式設(shè)備與Internet的結(jié)合代表著嵌入式系統(tǒng)和網(wǎng)絡(luò)技術(shù)的真正未來。隨著IPv6的應(yīng)用,設(shè)備都可能獲得一個(gè)全球唯一的IP地址,通過IP地址和互聯(lián)網(wǎng)相連成為一個(gè)網(wǎng)絡(luò)設(shè)備。因此隨著電子技術(shù)和Internet技術(shù)的發(fā)展使的家用電子電器產(chǎn)品步向智能化網(wǎng)絡(luò)化的智能家居方向。智能家居是集成微電子技術(shù)與控制技術(shù)當(dāng)前嵌入式系統(tǒng)典型的代表。 本文將嵌入式技術(shù)與電力載波通信協(xié)議X-10技術(shù)結(jié)合起來來實(shí)現(xiàn)智能家居控制系統(tǒng),著重研究智能家居控制系統(tǒng)的核心一基于ARM核的智能家居網(wǎng)關(guān)軟硬件設(shè)計(jì)。智能家居網(wǎng)關(guān)是一個(gè)嵌入式WEB服務(wù)器,用戶通過登陸智能家居網(wǎng)關(guān)進(jìn)而實(shí)現(xiàn)對(duì)智能家居網(wǎng)關(guān)的遠(yuǎn)程控制操作,智能家居網(wǎng)關(guān)將接收到的用戶命令進(jìn)行“翻譯”之后向家庭電力線發(fā)送X-10指令,實(shí)現(xiàn)對(duì)家庭設(shè)備的控制。 本文首先分析基于ARM的智能家居控制系統(tǒng)的原理及X-10技術(shù);然后給出具體基于ARM平臺(tái)的硬件電路設(shè)計(jì),本文在以LPC2210為處理器實(shí)現(xiàn)智能家居控制系統(tǒng)的設(shè)計(jì)中,給出詳細(xì)設(shè)計(jì)步驟與過程。本系統(tǒng)主要電路包括有電源電路、鍵盤電路、LCD顯示電路、存儲(chǔ)電路、網(wǎng)口電路、及X-10電力載波電路等等;其次ARM平臺(tái)軟件實(shí)現(xiàn)是本文的一個(gè)重點(diǎn)。本文主要分三步來實(shí)現(xiàn):第一步實(shí)現(xiàn)了在LPC2200系列處理器上的嵌入式操作系統(tǒng)uC/OS-Ⅱ的移植、第二步實(shí)現(xiàn)TCP/IP協(xié)議棧LWIP在嵌入式操作系統(tǒng)上的移植、第三步實(shí)現(xiàn)WEB服務(wù)器的組建以及應(yīng)用軟件設(shè)計(jì)。最后系統(tǒng)在搭建完軟硬件平臺(tái)之后,進(jìn)入調(diào)試結(jié)果環(huán)節(jié)。系統(tǒng)運(yùn)行后本人使用本地示波器觀看波形,然后通過對(duì)波形的解析與X-10指令的對(duì)照來驗(yàn)證基于ARM的智能家居控制系統(tǒng)的可行性,進(jìn)而實(shí)現(xiàn)了X-10信息家電與Internet的互連控制。
標(biāo)簽: ARM 智能家居控制系統(tǒng)
上傳時(shí)間: 2013-06-04
上傳用戶:WS Rye
以嵌入式計(jì)算機(jī)為技術(shù)核心的嵌入式系統(tǒng)是繼網(wǎng)絡(luò)之后,又一個(gè)IT領(lǐng)域新的技術(shù)發(fā)展方向。由于嵌入式系統(tǒng)具有體積小、性能強(qiáng)、功耗低、可靠性高等特點(diǎn),目前已經(jīng)廣泛的應(yīng)用在國(guó)防、消費(fèi)電子、信息家電、網(wǎng)絡(luò)通信、工業(yè)控制等領(lǐng)域。其中具有代表意義的是32位的控制器和嵌入式操作系統(tǒng)的應(yīng)用。 本文是以弧焊機(jī)器人的焊縫跟蹤系統(tǒng)為例,研究了基于嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-Ⅱ和32位ARM微處理器的嵌入式系統(tǒng)的實(shí)現(xiàn)。該焊縫跟蹤應(yīng)用系統(tǒng)實(shí)例實(shí)現(xiàn)的功能是使弧焊機(jī)器人能及時(shí)檢測(cè)并自動(dòng)糾正當(dāng)前焊接點(diǎn)與焊縫之間出現(xiàn)的偏差,以提高弧焊機(jī)器人的智能化水平。 論文首先介紹了32位的ARM控制器工作原理,然后介紹了嵌入式操作系統(tǒng)的工作原理以及焊縫信號(hào)的處理原理,在此基礎(chǔ)上設(shè)計(jì)了弧焊機(jī)器人焊縫跟蹤系統(tǒng)的硬件電路,最后完成了嵌入式操作系統(tǒng)μC/OS-Ⅱ在S3C44BOX上的移植工作,并且編寫和調(diào)試了控制軟件。基本上達(dá)到了控制要求。
標(biāo)簽: ARM COS 嵌入式 系統(tǒng)研究
上傳時(shí)間: 2013-04-24
上傳用戶:mpquest
本文首先從數(shù)控系統(tǒng)的組成與特點(diǎn)進(jìn)行詳細(xì)分析,然后對(duì)運(yùn)動(dòng)控制卡在整個(gè)系統(tǒng)中承擔(dān)功能進(jìn)行了分析。根據(jù)數(shù)字型號(hào)處理器件的快速運(yùn)算能力和現(xiàn)場(chǎng)可編程門陣列器件的靈活、通用性提出了基于DSP器件和FPGA器件進(jìn)行總體設(shè)計(jì)的規(guī)劃。 本文重點(diǎn)詳細(xì)闡述了四軸運(yùn)動(dòng)控制卡硬件電路的設(shè)計(jì)。通過對(duì)現(xiàn)有部分PC總線的介紹與比較,設(shè)計(jì)選擇了PCI總線作為上位PC與運(yùn)動(dòng)控制卡的通信總線,并且選擇PCI9052芯片來設(shè)計(jì)PCI接口模塊;基于DSP器件的特點(diǎn),設(shè)計(jì)選擇了TMS320LF2407芯片為核心,進(jìn)行運(yùn)算控制單元的設(shè)計(jì),同時(shí)對(duì)其主要內(nèi)部資源進(jìn)行了分配。最后,根據(jù)硬件的原理圖,完成了具體電路板的制作。 對(duì)軟件設(shè)計(jì),文章主要對(duì)插補(bǔ)算法在DSP上的實(shí)現(xiàn)作了一些探討。介紹了兩種加速模式:梯形加速模式和s曲線加速模式。就逐點(diǎn)比較法直線和圓弧插補(bǔ)算法以及數(shù)字積分插補(bǔ)原理也進(jìn)行了分析。最終,提出總體程序流程控制、速度控制算法、插補(bǔ)算法等的程序設(shè)計(jì)框架,并進(jìn)行了具體程序設(shè)計(jì)。
標(biāo)簽: FPGA DSP 四軸 運(yùn)動(dòng)控制卡
上傳時(shí)間: 2013-05-31
上傳用戶:kennyplds
介紹了線性模擬光耦器件HCNR201的基本原理;闡述了利用該芯片對(duì)電壓量進(jìn)行隔離測(cè)量的測(cè)試原理以及硬件電路;給出了試驗(yàn)數(shù)據(jù)以及數(shù)據(jù)處理結(jié)果;證明了改種測(cè)試方法的準(zhǔn)確性。關(guān)鍵詞:HCNR
標(biāo)簽: HCNR 201 線性光耦 正
上傳時(shí)間: 2013-07-28
上傳用戶:pompey
隨著社會(huì)的進(jìn)步及移動(dòng)用戶的迅猛增長(zhǎng),第三代移動(dòng)通信越來越受到各界的重視。多用戶檢測(cè)技術(shù)是第三代移動(dòng)通信中重要的技術(shù)之一;常規(guī)CDMA接收機(jī)采用匹配濾波器的結(jié)構(gòu),但是這種結(jié)構(gòu)的接收機(jī)并沒有考慮到信道中多址干擾的存在,使彼此間影響減少來提高系統(tǒng)容量;而功控的方法也沒有從接收信號(hào)中真正去除多址干擾,只能緩解這種矛盾,不能從根本上解決問題。要想真正消除干擾,大幅度提高系統(tǒng)容量,必須通過多址對(duì)消和多用戶檢測(cè)技術(shù)。 本文首先介紹了CDMA的基本原理和多用戶檢測(cè)的基本原理。然后重點(diǎn)介紹和分析各種多用戶檢測(cè)的原理,然后依據(jù)多用戶檢測(cè)的四個(gè)技術(shù)指標(biāo)對(duì)各種多用戶檢測(cè)的方法進(jìn)行比較,從中選擇實(shí)現(xiàn)簡(jiǎn)單,性能優(yōu)越的解相關(guān)檢測(cè)器來作為實(shí)現(xiàn)的標(biāo)的算法。 然后,本文重點(diǎn)研究分析解相關(guān)檢測(cè)器的原理,給出了實(shí)現(xiàn)解相關(guān)檢測(cè)器的系統(tǒng)設(shè)計(jì)的流程,其中包括硬件電路的搭建和軟件實(shí)現(xiàn)的方法。硬件電路是基于DSP(TI公司的TMS320C5402)和FPGA(Altera公司的EP1K10Q208-3)來完成。軟件部分主要采用C語言來完成。 本文系統(tǒng)研究了多用戶檢測(cè)技術(shù),并實(shí)現(xiàn)了解相關(guān)算法,在理論研究和實(shí)際應(yīng)用方面都有一定的價(jià)值。
標(biāo)簽: CDMA FPGA DSP 多用
上傳時(shí)間: 2013-07-29
上傳用戶:anpa
在諸多行業(yè)的材料及材料制成品中,表面缺陷是影響產(chǎn)品質(zhì)量的重要因素之一。研究具有顯微圖像實(shí)時(shí)記錄、處理和顯示功能的材料表面缺陷檢測(cè)技術(shù),對(duì)材料的分選和材料質(zhì)量的檢查及評(píng)價(jià)具有重要的意義。 本文以聚合物薄膜材料為被測(cè)對(duì)象,研究了適用于材料表面缺陷檢測(cè)的基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的缺陷數(shù)據(jù)實(shí)時(shí)處理技術(shù),可實(shí)時(shí)提供缺陷顯微圖像信息,完成了對(duì)現(xiàn)有材料缺陷檢測(cè)裝置的數(shù)字化改造與性能擴(kuò)展。本文利用FPGA并行結(jié)構(gòu)、運(yùn)算速度快的特點(diǎn)實(shí)現(xiàn)了材料缺陷的實(shí)時(shí)檢測(cè)。搭建了以FPGA為核心的缺陷數(shù)據(jù)處理系統(tǒng)的硬件電路;重點(diǎn)針對(duì)聚合物薄膜材料缺陷信號(hào)的數(shù)據(jù)特征,設(shè)計(jì)了基于FPGA的缺陷圖像預(yù)處理方案:首先對(duì)通過CCD獲得的聚合物薄膜材料的缺陷信號(hào)進(jìn)行處理,利用動(dòng)態(tài)閾值定位缺陷區(qū)域,將高于閾值的數(shù)據(jù)即圖像背景信息舍棄,保留低于閾值的數(shù)據(jù),即完整保留缺陷顯微圖像的有用信息;然后按照預(yù)先設(shè)計(jì)的封裝格式封裝缺陷數(shù)據(jù);最后通過USB2.0接口將封裝數(shù)據(jù)傳輸至上位機(jī)進(jìn)行缺陷顯微圖像重建。此方案大大減少了上傳數(shù)據(jù)量,緩解了上位機(jī)的壓力,提高了整個(gè)缺陷檢測(cè)裝置的檢測(cè)速度。本文對(duì)標(biāo)準(zhǔn)模板和聚合物薄膜材料進(jìn)行了實(shí)驗(yàn)驗(yàn)證。實(shí)驗(yàn)結(jié)果表明,應(yīng)用了基于FPGA的缺陷數(shù)據(jù)實(shí)時(shí)處理技術(shù)的CCD掃描缺陷檢測(cè)裝置可對(duì)70μm~1000μm范圍內(nèi)的缺陷進(jìn)行有效檢測(cè),實(shí)時(shí)重建的缺陷顯微圖像與實(shí)際缺陷在形狀和灰度上都有很好的一致性。
標(biāo)簽: CCD 缺陷檢測(cè) 實(shí)時(shí)數(shù)據(jù) 處理技術(shù)
上傳時(shí)間: 2013-05-19
上傳用戶:Alibabgu
擴(kuò)頻通信是一種性能優(yōu)異的通信方式,自其誕生之日起就受到了業(yè)內(nèi)人士的廣泛關(guān)注。本文以DS/SS接收機(jī)為基礎(chǔ),圍繞相關(guān)的理論和技術(shù),開展了載波跟蹤技術(shù)FPGA實(shí)現(xiàn)的研究。 論文首先綜述了課題的來源、背景和意義,闡述了DS/SS接收系統(tǒng)前端處理模塊和信號(hào)處理模塊的結(jié)構(gòu),指出了本課題的關(guān)鍵技術(shù)。與此同時(shí),作者在參考了大量國(guó)內(nèi)外有關(guān)文獻(xiàn)的基礎(chǔ)上,深入研究了四相鑒頻、自動(dòng)頻率跟蹤鑒頻以及反正切鑒相等載波跟蹤鑒頻、鑒相算法,并根據(jù)這些理論設(shè)計(jì)了FLL與PLL相結(jié)合的載波跟蹤策略,完成了CPAFC和Costas環(huán)路仿真和性能分析。 其次,論文對(duì)載波跟蹤環(huán)路的硬件電路進(jìn)行了設(shè)計(jì),其中包括基帶信號(hào)處理的混頻、相關(guān)和積分清洗模塊,誤差量的提取和控制模塊,以及本地載波的產(chǎn)生模塊等,并在Altera公司的Stratix系列芯片----EP1S808956C6上對(duì)每個(gè)組成模塊進(jìn)行了功能和時(shí)序上的仿真與實(shí)現(xiàn),之后對(duì)系統(tǒng)各模塊進(jìn)行了集成,解決了系統(tǒng)實(shí)現(xiàn)的同步問題。 最后,論文對(duì)系統(tǒng)作了實(shí)驗(yàn)總結(jié)與分析,包括板級(jí)驗(yàn)證總結(jié)與分析、接收機(jī)載波跟蹤性能分析,以及對(duì)載波同步技術(shù)的總結(jié)和展望。
標(biāo)簽: FPGA DSSS 接收機(jī) 載波
上傳用戶:qazwsxedc
隨著信息技術(shù)和電子技術(shù)的進(jìn)步和日益成熟,計(jì)算機(jī)數(shù)據(jù)采集技術(shù)得到了廣泛應(yīng)用。由于ISA數(shù)據(jù)采集卡的固有缺陷,PCI接口的數(shù)據(jù)采集卡將逐漸取代ISA數(shù)據(jù)采集卡,成為數(shù)據(jù)采集的主流。為了簡(jiǎn)化PCI數(shù)據(jù)采集卡結(jié)構(gòu),提高數(shù)據(jù)采集可靠性,本文研究并開發(fā)了一種基于FPGA的PCI結(jié)構(gòu)的數(shù)據(jù)采集卡系統(tǒng)。 論文對(duì)PCI對(duì)目標(biāo)設(shè)備數(shù)據(jù)采集卡實(shí)現(xiàn)的原理和方法進(jìn)行了深入研究,設(shè)計(jì)了基于FPGA的PCI數(shù)據(jù)采集卡的硬件電路,通過在FPGA中嵌入了PCI目標(biāo)設(shè)備的IP核與用戶邏輯部分,構(gòu)成了SOPC系統(tǒng)。使用Verilog硬件描述語言設(shè)計(jì)并實(shí)現(xiàn)了FPGA內(nèi)部采集數(shù)據(jù)管理、數(shù)據(jù)管理寄存器和FIFO數(shù)據(jù)緩沖隊(duì)列等模塊電路。利用ModelSim對(duì)PCI系統(tǒng)進(jìn)行了仿真。完成了系統(tǒng)硬件電路PCB板的設(shè)計(jì),最終制作了PCI數(shù)據(jù)采集卡。 論文針對(duì)PCI結(jié)構(gòu)的數(shù)據(jù)采集卡系統(tǒng)軟件需求,研究了WDM設(shè)備驅(qū)動(dòng)軟件、Windows環(huán)境的簡(jiǎn)易虛擬示波器以及簡(jiǎn)易虛擬邏輯儀實(shí)現(xiàn)原理和方法。利用DriverStudio+Windows DDK for XP+VC6的軟件平臺(tái),開發(fā)了WDM設(shè)備驅(qū)動(dòng)程序。實(shí)現(xiàn)了Windows環(huán)境的簡(jiǎn)易虛擬示波器,和簡(jiǎn)易虛擬邏輯儀。系統(tǒng)測(cè)試結(jié)果表明該系統(tǒng)設(shè)計(jì)正確,系統(tǒng)運(yùn)行穩(wěn)定,功能和指標(biāo)達(dá)到了設(shè)計(jì)要求。
標(biāo)簽: FPGA PCI 數(shù)據(jù)采集卡
上傳時(shí)間: 2013-07-22
上傳用戶:z754970244
為了滿足外圍設(shè)備之間、外圍設(shè)備與主機(jī)之間高速數(shù)據(jù)傳輸,Intel公司于1991年提出PCI(Peripheral Component Interconnect)總線的概念,即周邊器件互連。因?yàn)镻CI總線具有極高的數(shù)據(jù)傳輸率,所以在數(shù)字圖形、圖像和語音處理以及高速數(shù)據(jù)采集和處理等方面得到了廣泛的應(yīng)用。 本論文首先對(duì)PCI總線協(xié)議做了比較深刻的分析,從設(shè)計(jì)要求和PCI總線規(guī)范入手,采用TOP-DOWN設(shè)計(jì)方法完成了PCI總線接口從設(shè)備控制器FPGA設(shè)計(jì)的功能定義:包括功能規(guī)范、性能要求、系統(tǒng)環(huán)境、接口定義和功能描述。其次從簡(jiǎn)化設(shè)計(jì)、方便布局的角度考慮,完成了系統(tǒng)的模塊劃分。并結(jié)合設(shè)計(jì)利用SDRAM控制器來驗(yàn)證PCI接口電路的性能。 然后通過PCI總線接口控制器的仿真、綜合及硬件驗(yàn)證的描述介紹了用于FPGA功能驗(yàn)證的硬件電路系統(tǒng)的設(shè)計(jì),驗(yàn)證系統(tǒng)方案的選擇,并描述了PCI總線接口控制器的布局布線結(jié)果以及硬件驗(yàn)證的電路設(shè)計(jì)和調(diào)試方法。通過編寫測(cè)試激勵(lì)程序完成了功能仿真,以及布局布線后的時(shí)序仿真,并設(shè)計(jì)了PCB實(shí)驗(yàn)板進(jìn)行測(cè)試,證明所實(shí)現(xiàn)的PCI接口控制器完成了要求的功能。 最后,介紹了利用驅(qū)動(dòng)程序開發(fā)工具DDK軟件進(jìn)行軟件設(shè)計(jì)與開發(fā)的過程。完成系統(tǒng)設(shè)計(jì)及模塊劃分后,使用硬件描述語言(VHDL)描述系統(tǒng),并驗(yàn)證設(shè)計(jì)的正確性。
標(biāo)簽: FPGA PCI 總線接口 控制器
上傳時(shí)間: 2013-07-15
上傳用戶:1134473521
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1