亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

硬件線路

  • 基于ARM和Linux的半自動生化分析儀的研究與設計

    生化分析儀是醫(yī)療機構進行臨床診斷所必須的儀器之一。它通過對血液等人體體液的分析來測定諸如葡萄糖、膽固醇等生化指標,這些常規(guī)生化指標可以幫助醫(yī)生診斷疾病。生化分析儀在臨床診斷和化學檢驗中具有重要作用。 目前的半自動生化分析儀多以8位單片機為中央處理器,限制了儀器的性能。本文將嵌入式技術應用于生化分析儀的研制當中,選用了32位的ARM9處理器$3C2410A,嵌入Linux操作系統(tǒng),搭建ARM+Linux的平臺,設計了智能型半自動生化分析儀。 本文介紹了生化分析儀的原理——朗伯.比爾定律及其核心部件——光電比色計。對半自動生化分析儀的整體架構進行了說明。 半自動生化分析儀硬件結構上由電源、時鐘、復位電路,存儲器系統(tǒng),液路控制系統(tǒng),光路控制系統(tǒng),恒溫控制系統(tǒng)(包括溫度測量和溫度控制),數(shù)據(jù)采集系統(tǒng),人機交互系統(tǒng)(包括鍵盤、觸摸屏、液晶顯示器LCD和微型打印機)和其他一些接口等組成,對于這些外圍硬件模塊本文給出了詳細設計。 在半自動生化分析儀軟件設計方面,本文詳細介紹了交叉編譯調試環(huán)境的建立,引導裝載程序U-Boot的移植,Linux內核的裁減與移植,設備驅動程序的設計,文件系統(tǒng)的建立與移植,應用程序的編寫與移植。 本生化分析儀的功能包括MiniGUI圖形用戶界面、運動控制、溫度控制、數(shù)據(jù)處理、打印功能及SQLite數(shù)據(jù)庫管理等。該新型半自動生化分析儀使用方便,性價比高,適用于國內的中小型醫(yī)療機構。

    標簽: Linux ARM 半自動 生化分析儀

    上傳時間: 2013-04-24

    上傳用戶:ca05991270

  • 基于C8051F330單片機的多路溫濕度測控系統(tǒng)

    介紹了一種高速、高性能的單片機C8051F330,該單片機內部集成了眾多的功能部件,是真正的混合信號在片系統(tǒng)。本文對單片機的功能和特點做了詳細的介紹,并以一個實際的多路溫濕度測控系統(tǒng)為例,給出

    標簽: C8051F330 單片機 多路 溫濕度測控系統(tǒng)

    上傳時間: 2013-07-28

    上傳用戶:l254587896

  • 基于ARM核的AHBUSB20接口ASIC設計

    USB2.0接口和基于ARM核的SOC系統(tǒng)的應用已經非常廣泛,特別在電子消費類領域。包含USB2,0接口的ARM系統(tǒng)則更是市場的需求。本文介紹一種基于ARM核的USB2,0接口IP(AHB_USB2.0)的設計,主要對其中的串行接口引擎(SIE)的設計進行討論。 該 AHB_USB2.0 IP核支持USB2.0協(xié)議,并兼容USB1.1協(xié)議;支持AMBA2.0協(xié)議和UTMI 1.05協(xié)議。該IP核一側通過UTMI接口或ULPI接口的PHY與USB2.0主機端進行通信;另一側則通過AHB總線與ARM相連。 AHB_USB2.0 IP核在硬件上分為三個大模塊:ULPI模塊(ULPI)、串行接口引擎(SIE)模塊和AHB總線接口模塊(AHB)。ULPI模塊實現(xiàn)了UTMI接口轉ULPI接口。串行接口引擎(SIE)模塊為USB2.0的數(shù)據(jù)鏈路層協(xié)議處理模塊,為整個IP核的核心部分,進一步分為四個子模塊——GLC(全局控制模塊),PIE(PHY接口處理引擎),SIF(系統(tǒng)接口邏輯)和EPB(端點緩沖模塊)。GLC模塊負責整個IP的復位控制,IP時鐘的開關提示等;PIE模塊負責處理USB的事務級傳輸,包括組包解包等;SIF模塊負責協(xié)議相關寄存器組和端點緩沖區(qū)的讀寫,跨時鐘域信號的處理和PIE所需的控制信號的產生;AHB模塊負責IP核與ARM通信和DMA功能的實現(xiàn)。 該IP核的軟件設計遵循USB協(xié)議,Bulk Only協(xié)議和UFI協(xié)議,由外掛ARM實現(xiàn)USB設備命令和UFI命令的解析,并執(zhí)行相應的操作。設計了IP核與ARM之間的多種數(shù)據(jù)傳輸方法,通過軟件實現(xiàn)常規(guī)數(shù)據(jù)讀寫訪問、內部DMA或外部DMA等多種方式的切換。 本IP已經通過EDA驗證和FPGA測試,并且已經在內嵌ARM核的FPGA系統(tǒng)上實現(xiàn)了多個U盤。這個FPGA系統(tǒng)的正確工作,證明了AHB_USB2.01P核設計是正確的。

    標簽: AHBUSB ASIC ARM 20

    上傳時間: 2013-05-17

    上傳用戶:qqoqoqo

  • 基于ARM平臺的嵌入式網絡控制器的設計與實現(xiàn)

    隨著計算機技術、通信技術、集成電路技術和控制技術的發(fā)展,傳統(tǒng)的工業(yè)控制領域正經歷著一場前所未有的變革,開始向網絡化方向發(fā)展。本文即從未來工業(yè)控制網絡發(fā)展的需要出發(fā),設計并實現(xiàn)了以S3C2410微處理器為核心的嵌入式網絡控制器。 本文以S3C2410-32 位微處理為核心,設計并實現(xiàn)了具有1路以太網接口、1路 USB Host 接口、1路USB Device 接口、3路RS232串口、1個CAN總線擴展卡、1個RS485擴展卡、1個RS422擴展卡使用、8路A/D、1路D/A、4路 PWM、一個 240×320TFT LCD 顯示觸摸屏的功能強大的嵌入式網絡控制器。并在此基礎上,結合嵌入式操作系統(tǒng)Windows CE建立了一個嵌入式軟件開發(fā)平臺。 在深入研究和分析CANopen協(xié)議的基礎上,實現(xiàn)了基于Windows CE 的嵌入式 CANopen 協(xié)議棧,大大提高了嵌入式網絡控制器在現(xiàn)場總線上的通信和控制能力,為新型的網絡控制算法研究提供了實驗平臺。在探討了TCP/IP協(xié)議的基礎上研究了基于 Windows CE 的嵌入式 TCP/IP 協(xié)議棧,掌握了Windows CE 平臺的網絡 Socket 通信編程,使控制器能夠通過以太網接到Intranet或Intemet上。 在完成嵌入式網絡控制器硬件與軟件設計的基礎上,將控制器應用到了網絡化的嵌入式數(shù)控系統(tǒng)的中央數(shù)控單元中,實現(xiàn)數(shù)控系統(tǒng)等數(shù)控設備小型化、網絡化和集成化的需要。并以此為基礎,結合計算機控制實驗室建設,構建了三層(信息層、控制層和設備層)工業(yè)網絡實驗平臺,實現(xiàn)了實驗室設備真正的網絡互連,為網絡控制研究提供了一個高性能的平臺。

    標簽: ARM 嵌入式網絡 控制器

    上傳時間: 2013-06-10

    上傳用戶:hzy5825468

  • OFDMMIMO系統(tǒng)接收機關鍵技術研究與FPGA實現(xiàn)

    近年來,移動通信技術在全球范圍內得到了迅猛的發(fā)展及應用,各種全新的無線通信概念層出不窮、各種新的體制及其關鍵技術日新月異。由于正交頻分復用(OFDM)技術可以高效地利用頻譜資源并有效地對抗頻率選擇性衰落,多入多出(MIMO)利用多個天線實現(xiàn)多發(fā)多收,在不增加帶寬和發(fā)送功率的情況下,可以成倍提高信道容量,因此OFDM-MIMO技術被廣泛認為是后三代通信系統(tǒng)(B3G)的關鍵技術,是當今移動通信領域研究的熱點。 本文對OFDM-MIMO通信系統(tǒng)接收機的關鍵技術--數(shù)字下變頻,OFDM同步、解調進行了相關研究,在多天線接收板的XC2VP70-5FF1704芯片上,完成了數(shù)字下變頻,OFDM同步和解調的FPGA設計與實現(xiàn)。通過功能仿真、時序仿真、板級電路測試,驗證了該設計的正確性。 本文首先介紹了OFDM基本原理以其特點,然后對同步技術和數(shù)字下變頻技術作了相應的介紹。同步是OFDM系統(tǒng)設計中的一項關鍵技術,即是針對系統(tǒng)中存在的時間偏差、頻率偏差進行定時恢復、頻偏的估計與補償,來減少各種同步偏差對系統(tǒng)性能的影響。數(shù)字下變頻是軟件無線電的核心技術之一,其基本功能是從高速中頻數(shù)字信號中提取所需的窄帶信號,將其下變頻為基帶信號,降低數(shù)據(jù)率,以供后續(xù)DSP器件作進一步處理。 在數(shù)字下變頻器的設計和實現(xiàn)方面,本文先介紹了數(shù)字下變頻器的原理和基本結構,然后根據(jù)系統(tǒng)要求對其進行了設計,并在實現(xiàn)上作了一些簡化,節(jié)約了硬件資源。 在對時間同步的設計和實現(xiàn)方面,本文采用了利用PN序列進行時間同步的算法。在實現(xiàn)上根據(jù)系統(tǒng)實際情況將數(shù)據(jù)分為四路分別與本地PN碼做滑動相關運算,更有效的利用了同步數(shù)據(jù),達到了更好的同步性能。 在OFDM的頻率同步的設計和實現(xiàn)方面,本文采用重復的PN碼兩兩相關來估計頻偏值,并聯(lián)合一個二階負反饋環(huán)路進行補償。該算法利用環(huán)路自身噪聲帶寬抑制噪聲,提高頻率估計精度,并同時利用負反饋擴大頻偏估計范圍。本文在對算法的詳細研究分析的基礎上對其進行了FPGA設計與實現(xiàn)。

    標簽: OFDMMIMO FPGA 接收機

    上傳時間: 2013-04-24

    上傳用戶:heminhao

  • 基于DSP、FPGA閉環(huán)光纖陀螺儀

    光纖陀螺儀是激光陀螺的一種,它采用的是Sagnac干涉原理,以激光作為光源,用光纖構成環(huán)形光路并檢測出由正反時針沿光纖傳輸?shù)膬墒猓S光纖環(huán)轉動而產生的兩路激光束之間的相位差,由此計算出旋轉的角速度。本論文所討論的干涉型閉環(huán)光纖陀螺的實現(xiàn)是基于DSP和PGGA兩個數(shù)字器件所搭建起來的,本章圍繞著這兩個器件來說明整個閉環(huán)光纖陀螺的構成和工作原理。在整個系統(tǒng)中,DSP和PGGA分別擔任同的角色,分別完成不同的功能。總的說來,PGGA主要實現(xiàn)整個系統(tǒng)的時序控制和閉環(huán)回路,以及為DSP提供原始濾波數(shù)據(jù);而DSP主要的工作是從PGGA那里取來第一個加法器輸出的數(shù)據(jù)作為原始數(shù)據(jù),再對數(shù)據(jù)進行濾波處理,最后的處理結果作為轉速的信息送給捷聯(lián)慣導系統(tǒng)。文章主要圍繞著如何提高陀螺的靈敏性能和穩(wěn)定性來展開。分別從軟件和硬件兩個方面來討論如何提高陀螺的性能。軟件方面主要討論了前端采樣信號處理;陀螺轉速信息的濾波輸出以及閉環(huán)的調節(jié)。硬件方面主要討論了如何提高系統(tǒng)的穩(wěn)定性、減小干涉信號的噪聲以及如何處理好DSP和PGGA之間的通信問題。  實踐表明,運用文中所討論的方法,陀螺的靈敏度和穩(wěn)定性都有一定的提高,理論和方法切實有效。

    標簽: FPGA DSP 閉環(huán) 光纖陀螺儀

    上傳時間: 2013-04-24

    上傳用戶:中國空軍

  • 基于FPGA的FFT數(shù)字處理器的硬件實現(xiàn)

    DFT(Discrete Fourier Transformation)是數(shù)字信號分析與處理如圖形、語音及圖像等領域的重要變換工具,直接計算DFT的計算量與變換區(qū)間長度N的平方成正比.當N較大時,因計算量太大,直接用DFT算法進行譜分析和喜好的實時處理是不切實際的.快速傅里葉變換(Fast Fourier Transformation,簡稱FFT)使DFT運算效率提高1~2個數(shù)量級.本文的目的就是研究如何應用FPGA這種大規(guī)模可編程邏輯器件實現(xiàn)FFT的算法.本設計主要采用先進的基-4DIT算法研制一個具有實用價值的FFT實時硬件處理器.在FFT實時硬件處理器的設計實現(xiàn)過程中,利用遞歸結構以及成組浮點制運算方式,解決了蝶形計算、數(shù)據(jù)傳輸和存儲操作協(xié)調一致問題.合理地解決了位增長問題.同時,采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部內置在FPGA芯片內部,使整個系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大提高,實際合理地解決了資源和速度之間相互制約的問題.本設計采用Verilog HDL硬件描述語言進行設計,由于在設計中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設計效率.

    標簽: FPGA FFT 數(shù)字處理器 硬件實現(xiàn)

    上傳時間: 2013-06-20

    上傳用戶:小碼農lz

  • TDSCDMA頻點拉遠系統(tǒng)的FPGA設計與實現(xiàn)

    隨著TD—SCDMA技術的不斷發(fā)展,TD—SCDMA系統(tǒng)產品也逐步成熟并隨之完善。產品家族日益豐富,室內型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站產品逐步問世,可以滿足不同場景的建網需求。而分布式基站(BBU+RRU)越來越多地受到業(yè)界的關注和重視。 本文主要從TD—SCDMA頻點拉遠系統(tǒng)(RRU)和軟件無線電技術的發(fā)展入手,重點研究TD—SCDMA頻點拉遠系統(tǒng)的FPGA設計與實現(xiàn)。TD—SCDMA通信系統(tǒng)通過靈活分配不同的上下行時隙,實現(xiàn)業(yè)務的不對稱性,但是多路數(shù)字中頻所構成的系統(tǒng)成本高和控制的復雜性,以及TDD雙工模式下,系統(tǒng)的峰均比隨時隙數(shù)增加而增加,對整個頻點拉遠系統(tǒng)的前端放大器線性輸入提出了很高的要求。TD—SCDMA系統(tǒng)使用軟件無線電平臺,一方面軟件算法可以有效保證時隙分配的準確性,保證對前端控制器的開關控制,以及對上下行功率讀取計算和子幀的靈活提取,另一方面靈活的DUC/CFR算法可以有效的提高頻帶利用率和抗干擾能力,有效的控制TDD系統(tǒng)的峰均比,有效降低系統(tǒng)對前端放大器線性輸出能力的要求。 本文主要研究軟件無線電中DUC和CFR的關鍵技術以及FPGA實現(xiàn),DUC主要由3倍FIR內插成型濾波器、2倍插值補償濾波器以及5級CIC濾波器級聯(lián)組成;而CFR主要采用類似基帶削峰的加窗濾波的中頻削峰算法,可以降低相鄰信道的溢出,更有效的降低CF值。將DUC/CFR以單片F(xiàn)PGA實現(xiàn),能很好提高RRU性能,減少其硬件結構,降低成本,降低功耗,增加外部環(huán)境的穩(wěn)定性。

    標簽: TDSCDMA FPGA 頻點

    上傳時間: 2013-04-24

    上傳用戶:18752787361

  • 多點無線擴頻通信系統(tǒng)

    擴頻通信具有較強的抗干擾、抗偵查和抗衰落能力,可以實現(xiàn)碼分多址,目前廣泛應用于通信抗干擾、衛(wèi)星通信、導航、保密通信、測距和定位等各個方面。另外,隨著集成電路技術的飛速發(fā)展,數(shù)字接收機和軟件無線電也已經是現(xiàn)代通信研究的一個熱點。 本文正是順應這種發(fā)展趨勢,在某工程項目的通信分系統(tǒng)中建立CDMA直接序列擴頻通信系統(tǒng)。 本文作者承擔了多點無線擴頻通信系統(tǒng)的研究,建立了一個完整的仿真系統(tǒng)。提出了適合于本系統(tǒng)的實現(xiàn)算法,同時還建立了基于軟件無線電平臺的系統(tǒng)的全FPGA設計和實現(xiàn),包括各個模塊的測試和整個系統(tǒng)的聯(lián)合測試。 文章的主要內容如下: 1.簡述了擴頻通信及軟件無線電的發(fā)展及現(xiàn)狀。 2. 對直擴系統(tǒng)的基本原理和系統(tǒng)中采用的相關關鍵技術進行了闡述。相關關鍵技術包括擴頻碼的研究和選取,擴頻碼同步的研究,包括捕獲算法和跟蹤算法的研究,以及自適應門限的研究。 3.詳細討論了該多點無線通信系統(tǒng)的設計與實現(xiàn),提出了適合于本系統(tǒng)的算法。首先闡述了系統(tǒng)的總體設計方案和設計參數(shù),接著分為物理層和鏈路層詳細闡述了各個模塊的設計與仿真,包括matlab仿真和modelsim仿真,文中給出了大量的仿真結果圖。仿真結果證明算法的正確性,仿真性能也能滿足系統(tǒng)設計的要求。 4.介紹了該多點無線通信系統(tǒng)的硬件平臺與系統(tǒng)調試。首先介紹了系統(tǒng)的硬件平臺和硬件框圖,介紹了系統(tǒng)的相關器件及其配置,接著介紹了FPGA的開發(fā)流程、開發(fā)工具、設計原則及遇到的相關問題,最后介紹了系統(tǒng)的設計驗證與性能分析,給出了系統(tǒng)的調試方案和調試結果。 本文所討論的多點無線通信系統(tǒng)已經在某工程項目的通信分系統(tǒng)中實現(xiàn)。目前工作正常,性能良好,具有通用性、可移植性,有重要的理論及實用價值。

    標簽: 多點 無線擴頻 通信系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:wzr0701

  • 基于DSPFPGA的圖像處理電路板硬件設計

    波前處理機是自適應光學系統(tǒng)中實時信號處理和運算的核心,隨著自適應光學系統(tǒng)得發(fā)展,波前傳感器的采樣頻率越來越高,這就要求波前處理機必須有更強的數(shù)據(jù)處理能力以保證系統(tǒng)的實時性。在整個波前處理機的工作流程中,對CCD傳來的實時圖像數(shù)據(jù)進行實時處理是第一步,也是十分重要的一步。如果不能保證圖像處理的實時性,那么后續(xù)的處理過程都無從談起。因此,研制高性能的圖像處理平臺,對波前處理機性能的提高具有十分重要的意義。 論文介紹了本研究課題的背景以及國內外圖像處理技術的應用和發(fā)展狀況,接著介紹了傳統(tǒng)的專用和通用圖像處理系統(tǒng)的結構、特點和模型,并通過分析DSP芯片以及DSP系統(tǒng)的特點,提出了基于DSP和FPGA芯片的實時圖像處理系統(tǒng)。該系統(tǒng)不同于傳統(tǒng)基于PC機模式的圖像處理系統(tǒng),發(fā)揮了DSP和FPGA兩者的優(yōu)勢,能更好地提高圖像處理系統(tǒng)實時性能,同時也最大可能地降低成本。 論文根據(jù)圖像處理系統(tǒng)的設計目的、應用需求確定了器件的選型。介紹了主要的器件,接著從系統(tǒng)架構、邏輯結構、硬件各功能模塊組成等方面詳細介紹了DSP+FPGA圖像處理系統(tǒng)硬件設計,并分析了包括各種參數(shù)指標選擇、連接方式在內的具體設計方法以及應該注意的問題。 論文在闡述傳輸線理論的基礎上,在制作PCB電路板的過程中,針對高速電路設計中易出現(xiàn)的問題,詳細分析了高速PCB設計中的信號完整性問題,包括反射、串擾等,說明了高速PCB的信號完整性、電源完整性和電磁兼容性問題及其解決方法,進行了一定的理論和技術探討和研究。 論文還介紹了基于FPGA的邏輯設計,包括了圖像采集模塊的工作原理、設計方案和SDRAM控制器的設計,介紹了SDRAM的基本操作和工作時序,重點闡述系統(tǒng)中可編程器件內部模塊化SDRAM控制器的設計及仿真結果。 論文最后描述了硬件系統(tǒng)的測試及調試流程,并給出了部分的調試結果。 該系統(tǒng)主要優(yōu)點有:實時性、高速性。硬件設計的執(zhí)行速度,在高速DSP和FPGA中實現(xiàn)信號處理算法程序,保證了系統(tǒng)實時性的實現(xiàn);性價比高。自行研究設計的電路及硬件系統(tǒng)比較好的解決了高速實時圖像處理的需求。

    標簽: DSPFPGA 圖像處理 電路板 硬件設計

    上傳時間: 2013-04-24

    上傳用戶:firstbyte

主站蜘蛛池模板: 宁河县| 云梦县| 永德县| 龙口市| 舞阳县| 休宁县| 嘉义市| 望奎县| 遵义市| 鹤岗市| 安新县| 门源| 登封市| 贞丰县| 镇雄县| 剑阁县| 河曲县| 扶沟县| 合山市| 怀远县| 延边| 葵青区| 电白县| 阜康市| 运城市| 贡山| 阿勒泰市| 博兴县| 遂溪县| 长宁区| 崇文区| 大同县| 秦安县| 玛沁县| 慈溪市| 元阳县| 河北区| 靖州| 定远县| 滨海县| 马公市|