生物特征識別是指通過計算機,利用人體固有的生理特征,如指紋,靜脈來進行個人身份鑒別的技術。由于生物特征唯一性和不變性,使得生物特征識別與傳統的方法如數字密碼和身份證相比,具有更高的安全性和易用性。傳統的高性能自動識別系統大多基于PC平臺聯機應用,然而在實際應用中往往對自動識別系統要求有更高的便攜性和易用性,嵌入式技術的快速發展使得實現這樣的系統變為了可能。 生物特征識別系統主要由通用模塊的控制系統與非通用模塊的圖像采集設備與識別算法組成。本文針對通用模塊與非通用模塊接口問題進行研究和設計,實現了一個工作良好的嵌入式平臺。 本課題在設計核心板、擴展板、轉接板的硬件基礎上,移植實時操作系統Linux,編寫各種接口與模塊的驅動、多路攝像頭切換程序,并很好的解決了攝像頭采集生物特征時光強控制問題,為很好的采集到清晰圖像提供了一個良好穩定的硬件平臺。 本課題所設計的嵌入式系統通過測試,做了大量的實驗,并將所采集到的手指靜脈圖像進行討論分析,具有實用價值。
上傳時間: 2013-06-03
上傳用戶:lguotao
運動控制系統是機器人控制系統的重要組成部分。本文將ARM與CPLD技術應用于機器人運動控制系統,使控制系統更加開放、更加模塊化,同時ARM芯片的高速大容量的數據處理能力以及CPLD的高集成度,可編程性,能夠逾越以往控制系統中實時、高速、高精度的技術瓶頸. 嵌入式技術是當今最熱門的技術之一,由于簡潔、高效等優點,使得其廣泛應用在各個領域;所謂嵌入式系統就是以應用為中心,以計算機技術為基礎,并且軟硬件可裁剪,適用于應用系統對功能、可靠性、成本、體積、功耗有嚴格要求的專用計算機系統。它一般由嵌入式微處理器、外圍硬件設備、嵌入式操作系統以及用戶的應用程序等四個部分組成,用于實現對其它設備的控制、監視或管理等功能。 本文主要闡述了基于嵌入式處理器S3C44B0X的機器人控制器的設計過程。文章首先介紹了機器人本體規劃、嵌入式系統和嵌入式微處理器S3C44B0X的結構特點;接著介紹了基于S3C44B0X的智能控制器的設計,包括硬件設計和CPLD軟件設計。其中控制器硬件平臺擴展了外部存儲器、串行口,通過輸出PWM信號進入驅動電路模塊,從而實現控制機器人運動的目的。在CPLD設計過程中,引入JTAG調試接口,方便系統程序的下載和調試,通過自上而下、分塊設計的思想給出了QUARTUSⅡ設計環境下的軟件代碼。本系統利用不同任務間的切換來實現通信過程,而不再采用無操作系統的工程文件的形式,這樣不但有利于項目的調試,也有利于對其它接口的擴展。最后對該控制器進行了測試和分析。
上傳時間: 2013-07-19
上傳用戶:Zxcvbnm
基于PIC單片機的低功耗讀卡器硬件設計:本文提出了一個完整的基于串口的智能讀卡器子系統設計方案并將其實現。讀卡器的設計突出了小型化的要求,全部器件使用貼片封裝。為了減小讀卡器的體積,設計中還使用
上傳時間: 2013-04-24
上傳用戶:稀世之寶039
PC機硬件接口大全 (硬件工程師必備)
上傳時間: 2013-04-24
上傳用戶:1757122702
本文針對浮點DSP 芯片TMS320VC33 芯片的結構特點,介紹了該芯片最小系統硬件電路設計的方法,并結合實際應用情況,介紹了相關的時鐘電路、復位電路、JTAG 仿真接口電路、外圍存儲器接口電
上傳時間: 2013-06-11
上傳用戶:jcljkh
汽車行駛記錄儀(文中也簡稱為記錄儀),亦稱“汽車黑匣子”,是安裝在車輛上,對車輛行駛速度、時間、里程以及有關車輛行駛的其它狀態信息進行監控、記錄、存儲并可通過接口實現數據輸出的數字式電子記錄裝置。為分析和判斷汽車駕駛狀態和處理交通事故提供了可靠準確的科學依據。本課題的來源是國家信息產業部下達的電子發展基金項目,與同類產品相比,增加了音/視頻功能,目前已通過信產部驗收。 本文主要分析和設計了一種具有低成本高擴展性的基于ARM與ARMLinux的汽車行駛記錄儀方案,該系統作為信產部項目中的主控模塊實現了記錄儀的標準功能。硬件方面分析了汽車行駛記錄儀的標準功能對應ARM片內外圍電路與外部器件的設計。軟件方面分析了基于YAFFS文件系統與Linux 2.6的軟件平臺在嵌入式應用方面的高可用性,主要描述YAFFS的特點與基本原理,Linux中線程的實現機制與Linux Kernel 2.6在響應時間上的改進。并給出了該記錄儀基于Liinux的多線程結構應用程序的設計要點、流程圖和主要的數據結構。 作為擴展,為記錄儀增加了采集和處理音/視頻信號的DSP模塊。DSP采用TI公司的專用于數字媒體應用的高性能DSP DM642。DSP模塊同時采集3路視頻并進行壓縮,壓縮算法可以采用MPEG-2、MPEG-4、H.263、H.264等。論述了實現音/視頻功能的基本原理、DSP模塊的存儲器結構、ARM與DSP的通信及一些實用性的考慮。
上傳時間: 2013-07-02
上傳用戶:W51631
軌道電路是列車運行實現自動控制和遠程控制的基礎設備之一,鐵路信號系統是保證運輸安全的基礎設施,是實現鐵路統一指揮調度,保證列車運行安全、提高運輸效率和質量的關鍵技術設備,也是鐵路信息化的重要技術領域。 基于ARM與DSP的鐵路信號測試儀主要作用是及時測試鐵路信號狀況,反映鐵路運行的情況。開發此套系統是集測試25Hz相敏軌道電路的電壓自動記錄儀以及相位差監測儀、ZPW-2000A的載頻與低頻測試功能于一體,是性價比較高、功能齊全的監測管理系統,它發揮了ARM控制性好與DSP計算速度快的優勢,實現了互補。由于采用的主要是集成芯片,所以體積小,重量輕,功耗低和便于攜帶,便于現場檢測。在滿足要求的前提下,為降低開發成本提高可靠性,CPU采用LPC2210的ARM7芯片。為使測試儀直觀、操作簡便,系統提供了良好的人機界面,包括顯示,按鍵操作等。 論文對FFT以及相關算法進行了分析和Matlab仿真;論文中給出了時鐘電路、LCD電路、數據存儲器Flash、JTAG等各功能模塊的設計原理,完成了硬件電路設計;系統軟件設計遵循模塊化、自頂向下的設計思路。在軟件設計方面,首先采用的是傳統主循環控制方法,功能上主要實現了A/D采樣程序、LCD顯示程序、數據存儲程序等的設計,對兩路25Hz信號電壓相位差的計算,其誤差不人于1度。為了改善系統性能提高系統的實時性,系統中引入實時操作系統μC/OS-Ⅱ,也有利于代碼移植及系統功能擴展。
上傳時間: 2013-04-24
上傳用戶:隱界最新
大量的電力電子裝置及非線性負荷在電力系統中廣泛的應用,使電能質量(Power Quality)問題日益突出。電能質量問題不僅危害電力系統本身的安全及電網的穩定運行,對系統中用戶也造成嚴重威脅。因此,對電能質量的實時監測具有十分重要的意義。 論文首先介紹了電能質量的概念,分析了國內外電能質量監測的研究現狀及開發新型電能質量監測裝置的意義,同時對影響電能質量的指標參數的數字測量原理與算法進行了深入的研究。在此基礎上,提出了以ARM9(s3c2410)芯片為CPU,以嵌入式Linux為軟件核心的電能質量監測裝置的總體設計思想。 論文建立了基于arm-1inux的嵌入式開發環境,完成了基本的硬件電路設計和軟件設計。硬件設計方面,根據電力系統中數據采集和處理的實際特點,在前置測量采集模塊中,采用了ADS7864芯片設計了多通道信號采樣保持和快速轉換電路;利用鎖相環保證了多路信號的硬件同步采樣;在通訊方式上,除了采用RS-232通訊方式外,還采用了以太網和USB通訊方式,從而提高了裝置應用的靈活性。軟件設計方面,依據裝置所要實現的功能,剪裁并成功移植了嵌入式linux內核到ARM處理器中;完成了各應用程序的編制,給出了詳細的程序流程圖;設計了基于Qt/Embedde的人機交互界面(GUI)。 基于arm-linux嵌入式電能質量監測儀不僅數據處理功能強、人機交互性好、系統升級簡單、還能進行遠程監控。在此基礎上可進一步開發,向微型化、高度智能化等方向發展,以滿足不同場合的需求,具有較大的使用價值和廣闊的應用前景。
上傳時間: 2013-05-16
上傳用戶:frank1234
隨著國民經濟的發展,電力電子設備得到廣泛應用,使得電網中的諧波污染越來越嚴重,極大地危害了電力設備的安全運行。電網中的諧波成份非常復雜,因此諧波的檢測分析,是消除或降低諧波污染的前提。 通過大量資料的收集、閱讀及相關技術的研究,本文分析了嵌入式系統在電力系統測控中的應用優勢,設計了以ARM7TDMI內核處理器LPC2214為核心的電網諧波檢測分析系統。系統主要實現低壓配電網三相電壓、電流的諧波檢測與分析,包括電量數據采集和諧波分析兩個部分。詳細分析了諧波檢測分析系統的工作原理,明確了系統功能需求,對系統各模塊進行了設計,通過多路同步采集將電網電量數據輸入系統,在處理器中完成數據倒序處理和快速傅立葉變換等相關的運算處理工作,可以得到各次諧波含量。 通過文中設計的硬件同步電路,可以準確獲得電網信號三相電壓與電流周期,通過同步采樣的方法,消除或減小因快速傅立葉變換存在的頻譜泄漏和柵欄效應的誤差。結合諧波檢測分析的需求與FFT算法的特點,為了減小響應時間,提高運算速度,采用了實序列快速傅立葉變換對數據的整合運算,即通過一次快速傅立葉變換運算,完成各相電流與電壓兩組數據從時域到頻域的轉換,并分析得到頻域幅值和時域幅值之間的線性關系,避免了傅立葉反變換運算,提高了運算速度,實現諧波的準確檢測。 最后經過樣機測試證明,本文設計的電網諧波檢測與分析系統能夠準確、可靠的實現諧波含量的檢測與分析。
上傳時間: 2013-07-10
上傳用戶:zfh920401
高級數據鏈路控制規程,是由ISO開發,面向比特的數據鏈路層協議,具有差錯檢測功能強大、高效和同步傳輸的等特點,是通信領域中應用最廣泛的協議之一。隨著大規模電路的集成度和工藝水平不斷提高,ARM處理器上的高級數據鏈路控制器外設,幾乎涵蓋了HDLC規程常用的大部分子集。利用ARM芯片對HDLC通信過程進行控制,將具有成本低廉、靈活性好、便于擴展為操作系統下的應用程序等優點。本文在這一背景下,提出了在ARM下實現鏈路層傳輸的方案,在方案中實現了基于HDLC協議子集的簡單協議。 本文以嵌入式的高速發展為背景,對基于ARM核微處理器的鏈路層通信規程進行研究,闡述了HDLC幀的結構、特點和工作原理,提出了在ARM芯片上實現HDLC規程的兩種方法,同時給出其設計方案、關鍵代碼和調試方法。其中,重點對無操作系統時中斷模式下,以及基于操作系統時ARM芯片上實現HDLC規程的方法進行了探討設計。
標簽: ARM 高級數據鏈路控制規程
上傳時間: 2013-08-04
上傳用戶:時代將軍