亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

硬盤保護

  • 移相全橋的原理及設計

    本文對PWM全橋軟開關直流變換器進行了研究。具體闡述了PWM全橋ZS軟開關直流變換器的工作原理和軟開關的實現(xiàn)條件,就基本的移相控制FB ZVS PWM變換器存在的問題給予分析并對兩種改進方案進行了研究:1、能在全部工作范圍內實現(xiàn)零電壓開關的改進型全橋移相zvs-PWM DCDC變換器,文中通過對其開關過程的分析,得出實現(xiàn)全負載范圍內零電壓開關的條件。采用改進方案設計了一臺48V~6 VDC/DC變換器,實驗結果證明其比基本的 ZVS-PWM變換器具有更好的軟開關性能。2、采用輔助網絡的全橋移相 ZVZCS-PWM DCDC變換器,文中具體分析了其工作原理及變換器特性,并進行實驗研究隨著電力電子技術的發(fā)展,功率變換器在開關電源、不間斷電源、CPU電源照明、電機驅動控制、感應加熱、電網的無功補償和諧波治理等眾多領域得到日益廣泛的應用,電力電子技術高頻化的發(fā)展趨勢使功率變換器的重量大大減輕體積大大減小,提高了產品的性能價格比,但采用傳統(tǒng)的硬開關技術,開關損耗將隨著開關頻率的提高而成正比地增加,限制了開關的高頻化提高功率開關器件本身的開關性能,可以減少開關損耗,另一方面,從變換器結構和控制上改善功率開關器件的開關性能,可以減少開關損耗。如緩沖技術、無損緩沖技術、軟開關技術等軟開關技術在減少功率開關器件的開關損耗方面效果比較好,理論上可使開關損耗減少為零。12軟開關技術的原理和類型功率變換器通常采用PwM技術來實現(xiàn)能量的轉換。硬開關技術在每次開關通斷期間功率器件突然通斷全部的負載電流,或者功率器件兩端電壓在開通時通過開關釋放能量,這種方式的工作狀況下必將造成比較大的開關損耗和開關應力,使開關頻率不能做得很高。軟開關技術是利用感性和容性元件的諧振原理,在導通前使功率開關器件兩端的電壓降為零,而關斷時先使功率開關器件中電流下降到零,實現(xiàn)功率開關器件的零損耗開通和關斷,并且減少開關應力。

    標簽: 移相全橋

    上傳時間: 2022-03-29

    上傳用戶:jason_vip1

  • LLC諧振全橋并聯(lián)均流開關電源的研制

    隨著軟開關技術和并聯(lián)均流技術的發(fā)展,高性能的大功率高頻開關電源的研究與開發(fā)已成為電力電子領域的重要研究方向。針對大功率電源在性能、重量、體積、效率和可靠性方面的要求,本文主要對高效率的開關電源主電路結構和并聯(lián)均流控制技術進行研究,并研制出一種基于LLC諧振的交流電力機車智能控制充電機系統(tǒng)。交流傳動電力機車對其所用的大功率蓄電池充電機的工作效率要求達到90%以上,這是采用硬開關技術的開關電源難以達到的。根據這種開關電源功率大、效率要求高的特點,充電機主電路采用了LLC諧振全橋電路的結構。選取諧振元件參數(shù)是設計LLC諧振全橋電路的重點和難點,本文通過建立LLC全橋諧振變換器的線性等效模型,詳細分析了LLC諧振全橋的頻率、短路和空載特性,提出一套完整的LLC諧振全橋電路結構的參數(shù)設計方法。本充電機最大輸出電流為150A,為此設計采用了5個30A電源模塊并聯(lián)供電的模式。論文依據設計要求選取LLC諧振全橋電路的元件參數(shù),利用 SABER仿真驗證了參數(shù)的正確性:并完成了整個電源模塊主電路其它器件的參數(shù)選擇;控制電路采用通用PWM調制芯片SG2525實現(xiàn)PFM調頻控制。實現(xiàn)了電源模塊的高頻ZVS(零電壓開關)軟開關,有效地提高了電源模塊的轉換效率,減小了單模塊的體積。通過對幾種常用的負載均流方法進行研究和電路分析,根據主從均流控制的特點,采用CAN總線實現(xiàn)主從均流法,數(shù)字均流的采用提高了系統(tǒng)的抗干擾能力;設計了監(jiān)控模塊對各電源模塊和整體輸出進行監(jiān)控;通過CAN總線接口和人機接口的設計,提高了電源系統(tǒng)的智能化和可操作性。實現(xiàn)了多個電源模塊并聯(lián)供電的模式最后給出了電源模塊的實驗結果和電源系統(tǒng)并聯(lián)運行的測量數(shù)據,實驗證明了理論分析的正確性和設計方法的合理性。

    標簽: llc 開關電源

    上傳時間: 2022-04-04

    上傳用戶:

  • LLC串聯(lián)諧振全橋DCDC變換器研究

    高頻化、高功率密度和高效率,是DC/DC變換器的發(fā)展趨勢。傳統(tǒng)的硬開關變換器限制了開關頻率和功率密度的提高。移相全橋 PWM ZVS DC/DC變換器可以實現(xiàn)主開關管的wV5s,但滯后橋臂實現(xiàn)zwS的負載范圍較小:整流二極管存在反向恢復問題不利于效率的提高:輸入電壓較高時,變換器效率較低,不適合輸入電壓高和有掉電維持時間限制的高性能開關電源。LLC串聯(lián)諧振Dc/DC變換器是直流變換器研究領域的熱點,可以較好的解決移相全橋 PWM ZVS DC/DC變換器存在的缺點。但該變換器工作過程較為復雜,難于設計和控制,目前尚處于研究階段。本文以LLC串聯(lián)諧振全橋DC/DC變換器作為研究內容。以下是本文的主要研究工作:對LLC串聯(lián)諧振全橋DC/DC變換器的工作原理進行了詳細研究,利用基頻分量近似法建立了變換器的數(shù)學模型,確定了主開關管實現(xiàn)Zs的條件,推導了邊界負載條件和邊界頻率,確定了變換器的穩(wěn)態(tài)工作區(qū)域,推導了輸入,輸出電壓和開關頻率以及負載的關系。仿真結果證明了理論分析的正確性采用擴展描述函數(shù)法建立了變換器在開關頻率變化時的小信號模型,在小信號模型的基礎上分析了系統(tǒng)的穩(wěn)定性,根據動態(tài)性能的要求設計了控制器。仿真結果證明了理論分析的正確性討論了一臺500w實驗樣機的主電路和控制電路設計問題,給出了設計步驟,可以給實際裝置的設計提供參考。最后給出了實驗波形和實驗數(shù)據。實驗結果驗證了理論分析的正確性

    標簽: llc

    上傳時間: 2022-04-04

    上傳用戶:

  • STC12C5A60S2 LED音樂頻譜制作教程 原理圖文件 參考設計源碼

    LED音樂頻譜制作教程 原理圖文件 參考設計源碼利用 51 單片機制作 LED 頻譜顯示的原理: 1、選擇一款具有高速 ADC 采樣的單片機,采集音頻信號的電壓幅度,比如 WQX 推薦是 STC12C5A60S2.該單片機具有 8 通道 10 位 ADC 采樣封裝模塊。每秒鐘可以采樣 25 萬次。滿足 我們的設計需要。傳統(tǒng)的單片機開發(fā)板自帶的 ADC0804 采樣速度不能滿足。不推薦。 2、采樣結果,通過 FFT 運算,得出各種頻段的幅度值。分別保存在 15 個字節(jié)的數(shù)組變量 中。我們人耳能夠聽到的極限頻率是 20Hz--20KHz 。但是 我們平時的音樂歌曲的頻段大概是 100Hz---4KHz(極少部分樂器的頻率能達到 6K 以上)。所以,我們的顯示頻率范圍定為 100Hz---4KHz 。 3、利用 IO 口驅動 8*15=120 顆 LED 組成的矩陣燈點。顯示 15 個頻段的幅度值。并且,多 添加一行作為平面,讓效果更美觀

    標簽: stc12c5a60s2 led 音樂頻譜

    上傳時間: 2022-04-11

    上傳用戶:默默

  • 海速芯51單片機TM52F8368 規(guī)格書

    TM52 系列 F8368 是一個新的,快速的 8051 架構,與業(yè)界標準 8051 指令集完全兼容的 8 位單片機,并保持了 8051 外圍的功能模塊。通常情況下,TM52 執(zhí)行指令,比傳統(tǒng)的 8051 架構快六倍。TM52-F8368通過集成多種功能在芯片上,提供更高的性能,更低的成本,能快速進入市場,包括8K 字節(jié)的閃存(Flash)程序存儲器, 512 字節(jié) SRAM,低電壓復位(LVR),低電壓檢測(LVD),雙時鐘省電工作模式,8051 標準 UART 和定時器 Timer0/Timer1/Timer2,實時計時器 Timer3,LCD/LED 驅動器,3 組16 位脈沖寬度調制器(PWM), 7 組 16 位脈沖寬度調制器(PWM),16 通道的 12 位模數(shù)轉換器(ADC),I2C 接口和看門狗定時器(WDT)。它的高可靠性和低功耗的特性,可廣泛適用于消費電子及家用電器產品。

    標簽: 51單片機

    上傳時間: 2022-04-18

    上傳用戶:jason_vip1

  • FPGA開發(fā)全攻略-工程師創(chuàng)新設計寶典-基礎篇+技巧篇-200頁

    FPGA開發(fā)全攻略-工程師創(chuàng)新設計寶典-基礎篇+技巧篇-200頁第一章、為什么工程師要掌握FPGA開發(fā)知識?作者:張國斌、田耘2008 年年初,某著名嵌入式系統(tǒng)IT 公司為了幫助其產品售后工程師和在線技術支持工程師更好的理解其產品,舉行了ASIC/FPGA 基礎專場培訓.由于后者因為保密制度而只能接觸到板級電路圖和LAYOUT,同時因ASIC/FPGA 都是典型的SoC 應用,通常只是將ASIC/FPGA 當作黑盒來理解,其猜測性讀圖造成公司與外部及公司內部大量的無效溝通.培訓結束后, 參與者紛紛表示ASIC/FPGA 的白盒式剖析極大提高了對產品的理解,有效解決了合作伙伴和客戶端理解偏異性問題,參加培訓的工程師小L 表示:“FPGA 同時擁有強大的處理功能和完全的設計自由度,以致于它的行業(yè)對手ASIC 的設計者在做wafer fabrication 之前, 也大量使用FPGA 來做整個系統(tǒng)的板級仿真,學習FPGA 開發(fā)知識不但提升了我們的服務質量從個人角度講也提升了自己的價值。”實際上,小L 只是中國數(shù)十萬FPGA 開發(fā)工程師中一個縮影,目前,隨著FPGA 從可編程邏輯芯片升級為可編程系統(tǒng)級芯片,其在電路中的角色已經從最初的邏輯膠合延伸到數(shù)字信號處理、接口、高密度運算等更廣闊的范圍,應用領域也從通信延伸到消費電子、汽車電子、工業(yè)控制、醫(yī)療電子等更多領域,現(xiàn)在,大批其他領域的工程師也像小L 一樣加入到FPGA 學習應用大軍中。未來,隨著FPGA 把更多的硬核如PowerPC? 處理器等集成進來,以及采用新的工藝將存儲單元集成,F(xiàn)PGA 越來越成為一種融合處理、存儲、接口于一體的超級芯片,“FPGA 會成為一種板級芯片,未來的電子產品可以通過配置FPGA 來實現(xiàn)功能的升級,實際上,某些通信設備廠商已經在嘗試這樣做了。”賽靈思公司全球資深副總裁湯立人這樣指出。可以想象,未來,F(xiàn)PGA 開發(fā)能力對工程師而言將成為類似C 語言的基礎能力之一,面對這樣的發(fā)展趨勢,你還能簡單地將FPGA 當成一種邏輯器件嗎?還能對FPGA 的發(fā)展無動于衷嗎?電子

    標簽: fpga

    上傳時間: 2022-04-30

    上傳用戶:fliang

  • FPGA那些事兒--TimeQuest靜態(tài)時序分析REV7.0

    FPGA那些事兒--TimeQuest靜態(tài)時序分析REV7.0,F(xiàn)PGA開發(fā)必備技術資料--262頁。前言這是筆者用兩年構思準備一年之久的筆記,其實這也是筆者的另一種挑戰(zhàn)。寫《工具篇I》不像寫《Verilog HDL 那些事兒》系列的筆記一樣,只要針對原理和HDL 內容作出解釋即可,雖然《Verilog HDL 那些事兒》夾雜著許多筆者對Verilog 的獨特見解,不過這些內容都可以透過想象力來彌補。然而《工具篇I》需要一定的基礎才能書寫。兩年前,編輯《時序篇》之際,筆者忽然對TimeQuest 產生興趣,可是筆者當時卻就連時序是什么也不懂,更不明白時序有理想和物理之分,為此筆者先著手理想時序的研究。一年后,雖然已掌握解理想時序,但是筆者始終覺得理想時序和TimeQuest 之間缺少什么,這種感覺就像磁極不會沒有原因就相互吸引著?于是漫長的思考就開始了... 在不知不覺中就寫出《整合篇》。HDL 描述的模塊是軟模型,modelsim 仿真的軟模型是理想時序。換之,軟模型經過綜合器總綜合以后就會成為硬模型,也是俗稱的網表。而TimeQuest 分析的對象就是硬模型的物理時序。理想時序與物理時序雖然與物理時序有顯明的區(qū)別,但它們卻有黏糊的關系,就像南極和北極的磁性一樣相互作用著。編輯《工具篇I》的過程不也是一番風順,其中也有擱淺或者靈感耗盡的情況。《工具篇I》給筆者最具挑戰(zhàn)的地方就是如何將抽象的概念,將其簡化并且用語言和圖形表達出來。讀者們可要知道《工具篇I》使用許多不曾出現(xiàn)在常規(guī)書的用詞與概念... 但是,不曾出現(xiàn)并不代表它們不復存在,反之如何定義與實例化它們讓筆者興奮到夜夜失眠。《工具篇 I》的書寫方式依然繼承筆者往常的筆記風格,內容排版方面雖然給人次序不一的感覺,不過筆者認為這種次序對學習有最大的幫助。編輯《工具篇I》辛苦歸辛苦,但是筆者卻很熱衷,心情好比小時候研究新玩具一般,一邊好奇一邊疑惑,一邊學習一邊記錄。完成它讓筆者有莫民的愉快感,想必那是筆者久久不失的童心吧!?

    標簽: FPGA TimeQues 靜態(tài)時序分析 Verilog HDL

    上傳時間: 2022-05-02

    上傳用戶:qdxqdxqdxqdx

  • FPGA那些事兒--Modelsim仿真技經典學習開發(fā)設計經驗書籍

    FPGA那些事兒--Modelsim仿真技巧REV6.0,經典Modelsim學習開發(fā)設計經驗書籍-331頁。前言筆者一直以來都在糾結,自己是否要為仿真編輯相關的教程呢?一般而言,Modelsim 等價仿真已經成為大眾的常識,但是學習仿真是否學習Modelsim,筆者則是一直保持保留的態(tài)度。筆者認為,仿真是Modelsim,但是Modelsim 不是仿真,嚴格來講Modelsim只是仿真所需的工具而已,又或者說Modelsim 只是學習仿真的一部小插曲而已。除此之外,筆者也認為仿真可以是驗證語言,但是驗證語言卻不是仿真,因為驗證語言只是仿真的一小部分而已,事實上仿真也不一定需要驗證語言。常規(guī)告訴筆者,仿真一定要學習Modelsim 還有驗證語言,亦即Modelsim 除了學習操作軟件以外,我們還要熟悉TCL 命令(Tool Command Language)。此外,學習驗證語言除了掌握部分關鍵字以外,還要記憶熟悉大量的系統(tǒng)函數(shù),還有預處理。年輕的筆者,因為年少無知就這樣上當了,最后筆者因為承受不了那巨大的學習負擔,結果自爆了。經過慘痛的經歷以后,筆者重新思考“仿真是什么?”,仿真難道是常規(guī)口中說過的東西嗎?還是其它呢?苦思冥想后,筆者終于悟道“仿真既是虛擬建模”這一概念。虛擬建模還有實際建模除了概念(環(huán)境)的差別以外,兩者其實是同樣的東西。換句話說,一套用在實際建模的習慣,也能應用在仿真的身上。按照這條線索繼續(xù)思考,筆者發(fā)現(xiàn)仿真其實是復合體,其中包括建模,時序等各種基礎知識。換言之,仿真不僅需要一定程度的基礎,仿真不能按照常規(guī)去理解,不然腦袋會短路。期間,筆者發(fā)現(xiàn)愈多細節(jié),那壓抑不了的求知欲也就愈燒愈旺盛,就這樣日夜顛倒研究一段時間以后,筆者終于遇見仿真的關鍵,亦即個體仿真與整體仿真之間的差異。常規(guī)的參考書一般都是討論個體仿真而已,然而它們不曾涉及整體仿真。一個過多模塊其中的仿真對象好比一塊大切糕,壓倒性的仿真信息會讓我們喘不過起來,為此筆者開始找尋解決方法。后來筆者又發(fā)現(xiàn)到,早期建模會嚴重影響仿真的表現(xiàn),如果筆者不規(guī)則分化整體模塊,仿真很容易會變得一團糟,而且模塊也會失去連接性。筆者愈是深入研究仿真,愈是發(fā)現(xiàn)以往不曾遇見的細節(jié)問題,然而這些細節(jié)問題也未曾出現(xiàn)在任何一本參考書的身上。漸漸地,筆者開始認識,那些所謂的權威還有常規(guī),從根本上只是外表好看的紙老虎而已,細節(jié)的涉及程度完全不行。筆者非常后悔,為什么自己會浪費那么多時間在它們的身上。可惡的常規(guī)!快把筆者的青春還回來! 所以說,常規(guī)什么的最討厭了,最好統(tǒng)統(tǒng)都給我爆炸去吧!嗚咕,過多怨氣實在一言難盡,欲知詳情,讀者自己看書去吧...

    標簽: FPGA Modelsim

    上傳時間: 2022-05-02

    上傳用戶:

  • 海思芯片 HI3751 V551規(guī)格書

    海思芯片V551規(guī)格書詳細介紹,支持硬解碼。

    標簽: 海思

    上傳時間: 2022-05-09

    上傳用戶:

  • 華為硬件工程師手冊_全(159頁)

    第一章 概述第一節(jié) 硬件開發(fā)過程簡介§1.1.1 硬件開發(fā)的基本過程產品硬件項目的開發(fā),首先是要明確硬件總體需求情況,如 CPU 處理能力、存儲容量及速度,I/O 端口的分配、接口要求、電平要求、特殊電路(厚膜等)要求等等。其次,根據需求分析制定硬件總體方案,尋求關鍵器件及電咱的技術資料、技術途徑、技術支持,要比較充分地考慮技術可能性、可靠性以及成本控制,并對開發(fā)調試工具提出明確的要求。關鍵器件索取樣品。第三、總體方案確定后,作硬件和單板軟件的詳細設計,包括繪制硬件原理圖、單板軟件功能框圖及編碼、PCB 布線,同時完成開發(fā)物料清單、新器件編碼申請、物料申領。第四,領回 PCB 板及物料后由焊工焊好 1~2 塊單板,作單板調試,對原理設計中的各功能進行調測,必要時修改原理圖并作記錄。第五,軟硬件系統(tǒng)聯(lián)調,一般的單板需硬件人員、單板軟件人員的配合,特殊的單板(如主機板)需比較大型軟件的開發(fā),參與聯(lián)調的軟件人員更多。一般地,經過單板調試后在原理及 PCB布線方面有些調整,需第二次投板。第六,內部驗收及轉中試,硬件項目完成開發(fā)過程。§1.1.2 硬件開發(fā)的規(guī)范化上節(jié)硬件開發(fā)的基本過程應遵循硬件開發(fā)流程規(guī)范文件執(zhí)行,不僅如此,硬件開發(fā)涉及到技術的應用、器件的選擇等,必須遵照相應的規(guī)范化措施才能達到質量保障的要求。這主要表現(xiàn)在,技術的采用要經過總體組的評審,器件和廠家的選擇要參照物料認證部的相關文件,開發(fā)過程完成相應的規(guī)定文檔,另外,常用的硬件電路(如 ID.WDT)要采用通用的標準設計。第二節(jié) 硬件工程師職責與基本技能

    標簽:

    上傳時間: 2022-05-17

    上傳用戶:canderile

主站蜘蛛池模板: 射阳县| 济源市| 天门市| 周口市| 集安市| 望都县| 长岭县| 左权县| 东平县| 嘉祥县| 天镇县| 施秉县| 浦北县| 阳谷县| 德令哈市| 龙泉市| 广元市| 姜堰市| 庄浪县| 井陉县| 建瓯市| 宁城县| 临夏市| 佛冈县| 壤塘县| 竹溪县| 灵宝市| 获嘉县| 兴义市| 石渠县| 舒城县| 西安市| 潮安县| 武威市| 建阳市| 芮城县| 天门市| 三亚市| 铜陵市| 五莲县| 房产|