微型計(jì)算機(jī)課程設(shè)計(jì)論文—通用微機(jī)發(fā)聲程序的匯編設(shè)計(jì) 本文講述了在微型計(jì)算機(jī)中利用可編程時(shí)間間隔定時(shí)器的通用發(fā)聲程序設(shè)計(jì),重點(diǎn)講述了程序的發(fā)聲原理,節(jié)拍的產(chǎn)生,按節(jié)拍改變的動(dòng)畫程序原理,并以設(shè)計(jì)一個(gè)簡單的樂曲評(píng)分程序?yàn)橐樱治龀绦蛟O(shè)計(jì)的細(xì)節(jié)。關(guān)鍵字:微機(jī) 8253 通用發(fā)聲程序 動(dòng)畫技術(shù) 直接寫屏 1. 可編程時(shí)間間隔定時(shí)器8253在通用個(gè)人計(jì)算機(jī)中,有一個(gè)可編程時(shí)間間隔定時(shí)器8253,它能夠根據(jù)程序提供的計(jì)數(shù)值和工作方式,產(chǎn)生各種形狀和各種頻率的計(jì)數(shù)/定時(shí)脈沖,提供給系統(tǒng)各個(gè)部件使用。本設(shè)計(jì)是利用計(jì)算機(jī)控制發(fā)聲的原理,編寫演奏樂曲的程序。 在8253/54定時(shí)器內(nèi)部有3個(gè)獨(dú)立工作的計(jì)數(shù)器:計(jì)數(shù)器0,計(jì)數(shù)器1和計(jì)數(shù)器2,每個(gè)計(jì)數(shù)器都分配有一個(gè)斷口地址,分別為40H,41H和42H.8253/54內(nèi)部還有一個(gè)公用的控制寄存器,端地址為43H.端口地址輸入到8253/54的CS,AL,A0端,分別對(duì)3個(gè)計(jì)數(shù)器和控制器尋址. 對(duì)8353/54編程時(shí),先要設(shè)定控制字,以選擇計(jì)數(shù)器,確定工作方式和計(jì)數(shù)值的格式.每計(jì)數(shù)器由三個(gè)引腳與外部聯(lián)系,見教材第320頁圖9-1.CLK為時(shí)鐘輸入端,GATE為門控信號(hào)輸入端,OUT為計(jì)數(shù)/定時(shí)信號(hào)輸入端.每個(gè)計(jì)數(shù)器中包含一個(gè)16位計(jì)數(shù)寄存器,這個(gè)計(jì)數(shù)器時(shí)以倒計(jì)數(shù)的方式計(jì)數(shù)的,也就是說,從計(jì)數(shù)初值逐次減1,直到減為0為止. 8253/54的三個(gè)計(jì)數(shù)器是分別編程的,在對(duì)任一個(gè)計(jì)數(shù)器編程時(shí),必須首先講控制字節(jié)寫入控制寄存器.控制字的作用是告訴8253/54選擇哪個(gè)計(jì)數(shù)器工作,要求輸出什么樣的脈沖波形.另外,對(duì)8253/54的初始化工作還包括,向選定的計(jì)數(shù)器輸入一個(gè)計(jì)數(shù)初值,因?yàn)檫@個(gè)計(jì)數(shù)值可以是8為的,也可以是16為的,而8253/5的數(shù)據(jù)總線是8位的,所以要用兩條輸出指令來寫入初值.下面給出8253/54初始化程序段的一個(gè)例子,將計(jì)數(shù)器2設(shè)定為方式3,(關(guān)于計(jì)數(shù)器的工作方式參閱教材第325—330頁)計(jì)數(shù)初值為65536. MOV AL,10110110B ;選擇計(jì)數(shù)器2,按方式3工作,計(jì)數(shù)值是二進(jìn)制格式 OUT 43H,AL ; j將控制字送入控制寄存器 MOV AL,0 ;計(jì)數(shù)初值為0 OUT 42H,AL ;將計(jì)數(shù)初值的低字節(jié)送入計(jì)數(shù)器2 OUT 42H,AL ;將計(jì)數(shù)初值的高字節(jié)送入計(jì)數(shù)器2 在IBM PC中8253/54的三個(gè)時(shí)鐘端CLK0,CLK1和CLK2的輸入頻率都是1.1931817MHZ. PC機(jī)上的大多數(shù)I/O都是由主板上的8255(或8255A)可編程序外圍接口芯片(PPI)管理的.關(guān)于8255A的結(jié)構(gòu)和工作原理及應(yīng)用舉例參閱教材第340—373頁.教材第364頁的”PC/XT機(jī)中的揚(yáng)聲器接口電路”一節(jié)介紹了揚(yáng)聲器的驅(qū)動(dòng)原理,并給出了通用發(fā)聲程序.本設(shè)計(jì)正是基于這個(gè)原理,通過編程,控制加到揚(yáng)聲器上的信號(hào)的頻率,奏出樂曲的.2.發(fā)聲程序的設(shè)計(jì)下面是能產(chǎn)生頻率為f的通用發(fā)聲程序:MOV AL, 10110110B ;8253控制字:通道2,先寫低字節(jié),后寫高字節(jié) ;方式3,二進(jìn)制計(jì)數(shù)OUT 43H, AL ;寫入控制字MOV DX, 0012H ;被除數(shù)高位MOV AX, 35DEH ;被除數(shù)低位 DIV ID ;求計(jì)數(shù)初值n,結(jié)果在AX中OUT 42H, AL ;送出低8位MOV AL, AHOUT 42H,AL ;送出高8位IN AL, 61H ;讀入8255A端口B的內(nèi)容MOV AH, AL ;保護(hù)B口的原狀態(tài)OR AL, 03H ;使B口后兩位置1,其余位保留OUT 61H,AL ;接通揚(yáng)聲器,使它發(fā)聲
標(biāo)簽: 微型計(jì)算機(jī) 發(fā)聲程序 論文 微機(jī)
上傳時(shí)間: 2013-10-17
上傳用戶:sunjet
T2作為波特率控制UART_RXD 是硬中斷0或1口,如果能進(jìn)入中斷,說明該線有一個(gè)起始位產(chǎn)生,進(jìn)入中斷后調(diào)用下面的接收程序。退出硬中斷之前還需要將硬中斷標(biāo)志重新復(fù)位。UART_TXD 是任何其它IO即可。UART_SEND: PUSH IE PUSH DPH PUSH DPL PUSH PSW PUSH 00H PUSH ACC CLR EA SETB UART_TXD ;START BIT MOV R0,A CLR TR2 ;TR2置1,計(jì)數(shù)器2啟動(dòng),時(shí)間計(jì)數(shù)啟動(dòng)。 MOV A,RCAP2L;計(jì)數(shù)器2重新裝載值 MOV TL2,A ;置計(jì)數(shù)器2初值 ;T2需要重新裝載 MOV A,DPH MOV A,RCAP2H MOV TH2,A MOV A,R0 SETB TR2 ;TR2置1,計(jì)數(shù)器 JNB TF2,$ CLR TF2 JNB TF2,$ CLR TF2
上傳時(shí)間: 2014-01-12
上傳用戶:二十八號(hào)
一個(gè)完整的微機(jī)系統(tǒng)是由硬件和軟件共同構(gòu)成的。微機(jī)系統(tǒng)的硬件有CPU、存儲(chǔ)器和I/O口,外設(shè)組成。CPU與存儲(chǔ)器之間的信息交換比較簡單,而CPU與外設(shè)之間進(jìn)行信息交換之前必須確定外設(shè)是否準(zhǔn)備好,即選擇I/O傳送方式。I/O傳送方式有4種:無條件、查詢、中斷和DMA。本章學(xué)習(xí)中斷傳送方式的有關(guān)內(nèi)容。 4.1 中斷概述 4.2 MCS-51中斷系統(tǒng) 1、中斷的定義: 中斷是指如下過程:CPU與外設(shè)同時(shí)工作,CPU執(zhí)行主程序,外設(shè)做準(zhǔn)備工作,當(dāng)外設(shè)準(zhǔn)備好時(shí)向CPU發(fā)中斷請求信號(hào),若條件滿足,則CPU終止主程序的執(zhí)行,轉(zhuǎn)去執(zhí)行中斷服務(wù)程序,在中斷服務(wù)程序中CPU與外設(shè)交換信息,待中斷服務(wù)程序執(zhí)行完后,CPU再返回剛才終止的主程序繼續(xù)執(zhí)行。 2、中斷系統(tǒng)的定義:中斷系統(tǒng)是指為了實(shí)現(xiàn)中斷傳送過程在CPU內(nèi)外設(shè)置的硬件和有關(guān)中斷的指令。3、中斷源:⑴中斷源的定義:中斷源是指引起中斷請求的來源。⑵中斷源的分類: ①軟中斷和 ②硬中斷4、中斷處理的全過程 中斷處理的全過程分成3個(gè)階段:中斷請求、中斷響應(yīng)和中斷服務(wù)。5、多重中斷與中斷優(yōu)先級(jí) ⑴ 當(dāng)系統(tǒng)中有多個(gè)設(shè)備提出中斷請求時(shí),多個(gè)外設(shè)的中請信號(hào)要通過門電路送到CPU的中請輸入端,使CPU能收到多個(gè)外設(shè)提出的中請。 ⑵ CPU在收到多個(gè)外設(shè)的請求后,按中斷處理原則處理中斷。 ⑶ 確定優(yōu)先級(jí)的方法解決優(yōu)先級(jí)的問題一般可有三種方法:軟件查詢法、簡單硬件方法及專用硬件方法(采用可編程的中斷控制器芯片,如Intel8259A)。
標(biāo)簽: 中斷技術(shù)
上傳時(shí)間: 2013-10-12
上傳用戶:ysjing
C51控制并口打印機(jī)實(shí)例:/* 沈陽新榮達(dá)電子 *//* 2004-12-7 */#include <reg52.h>#define uchar unsigned char#define uint unsigned int#define data_8 P0sbit BUSY = P1^2; //打印機(jī) BUSY 接P1.2sbit STB = P1^0; //打印機(jī) STB 接P1.0void print(uchar j) //打印子程序{ uchar i;while(BUSY){}; //BUSY=1,打印機(jī)忙,等待BUSY 為0 再發(fā)數(shù)data_8=j;STB=0;i++;i--;STB=1; //給出數(shù)據(jù)鎖存時(shí)鐘BUSY=1;}void main(void){BUSY = 1; //忙信號(hào)置高STB = 1; //選通信號(hào)置高print(0x1b); //打印機(jī)初始化命令print(0x38);print(0x04);for(;;){print(0xd0); //發(fā)送漢字內(nèi)碼“新榮達(dá)”print(0xc2);print(0xc8);print(0xd9);print(0xb4);print(0xef);print(0x0d); //換行}}
上傳時(shí)間: 2013-11-13
上傳用戶:lwq11
51單片機(jī)驅(qū)動(dòng)步進(jìn)電機(jī)(含電路圖和源程序代碼) 源程序:stepper.c stepper.hex /* * STEPPER.C * sweeping stepper's rotor cw and cww 400 steps * Copyright (c) 1999 by W.Sirichote */ #i nclude c:\mc5151io.h /* include i/o header file */ #i nclude c:\mc5151reg.h register unsigned char j,flag1,temp; register unsigned int cw_n,ccw_n; unsigned char step[8]={0x80,0xc0,0x40,0x60,0x20,0x30,0x10,0x90} #define n 400 /* flag1 mask byte 0x01 run cw() 0x02 run ccw() */
標(biāo)簽: 51單片機(jī) 驅(qū)動(dòng) 步進(jìn)電機(jī) C語言
上傳時(shí)間: 2013-11-09
上傳用戶:釣鰲牧馬
具有梯形反電動(dòng)勢的永磁同步電動(dòng)機(jī)通常被稱為無刷直流電動(dòng)機(jī),它具有結(jié)構(gòu)簡單、體積小、重量輕、效率高、高功率密度、啟動(dòng)扭矩大、慣量小和響應(yīng)快等其它種類直流電機(jī)無法比擬的特性。采用電子換向器替代了傳統(tǒng)直流電動(dòng)機(jī)的機(jī)械換向裝置,從而克服了電刷和換向器所引起的噪聲、火花、電磁干擾、壽命短等一系列弊病。由于無刷直流電動(dòng)機(jī)既具備交流電動(dòng)機(jī)的結(jié)構(gòu)簡單、運(yùn)行可靠、維護(hù)方便等一系列優(yōu)點(diǎn),又具 有直流電動(dòng)機(jī)的運(yùn)行效率高、無勵(lì)磁損耗以及調(diào)速性能好等諸多優(yōu)點(diǎn),故其在在家用消費(fèi)類產(chǎn)品(空調(diào)、冰箱、洗衣機(jī))和IT周邊產(chǎn)品(打印機(jī)、軟驅(qū)、硬驅(qū))中得到廣泛的應(yīng)用。 C8051F單片機(jī)是美國Silabs公司推出的一種與51系列單片機(jī)內(nèi)核兼容的單片機(jī),具有高速、高性能、高集成度。以C8051F020為例,具有如下特點(diǎn): C8051F020片上系統(tǒng)單片機(jī)片內(nèi)資源: 一、模塊外設(shè) (1)逐次逼近型8路12位ADC0 轉(zhuǎn)換速率最大100ksps 可編程增益放大器PGA 溫度傳感器 (2)8路8位ADC1輸入與P1口復(fù)用 轉(zhuǎn)換速率500ksps 可編程增益放大器PGA (3)兩個(gè)12 位DAC (4)兩個(gè)模擬電壓比較器 (5)電壓基準(zhǔn)內(nèi)部提供2.43V 外部基準(zhǔn)可輸入 (6)精確的VDD監(jiān)視器 二、高速8051微控制器內(nèi)核 流水線式指令結(jié)構(gòu)速度可達(dá)25MIPS 22個(gè)矢量中斷源 三、存儲(chǔ)器 片內(nèi)4352字節(jié)數(shù)據(jù)RAM 64KBFlash程序存儲(chǔ)器可作非易失性存儲(chǔ)
標(biāo)簽: C8051F 單片機(jī) 直流無刷 電機(jī)轉(zhuǎn)速
上傳時(shí)間: 2013-12-21
上傳用戶:bnfm
單片機(jī)原理與應(yīng)用《課程簡介》:單片機(jī)已成為電子系統(tǒng)中進(jìn)行數(shù)據(jù)采集、信息處理、通信聯(lián)絡(luò)和實(shí)施控制的重要器件。通常利用單片機(jī)技術(shù)在各種系統(tǒng)、儀器設(shè)備或裝置中,形成嵌入式智能系統(tǒng)或子系統(tǒng)。因此,單片機(jī)技術(shù)是電類專業(yè)特別是電子信息類學(xué)生必須具備的基本功。本課程以51系列單片機(jī)為模型,主要向?qū)W生介紹單片機(jī)的基本結(jié)構(gòu)、工作原理、指令系統(tǒng)與程序設(shè)計(jì)、系統(tǒng)擴(kuò)展與工程應(yīng)用。作為微機(jī)原理與接口技術(shù)的后續(xù)課程,本課程強(qiáng)調(diào)實(shí)踐環(huán)節(jié),側(cè)重系統(tǒng)構(gòu)成與應(yīng)用設(shè)計(jì)。力求通過實(shí)踐環(huán)節(jié),軟、硬結(jié)合,培養(yǎng)初步的單片機(jī)開發(fā)能力,并使其前導(dǎo)課程講授的基本概念得到綜合與深化。由于課時(shí)的限制,綜合性的應(yīng)用設(shè)計(jì)安排在后續(xù)課程《微機(jī)應(yīng)用系統(tǒng)設(shè)計(jì)》中進(jìn)行。 課 程 內(nèi) 容:第一章 單片微型計(jì)算機(jī)概述單片機(jī)的發(fā)展與應(yīng)用 MCS-51系列單片機(jī)簡介第二章 MCS-51系列單片機(jī)結(jié)構(gòu)MCS-51單片機(jī)基本結(jié)構(gòu) CPU 時(shí)序簡介 存儲(chǔ)器空間結(jié)構(gòu) 片內(nèi)RAM與SFR時(shí)鐘電路與復(fù)位電路 并行I/O口與總線擴(kuò)展第三章 MCS-51單片機(jī)指令系統(tǒng)指令系統(tǒng)簡介數(shù)據(jù)傳送指令 數(shù)據(jù)處理指令 位處理指令 程序控制指令匯編語言程序設(shè)計(jì)方法 程序調(diào)試的常用方法第四章 SCB-I 單片單板機(jī)SCB-I 單片單板機(jī)結(jié)構(gòu)簡介 監(jiān)控系統(tǒng)簡介SCB-I 單片單板機(jī)的基本操作 第五章 單片機(jī)常用接口電路的軟、硬件設(shè)計(jì)LED顯示接口電路與應(yīng)用編程鍵盤接口電路與應(yīng)用編程計(jì)數(shù)器/定時(shí)器工作原理及其應(yīng)用編程MCS-51中斷系統(tǒng)及其應(yīng)用編程8255擴(kuò)展并行接口及其應(yīng)用編程串行通信接口及其應(yīng)用編程A/D與D/A轉(zhuǎn)換接口及其應(yīng)用編程*第六章 單片機(jī)應(yīng)用系統(tǒng)設(shè)計(jì)舉例第七章 單片機(jī)開發(fā)工具簡介* 加“*”為選講內(nèi)容教學(xué)要求:1、 了解單片機(jī)的一般性概念及單片機(jī)技術(shù)的發(fā)展。2、 掌握51系列單片機(jī)的基本結(jié)構(gòu)與工作原理。3、 掌握51系列單片機(jī)的指令系統(tǒng)與程序設(shè)計(jì)的基本方法。4、 以單片單板機(jī)為樣板,掌握51系列單片機(jī)的系統(tǒng)擴(kuò)展設(shè)計(jì)。5、 通過實(shí)驗(yàn),掌握單片機(jī)常用接口電路的軟硬件設(shè)計(jì)及其應(yīng)用。6、 以上為本課程的基本要求。作為提高要求,對(duì)有能力、有興趣的學(xué)生,若能較快地完成基本實(shí)驗(yàn),可在規(guī)定課時(shí)內(nèi)安排有一定難度的綜合性實(shí)驗(yàn),以提高其應(yīng)用設(shè)計(jì)的能力。 課時(shí)安排和考核方式:1、 講課40學(xué)時(shí),實(shí)驗(yàn)20學(xué)時(shí),課內(nèi)外學(xué)時(shí)比 1:2 ;(實(shí)驗(yàn)從第七周開始,7個(gè)基本實(shí)驗(yàn),選做1個(gè)綜合實(shí)驗(yàn))2、 考核方式平時(shí)考查 20實(shí)驗(yàn)考核 40(含實(shí)驗(yàn)過程、實(shí)驗(yàn)驗(yàn)收與實(shí)驗(yàn)報(bào)告)期末筆試 40參考書:《MCS-51單片機(jī)應(yīng)用設(shè)計(jì)》 張毅剛 等編 哈爾濱工業(yè)大學(xué)出版社《MCS-51系列單片機(jī)原理及應(yīng)用》 孫涵芳 徐愛卿 編著 北京航空航天大學(xué)出版社《單片微機(jī)與測控技術(shù)》 趙秀菊 等編 東南大學(xué)出版社《單片微型機(jī)原理、應(yīng)用與實(shí)驗(yàn)》 張友德 等編 復(fù)旦大學(xué)出版社 《單片機(jī)實(shí)驗(yàn)》 肖璋 雷兆宜 編 暨南大學(xué)講義
上傳時(shí)間: 2014-01-08
上傳用戶:417313137
本章主要介紹51系列單片機(jī)系統(tǒng)擴(kuò)展問題,在本章中要研究較多的硬件方面及硬軟結(jié)合方面的問題,本章與第一章關(guān)系密切,在學(xué)習(xí)本章內(nèi)容之前,要先明確51系列單片機(jī)本身的系統(tǒng)資源,可先復(fù)習(xí)一下前面幾章的有關(guān)單片機(jī)硬件組成方面的內(nèi)容。 本章將介紹以下具體內(nèi)容: 系統(tǒng)擴(kuò)展的含義、單片機(jī)的地址總線和數(shù)據(jù)總線、常見系統(tǒng)擴(kuò)展電路舉例?!?.0 前言 1.系統(tǒng)擴(kuò)展的含義 單片機(jī)中雖然已經(jīng)集成了CPU、I/O口、定時(shí)器、中斷系統(tǒng)、存儲(chǔ)器等計(jì)算機(jī)的基本部件(即系統(tǒng)資源),但是對(duì)一些較復(fù)雜應(yīng)用系統(tǒng)來說有時(shí)感到以上資源中的一種或幾種不夠用,這就需要在單片機(jī)芯片外加相應(yīng)的芯片、電路,使得有關(guān)功能得以擴(kuò)充,我們稱為系統(tǒng)擴(kuò)展(即系統(tǒng)資源的擴(kuò)充)。 2.系統(tǒng)擴(kuò)展分類----單一功能的擴(kuò)展 綜合功能的擴(kuò)展3.系統(tǒng)擴(kuò)展需要解決的問題---- 單片機(jī)與相應(yīng)芯片的接口電路連接(即地址總線、數(shù)據(jù)總線、控制總線的連接)與編程。4.單片機(jī)的地址總線和數(shù)據(jù)總線 51系列單片機(jī)沒有專用的對(duì)外地址總線和數(shù)據(jù)總線,其P0口和P2口既是通用I/O口,同時(shí)P0口還是分時(shí)復(fù)用的雙向數(shù)據(jù)總線和低8位地址總線(一般需要加一級(jí)鎖存器),而P2口則是高8位地址總線5.常見系統(tǒng)擴(kuò)展電路(1)單一功能的系統(tǒng)擴(kuò)展 存儲(chǔ)器的擴(kuò)展(程序存儲(chǔ)器、數(shù)據(jù)存儲(chǔ)器、E2PROM ) 外部中斷源的擴(kuò)展(簡單門電路) 并行口的擴(kuò)展(8155)(2)綜合功能的擴(kuò)展 外部RAM、定時(shí)器、并行口擴(kuò)展(8155) 存儲(chǔ)器、并行口、定時(shí)器擴(kuò)展(多芯片)7.1.1 程序存儲(chǔ)器的擴(kuò)展.程序存儲(chǔ)器的作用----存放程序代碼或常數(shù)表格 .擴(kuò)展時(shí)所用芯片----一般用只讀型存儲(chǔ)器芯片(可以是EPROM、E2PROM、 FLASH芯片等)。 .擴(kuò)展電路連接 ---- 用EPROM 2764擴(kuò)展程序存儲(chǔ)器。 .存儲(chǔ)器地址分析----究竟單片機(jī)輸出什么地址值時(shí),可以指向存儲(chǔ)器中的某一單元。
標(biāo)簽: MCS 51 單片機(jī) 系統(tǒng)擴(kuò)展
上傳時(shí)間: 2013-10-19
上傳用戶:zhaoq123
PCI Express 協(xié)議由于其高速串行、系統(tǒng)拓?fù)浜唵蔚忍攸c(diǎn)被廣泛用于各種領(lǐng)域。Altera公司的Arria II GX FPGA內(nèi)集成了支持鏈?zhǔn)紻MA傳輸功能的PCI Express硬核,適應(yīng)了PCI Express總線高速度的要求。文中利用Jungo公司的WinDriver軟件實(shí)現(xiàn)了鏈?zhǔn)紻MA的上層應(yīng)用設(shè)計(jì)。首先給出了鏈?zhǔn)紻MA實(shí)現(xiàn)的基本過程,接著分析了鏈?zhǔn)紻MA數(shù)據(jù)傳輸需要處理的幾個(gè)問題,給出了相應(yīng)的解決辦法和策略。采用這些方法,保證了DAM數(shù)據(jù)傳輸?shù)恼_性,簡化了底層FPGA應(yīng)用邏輯的設(shè)計(jì)。
標(biāo)簽: WinDriver DMA 上傳時(shí)間: 2013-11-20
上傳用戶:hanwudadi
Arria V系列 FPGA芯片基本描述 ?。?)28nm FPGA,在成本、功耗和性能上達(dá)到均衡; ?。?)包括低功耗6G和10G串行收發(fā)器; ?。?)總功耗比6G Arria II FPGA低40%; ?。?)豐富的硬核IP模塊,提高了集成度 ?。?)目前市場上支持10.3125Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。
上傳時(shí)間: 2013-10-26
上傳用戶:wsq921779565
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1