TIL300 TIL300A應用主要問題(包括工作狀態(tài),運放的選擇和阻值的計算)的考慮14
上傳時間: 2013-04-24
上傳用戶:libinxny
AD程序實現(xiàn)模擬量到數(shù)字量的轉換功能; CAN程序實現(xiàn)CAN總線通訊功能; keyboard_check程序實現(xiàn)鍵盤的掃描查詢方式輸入; keyboard_disturb程序實現(xiàn)PORTB的"電平變化中斷"進行鍵盤的輸入; led0-8程序實現(xiàn)在8個LED上依次顯示1~8數(shù)字; PWM程序用于使CCP1模塊產(chǎn)生分辨率為10位的PWM波形,占空比為50%; RS-232程序通過RS-232接口來完成PC計算機與單片機之間的通信; simple_POARD程序為外圍功能模塊簡單應用實例,點亮與PORTD口相連的八個發(fā)光二極管; stopwatch程序實現(xiàn)計時秒表功能,時鐘顯示范圍00.00~99.99秒,分辨度為0.01秒; switchinput程序用于開關量的輸入(采用SPI總線),并顯示在與D口相連的LED上; wakeup程序實現(xiàn)PIC18F458的休眠工作方式,并由實驗板上的按鍵產(chǎn)生"電平變化中斷"將其從休眠狀態(tài)中激活; WDT程序實現(xiàn)"看門狗"WDT的功能; Yejing程序實現(xiàn)液晶顯示器的接口和顯示功能。
上傳時間: 2013-06-04
上傳用戶:GHF
GPS技術在導航、定位及精確打擊等方面產(chǎn)生了重要影響,已經(jīng)廣泛地應用在各種武器平臺上。但是,在干擾環(huán)境下也顯現(xiàn)出許多問題。由于其到達地球表面的信號極其微弱(-160dBW),在現(xiàn)在復雜的電磁環(huán)境中容易受到干擾,尤其是C/A碼信號更易受到干擾,并且隨著導航戰(zhàn)的發(fā)展對GPS的抗干擾已成為爭取導航資源的有效措施。因此,研究干擾環(huán)境下的GPS接收機設計具有重要意義。 本文首先簡要介紹了GPS信號的結構及構成,通過對GPS信號特征以及接收機抗干擾能力的分析,結合干擾對接收機的作用方式及效果,確定GPS最易受的干擾類型為阻塞式干擾,然后針對這種干擾類型提出了一種有效的抗干擾技術-----自適應調零天線技術。接下來,著重研究了GPS接收機在此抗干擾技術前提下的若干抗干擾方法,并對其進行了詳細的分析和討論。 研究過程中,通過對最佳化準則和空域自適應濾波的理解,首先對不同天線陣列結構進行了性能仿真和比較分析,然后在對稱圓形天線陣列的基礎上對空域自適應算法進行了仿真分析,針對其自由度有限的問題接著對空時濾波方法做了詳細討論,在7元對稱圓形陣列的基礎上仿真說明了二者各自的優(yōu)缺點。考慮到實際的干擾環(huán)境和本課題研究的初期階段,因此選用了適合本課題干擾環(huán)境的空域濾波方法,并對其自適應算法進行了適當?shù)母倪M,使得其抗干擾性能獲得了一定程度的改善。 最后,詳細說明了該接收機抗干擾模塊的FPGA實現(xiàn)原理。詳細給出了頂層及各子模塊的設計流程與RTL視圖,實驗結果驗證了該算法的有效性。
上傳時間: 2013-06-03
上傳用戶:xfbs821
糾錯碼技術是一種通過增加一定冗余信息來提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發(fā)錯誤,在深空通信、移動通信、磁盤陣列、光存儲及數(shù)字視頻廣播(DVB)等系統(tǒng)中具有廣泛的應用。 DVD是一種高容量的存儲媒質。DVD技術的應用很廣泛,在數(shù)字技術中占有重要地位。DVD系統(tǒng)中采用里德-所羅門乘積碼(RS-PC:Reed-Solomon ProductCode)進行糾錯,RS碼譯碼器在伺服芯片中具有重要作用。 FPGA在開發(fā)階段具有安全、方便、可隨時修改設計等不可替代的優(yōu)點,在電子系統(tǒng)中采用FPGA可以極大的提升硬件系統(tǒng)設計的靈活性,可靠性,同時提高硬件開發(fā)的速度和降低系統(tǒng)的成本。FPGA的固有優(yōu)點使其得到越來越廣泛的應用,F(xiàn)PGA設計技術也被越來越多的設計人員所掌握。 本文首先介紹了編碼理論和常用的RS編譯碼算法,提出RS編碼器實現(xiàn)方案,詳細分析了譯碼器的ME算法和改進BM算法的實現(xiàn),針對ME算法提出了一種流水線結構的糾刪糾錯RS譯碼器實現(xiàn)方案,在譯碼器復雜度和延時上作了折衷,降低了譯碼器的復雜度并提高了最高工作頻率,利用有限域乘法器的特性對編譯碼電路進行優(yōu)化。這些技術的采用大大的提高了RS編譯碼器的效率,節(jié)省了RS編譯碼器占用的資源。在Xilinx公司的Virtex-II系列FPGA上設計并成功實現(xiàn)了RS(208,192)編譯碼器。
上傳時間: 2013-07-20
上傳用戶:xinshou123456
【免費分享】電子設計1000例,不要分。。。
上傳時間: 2013-06-10
上傳用戶:moshushi0009
★★★★基于TMS320C6713的原理圖,整體方案,包括SDRAM,F(xiàn)LASH,音頻接口等等。-TDS6713EVM原理圖
上傳時間: 2013-06-23
上傳用戶:15510133306
汽車工業(yè)在國民經(jīng)濟增長中發(fā)揮著越來越重要的作用。近幾年,雖然我國的汽車工業(yè)已經(jīng)得到了飛速的發(fā)展,但汽車ECU(Electronic Control Unit)的設計制造一直無法實現(xiàn)國產(chǎn)化,嚴重制約了汽車工業(yè)的發(fā)展。針對這個現(xiàn)狀,本課題對于ECU的設計進行了初步研究。首次嘗試了基于SOPC技術的ECU系統(tǒng)設計,并利用dSPACE實時仿真發(fā)動機,完成了ECU的硬件在回路仿真,對控制效果進行了測試和分析。 目前,市場上的ECU系統(tǒng)都是基于專用單片機的。本文首先對現(xiàn)有的汽車發(fā)動機控制器結構進行了分析比較,總結出ECU的主要組成部件;而后通過各類方案的對比,確定了本課題采用基于FPGA的嵌入NIOS Ⅱ軟核的SOPC技術方案。 之后,進行了汽車發(fā)動機模型搭建和控制算法的設計。發(fā)動機模型以Hendricks提出的均值模型為基礎,參考mathworks公司的發(fā)動機建模方案進行設計。并在該模型基礎上,參考Fekete提出的針對多缸發(fā)動機的基于模型的空燃比控制策略和mathworks發(fā)動機控制方案,建立了以控制空燃比為核心的發(fā)動機噴油控制算法。并通過simulink的仿真,驗證了模型和算法的合理有效性。 基于系統(tǒng)設計總體方案,完成了ECU硬件電路設計,并在該系統(tǒng)中完成了上述算法的移植和優(yōu)化。最后,利用dSPACE實時仿真發(fā)動機,進行ECU的硬件在回路仿真,對本文設計的ECU系統(tǒng)進行了測試。證實了該ECU方案在空燃比控制方面取得了較好的效果。 本論文以大量的圖示形式介紹了發(fā)動機模型和系統(tǒng)軟硬件設計,使得系統(tǒng)結構和軟件流程等一目了然,淺顯易懂。同時論文中采用的基于SOPC技術的ECU設計具有一定創(chuàng)新性,對于其他ECU系統(tǒng)的開發(fā)和設計具有一定指導意義。
上傳時間: 2013-07-11
上傳用戶:小眼睛LSL
BP2808是一款驅動LED的恒流控制芯片,系統(tǒng)應用電壓范圍從12VDC 到600VDC,占空比從0-100%。支持交流85V-265V 輸入,主要應用于非隔離的LED驅動系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:rocketrevenge
在過去的十幾年間,F(xiàn)PGA取得了驚人的發(fā)展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統(tǒng)性能的重要因素。現(xiàn)在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內的時鐘延時,減小時鐘偏差,本文設計了內置于FPGA芯片中的延遲鎖相環(huán),采用一種全數(shù)字的電路結構,將傳統(tǒng)DLL中的用模擬方式實現(xiàn)的環(huán)路濾波器和壓控延遲鏈改進為數(shù)字方式實現(xiàn)的時鐘延遲測量電路,和延時補償調整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調節(jié)過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設計,實現(xiàn)可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調節(jié)電路的設計,實現(xiàn)可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設計,實現(xiàn)頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。
標簽: FPGA 應用于 全數(shù)字 鎖相環(huán)
上傳時間: 2013-07-06
上傳用戶:LouieWu
介紹了一種運用FPGA開發(fā)軟件Quartus II設計的數(shù)字頻率計。該數(shù)字頻率計的1 Hz~1 MHz輸入被測脈沖信號具有頻率測量、周期測量、脈寬測量和占空比測量等多種用途,其測試結果由3 只七段數(shù)碼
標簽: FPGA 數(shù)字頻率計
上傳時間: 2013-05-22
上傳用戶:qb1993225