亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

空調(diào)溫度控制器

  • 可編程控制器講義--電磁閥的結(jié)構(gòu)

    可編程控制器講義

    標(biāo)簽: 可編程控制器 講義 電磁閥

    上傳時(shí)間: 2013-11-03

    上傳用戶:liu123

  • Verilog_實(shí)現(xiàn)任意占空比、任意分頻的方法

    Verilog_實(shí)現(xiàn)任意占空比、任意分頻的方法

    標(biāo)簽: Verilog 分頻

    上傳時(shí)間: 2013-11-07

    上傳用戶:JasonC

  • 基于FPGA的多功能多路舵機(jī)控制器的實(shí)現(xiàn)

    伺服舵機(jī)作為基本的輸出執(zhí)行機(jī)構(gòu)廣泛應(yīng)用于 遙控航模以及人形機(jī)器人的控制中。舵機(jī)是一種位 置伺服的驅(qū)動(dòng)器,其控制信號(hào)是PWM信號(hào).,利 用占空比的變化改變舵機(jī)的位置,也可使用FPGA、 模擬電路、單片機(jī)來(lái)產(chǎn)生舵機(jī)的控制信號(hào)舊。應(yīng) 用模擬電路產(chǎn)生PWM信號(hào),應(yīng)用的元器件較多, 會(huì)增加電路的復(fù)雜程度;若用單片機(jī)產(chǎn)生PWM信 號(hào),當(dāng)信號(hào)路數(shù)較少時(shí)單片機(jī)能滿足要求,但當(dāng) PWM信號(hào)多于4路時(shí),由于單片機(jī)指令是順序執(zhí) 行的,會(huì)產(chǎn)生較大的延遲,從而使PWM信號(hào)波形 不穩(wěn),導(dǎo)致舵機(jī)發(fā)生顫振。

    標(biāo)簽: FPGA 多功能 多路 舵機(jī)

    上傳時(shí)間: 2014-12-28

    上傳用戶:ainimao

  • 基于DSP+FPGA的磁鐵電源控制器的設(shè)計(jì)

    介紹了一種基于DSP和FPGA的磁鐵電源控制器的設(shè)計(jì)方案,闡述了該控制器硬件系統(tǒng)的組成,包括信號(hào)調(diào)理電路、中間數(shù)據(jù)處理部分、后端的驅(qū)動(dòng)電路。同時(shí)給出了DSP和FPGA之間通過(guò)SPI接口通信的具體流程和輸出PWM波形死區(qū)部分的控制流程。設(shè)計(jì)的磁鐵電源控制器有很好的控制和運(yùn)算能力,同時(shí)具有很好的靈活性和可靠性。

    標(biāo)簽: FPGA DSP 磁鐵 電源控制器

    上傳時(shí)間: 2014-01-27

    上傳用戶:suicoe

  • 支持PCI Express的4Gbps光纖通道控制器

    PCIe規(guī)范,光纖通道控制器

    標(biāo)簽: Express 4Gbps PCI 光纖通道

    上傳時(shí)間: 2013-11-19

    上傳用戶:atdawn

  • HDLC協(xié)議RS485總線控制器的FPGA實(shí)現(xiàn)

    介紹了HDLC協(xié)議RS485總線控制器的FPGA實(shí)現(xiàn)

    標(biāo)簽: HDLC FPGA 485 RS

    上傳時(shí)間: 2013-11-04

    上傳用戶:heart_2007

  • XAPP058 -利用嵌入式微控制器實(shí)現(xiàn)Xilinx系統(tǒng)編程

      Xilinx 高性能 CPLD、FPGA 和配置 PROM 系列具備在系統(tǒng)可編程性、可靠的引腳鎖定以及JTAG 邊界掃描測(cè)試功能。此強(qiáng)大的功能組合允許設(shè)計(jì)人員在進(jìn)行重大更改時(shí),仍能保留原始的器件引腳,從而避免重組 PC 板。通過(guò)利用嵌入式控制器從板載 RAM 或 EPROM 對(duì)這些CPLD 和 FPGA 編程,設(shè)計(jì)人員可輕松升級(jí)、修改和測(cè)試設(shè)計(jì),即使在現(xiàn)場(chǎng)也是如此。

    標(biāo)簽: Xilinx XAPP 058 嵌入式

    上傳時(shí)間: 2014-08-10

    上傳用戶:sc965382896

  • 基于ARM和CPLD的高速運(yùn)動(dòng)控制器的開(kāi)發(fā)和應(yīng)用

    目前運(yùn)動(dòng)控制主要有兩種實(shí)現(xiàn)方式,一是使用PLC加運(yùn)動(dòng)控制模塊來(lái)實(shí)現(xiàn):二是使用PC加運(yùn)動(dòng)控制卡來(lái)實(shí)現(xiàn)。兩者各有優(yōu)缺點(diǎn),但兩者有以下共同的缺點(diǎn):一是由于它們兒乎都是采用通用微控制器(MCU和DSP)來(lái)實(shí)現(xiàn)電機(jī)控制,由于受CPU速度的限制,以及CPU的多個(gè)進(jìn)程同時(shí)處理

    標(biāo)簽: CPLD ARM 運(yùn)動(dòng)控制器

    上傳時(shí)間: 2013-10-26

    上傳用戶:michael20

  • 基于FPGA的VGA控制器設(shè)計(jì)與實(shí)現(xiàn)

    利用FPGA 設(shè)計(jì)一個(gè)類似點(diǎn)陣LCD 顯示的VGA 顯示控制器,可實(shí)現(xiàn)文字及簡(jiǎn)單的圖表顯示。工作時(shí)只需將要顯示內(nèi)容轉(zhuǎn)換成對(duì)應(yīng)字模送入FPGA,即可實(shí)現(xiàn)相應(yīng)內(nèi)容的顯示。關(guān)鍵詞:FPGA;VGA;顯示控制 隨著數(shù)字圖像處理的應(yīng)用領(lǐng)域的不斷擴(kuò)大,其實(shí)時(shí)處理技術(shù)成為研究的熱點(diǎn)。EDA(電子設(shè)計(jì)自動(dòng)化)技術(shù)的迅猛發(fā)展為數(shù)字圖像實(shí)時(shí)處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA 的特點(diǎn)適用于進(jìn)行一些基于像素級(jí)的圖像處理[1]。LCD 和CRT 顯示器作為一種通用型顯示設(shè)備,如今已經(jīng)廣泛應(yīng)用于工作和生活中。與嵌入式系統(tǒng)中常用的顯示器件相比,它具有顯示面積大、色彩豐富、承載信息量大、接口簡(jiǎn)單等優(yōu)點(diǎn),如果將其應(yīng)用到嵌入式系統(tǒng)中,可以顯著提升產(chǎn)品的視覺(jué)效果。為此,嘗試將VGA 顯示的控制轉(zhuǎn)化到FPGA 來(lái)完成實(shí)現(xiàn)。

    標(biāo)簽: FPGA VGA 制器設(shè)計(jì)

    上傳時(shí)間: 2013-10-26

    上傳用戶:lgd57115700

  • 基于FPGA的K9F4G08Flash控制器設(shè)計(jì)

    設(shè)計(jì)了一種能使FPGA的主狀態(tài)機(jī)直接管理Flash的控制器,該控制器具有自己的指令集和中斷管理方式。用戶可以根據(jù)FPGA的系統(tǒng)時(shí)鐘對(duì)控制器進(jìn)行操作,無(wú)需關(guān)心Flash對(duì)指令和數(shù)據(jù)的時(shí)序要求。控制器建立了自己的壞塊管理機(jī)制,合并了一些Flash的常用關(guān)聯(lián)指令,方便了用戶對(duì)FPGA主狀態(tài)機(jī)的設(shè)計(jì)。

    標(biāo)簽: Flash FPGA G08 9F

    上傳時(shí)間: 2013-10-08

    上傳用戶:shen007yue

主站蜘蛛池模板: 武夷山市| 措勤县| 石景山区| 乐昌市| 垫江县| 军事| 张家口市| 石台县| 永春县| 新宁县| 丹棱县| 营山县| 保德县| 大邑县| 泰安市| 礼泉县| 黑龙江省| 甘谷县| 常山县| 潮州市| 聂荣县| 石河子市| 昌邑市| 泰安市| 义马市| 岑溪市| 兴宁市| 陕西省| 赣州市| 武义县| 钟山县| 任丘市| 桐梓县| 安化县| 台中县| 南康市| 太湖县| 阆中市| 陆河县| 卫辉市| 莱芜市|