移位相加8位硬件乘法器電路設計 乘法器是數字系統中的基本邏輯器件,在很多應用中都會出現如各種濾波器的設計、矩陣的運算等。本實驗設計一個通用的8位乘法器。
標簽: 乘法器 移位 8位 硬件
上傳時間: 2016-07-27
上傳用戶:牛津鞋
一個操作系統必須和作為它的基礎的硬件系統緊密配合。操作系統需要使用一些只有硬件才能提供的功能。為了完整的了解 Linux ,你需要了解底層硬件的基礎知識。本章對于現代 PC 的硬件進行了。
標簽: Linux 操作系統 硬件系統 硬件
上傳時間: 2014-01-02
上傳用戶:從此走出陰霾
本研究設計的智能壓力傳感器系統具有成本低、可靠性好、響應速度快、智能化程度高等特點,通過對軟、硬件進行了充分的調試,效果良好,在眾多壓力測控系統中有著廣闊的應用前景
標簽: 智能壓力傳感器 可靠性 智能化
上傳時間: 2014-01-15
上傳用戶:ouyangtongze
TMS320LF240x DSP結構原理及應用--劉和平主編 本書介紹了TMS320LF240x硬件概況,TMS320LF240x內部資源,TMS320C24x尋址方式和指令系統,程序編寫和調試環境等。編寫以TMS320LF240x模塊的原理和應用為主線,介紹了各個功能模塊(或外設)的基本原理,并列舉出相應的應用實例,同時給出了應用的電路原理接線圖和程序清單。書中提供的所有程序均已在設計的實驗目標板上調試通過。 本書可作為大學本科生和研究生“數字信號處理器原理及應用”課程的教材,也可作為數字信號處理器應用開發人員很好的一本參考書。
標簽: 240x TMS 320 240
上傳時間: 2013-12-26
上傳用戶:xymbian
一、課程目的與要求 本課程的主要目的是在了解數字信號處理的基本概念和基本方法的基礎上,掌握利用數字信號處理器件進行數字信號處理的工程實現的基本方法和過程。數字信號處理理論不是本課程的重點,課程實驗設置的目的也不是要求學生掌握一個或幾個復雜的數字信號處理算法的實現方法,而是通過簡化對數字信號處理理論的要求,使學生將主要注意力集中在完整的數字信號處理的工程實現方法和流程上來。但是學生必須首先具備以下要求: 1. 了解"信號與系統"以及"數字信號處理"的基本概念和方法; 2. 了解模擬電路和數字邏輯電路知識,了解常見的硬件接口協議,包括串行接口等; 3. 能夠熟練使用MATLAB; 4. 具有良好的英語閱讀能力。 通過本課程的學習,學生必須達到以下要求: 1. 了解數字信號處理器件的體系結構和功能特點。掌握一種匯編指令,了解各種開發工具并熟練使用一種開發工具; 2. 了解數字信號處理系統的基本構成框架; 3. 了解數字信號處理的工程實現方法和步驟,并能夠獨立完成簡單的數字信號處理工程實現任務; 4. 具備快速閱讀和理解工程性英文文獻的能力。
標簽: 數字信號處理 基本概念
上傳時間: 2013-12-12
上傳用戶:weiwolkt
本代碼介紹了使用VHDL開發FPGA的一般流程,最終采用了一種基于FPGA的數字頻率的實現方法。該設計采用硬件描述語言VHDL
標簽: VHDL FPGA 代碼 流程
上傳時間: 2014-01-17
上傳用戶:thesk123
OMAP1030 處理器的ARM 側硬件測試代碼 OMAP1030 是TI的雙核處理器,本套代碼用 CCS工程管理。用于測試基于 OMAP1030 的系統硬件狀況:主要由 uart,usb,lcd,spi,audio,power,rf等測試項目組成。
標簽: OMAP 1030 ARM 處理器
上傳時間: 2016-08-17
上傳用戶:stvnash
本文提出了一種通用的基于DSP 的無線視頻采集系統的設計方案, 本方案設計方便, 靈活性強, 可在視頻監控、視頻處 理等眾多領域得到廣泛應用。本系統主要由視頻采集前端和中心服務器組成, 本文主要介紹了視頻采集前端的視頻解碼、 視頻壓縮以及DSP 三大模塊的硬件結構設計。
標簽: DSP 無線視頻 方案設計 采集系統
上傳時間: 2016-08-24
上傳用戶:cooran
華為公司硬件工程師開發手冊的全版,內容詳盡,開發流程,如何處理電路細節,非常好的一本入門級工程師手冊。
標簽: 華為公司 硬件工程師
上傳時間: 2013-12-02
上傳用戶:windwolf2000
、本實戰的目的是讓大家熟悉ADC模塊的功能以及AD轉換的方法 2、項目實現的功能:從芯片RA0輸入一個可以隨時變化的模擬量(通過調節DEMO板VR1實現) 則單片機就能夠及時地把該模擬量進行模/數轉換,并用LED顯示出來,我們可以看到轉換結果 會隨模擬量的變化而變化,從而以讓我們了解片內ADC模塊的工作情況。 3、本例的軟件設計思路:利用單片機片內硬件資源TMR0和預分頻器,為ADC提供定時啟動信號。但是 沒有利用其中斷功能,而是采用了軟件查詢方式,轉換結果采用了右對齊方式, A/D轉換的時鐘源選用了系統周期的8倍,本例對于ADC的電壓基準要求不高, 我們就選用了電源電壓VDD和VSS作為基準電壓, 4、對于A/D轉換過程是否完成也沒有利用ADC模塊的中斷功能,而是以軟件方式查詢其中啟動位GO是否為0。本例中選用的模擬通道為AN0。
標簽: DEMO ADC RA0 VR1
上傳用戶:離殤
蟲蟲下載站版權所有 京ICP備2021023401號-1