自己現(xiàn)在用的CPLD下載線,用74HC244芯片\r\n要注意設(shè)置下載模式
上傳時(shí)間: 2013-08-31
上傳用戶:dancnc
\r\n經(jīng)典的Protel99se入門教程,孫輝著北京郵電大學(xué)出版社出版
上傳時(shí)間: 2013-09-11
上傳用戶:Yukiseop
Protel99se SDK\r\n\r\nProtel向用戶提供SDK軟件包。SDK軟件包包括:服務(wù)器生成向?qū)Ш蚉rotel API及相關(guān)文檔資料。\r\n\r\n 服務(wù)器生成向?qū)且粋€(gè)運(yùn)行于設(shè)計(jì)資源管理器的插入式服務(wù)器,它為用戶生成第三方EDA軟件模板的原代碼和安裝文件(.INS文件),安裝文件用于將用戶開發(fā)的第三方EDA軟件安裝在設(shè)計(jì)資源管理器平臺(tái)上。服務(wù)器生成向?qū)Э梢詾橛脩羯蓛煞N格式的原代碼:Delphi和C++ Builder。\r\n\r\n為方便用戶開發(fā)第三方EDA軟件,Protel向用戶
上傳時(shí)間: 2013-09-18
上傳用戶:txfyddz
用于定量表示ADC動(dòng)態(tài)性能的常用指標(biāo)有六個(gè),分別是:SINAD(信納比)、ENOB(有效位 數(shù))、SNR(信噪比)、THD(總諧波失真)、THD + N(總諧波失真加噪聲)和SFDR(無雜散動(dòng)態(tài) 范圍)
上傳時(shí)間: 2014-01-22
上傳用戶:魚哥哥你好
基于N溝道MOS管H橋驅(qū)動(dòng)電路設(shè)計(jì)與制作
標(biāo)簽: MOS N溝道 H橋驅(qū)動(dòng) 電路設(shè)計(jì)
上傳時(shí)間: 2014-08-01
上傳用戶:1109003457
基于圖形處理器單元(GPU)提出了一種幀間差分與模板匹配相結(jié)合的運(yùn)動(dòng)目標(biāo)檢測算法。在CUDA-SIFT(基于統(tǒng)一計(jì)算設(shè)備架構(gòu)的尺度不變特征變換)算法提取圖像匹配特征點(diǎn)的基礎(chǔ)上,優(yōu)化隨機(jī)采樣一致性算法(RANSAC)剔除圖像中由于目標(biāo)運(yùn)動(dòng)部分產(chǎn)生的誤匹配點(diǎn),運(yùn)用背景補(bǔ)償?shù)姆椒▽㈧o態(tài)背景下的幀間差分目標(biāo)檢測算法應(yīng)用于動(dòng)態(tài)情況,實(shí)現(xiàn)了動(dòng)態(tài)背景下的運(yùn)動(dòng)目標(biāo)檢測,通過提取目標(biāo)特征與后續(xù)多幀圖像進(jìn)行特征匹配的方法最終實(shí)現(xiàn)自動(dòng)目標(biāo)檢測。實(shí)驗(yàn)表明該方法對運(yùn)動(dòng)目標(biāo)較小、有噪聲、有部分遮擋的圖像序列具有良好的目標(biāo)檢測效果。
標(biāo)簽: 幀間差分 模板匹配 運(yùn)動(dòng)目標(biāo)檢測
上傳時(shí)間: 2013-10-09
上傳用戶:ifree2016
計(jì)數(shù)器是一種重要的時(shí)序邏輯電路,廣泛應(yīng)用于各類數(shù)字系統(tǒng)中。介紹以集成計(jì)數(shù)器74LS161和74LS160為基礎(chǔ),用歸零法設(shè)計(jì)N進(jìn)制計(jì)數(shù)器的原理與步驟。用此方法設(shè)計(jì)了3種36進(jìn)制計(jì)數(shù)器,并用Multisim10軟件進(jìn)行仿真。計(jì)算機(jī)仿真結(jié)果表明設(shè)計(jì)的計(jì)數(shù)器實(shí)現(xiàn)了36進(jìn)制計(jì)數(shù)的功能?;诩捎?jì)數(shù)器的N進(jìn)制計(jì)數(shù)器設(shè)計(jì)方法簡單、可行,運(yùn)用Multisim 10進(jìn)行電子電路設(shè)計(jì)和仿真具有省時(shí)、低成本、高效率的優(yōu)越性。
標(biāo)簽: 歸零法 N進(jìn)制計(jì)數(shù)器原
上傳時(shí)間: 2013-10-11
上傳用戶:gtzj
在理論模型的基礎(chǔ)上探討了電子勢壘的形狀以及勢壘形狀隨外加電壓的變化, 并進(jìn)行定量計(jì)算, 得出隧穿電壓隨雜質(zhì)摻雜濃度的變化規(guī)律。所得結(jié)論與硅、鍺p-n 結(jié)實(shí)驗(yàn)數(shù)據(jù)相吻合, 證明了所建立的理論模型在定量 研究p-n 結(jié)的隧道擊穿中的合理性與實(shí)用性。該理論模型對研究一般材料或器件的隧道擊穿具有重要的借鑒意義。
上傳時(shí)間: 2013-10-31
上傳用戶:summery
Altium Designer6.9 破解文件與模板
標(biāo)簽: Designer Altium 6.9 破解文件
上傳時(shí)間: 2013-11-04
上傳用戶:dudu1210004
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡介這兩段的製造程序。
上傳時(shí)間: 2014-01-20
上傳用戶:蒼山觀海
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1