當(dāng)前正處于第三代移動通信技術(shù)發(fā)展的關(guān)鍵時期,各種與3G相關(guān)的無線網(wǎng)絡(luò)終端的需求量與日俱增。為3G無線網(wǎng)絡(luò)終端選擇一個高性能的處理器,并且提供一套完整的系統(tǒng)解決方案,滿足3G時代人們對數(shù)據(jù)通信業(yè)務(wù)的需求,無疑是一個有意義且亟待解決的重要問題。 OMAP(Open Multimedia Applications Platform)是美國德州公司(TI)推出的專門為支持第三代(3G)無線終端應(yīng)用而設(shè)計的應(yīng)用處理器體系結(jié)構(gòu)。OMAP處理器平臺堪稱無線技術(shù)發(fā)展的里程碑,它提供了語音、數(shù)據(jù)和多媒體所需的帶寬和功能,可以極低的功耗為高端3G無線設(shè)備提供極佳的性能。 本文的研究內(nèi)容是開發(fā)基于OMAP5910處理器的具有多個擴(kuò)展接口的嵌入式開發(fā)平臺,以及攝像頭顯示驅(qū)動程序,以便能為3G相關(guān)的無線網(wǎng)絡(luò)終端提供一個系統(tǒng)級的解決方案,本文首先介紹了OMAP技術(shù)的特點和優(yōu)點,并對OMAP5910處理器的硬件結(jié)構(gòu)進(jìn)行了簡單說明,在此基礎(chǔ)上提出了基于OMAP5910嵌入式平臺的FPGA設(shè)計,包括用FPGA擴(kuò)展的接口:觸摸屏接口,硬盤接口,以太網(wǎng)接口;控制的接口:USB口,串口;以及實現(xiàn)的功能:與OMAP5910處理器的通信功能,中斷控制功能,選擇啟動順序功能,復(fù)位延時功能。然后介紹了基于OMAP5910的攝像顯示系統(tǒng)的硬件設(shè)計,主要包括攝像頭接口和攝像頭模塊,EMIFS和EMIFF接口以及LCD接口。最后描述了嵌入式Linux操作系統(tǒng)下攝像頭驅(qū)動程序的完整實現(xiàn)過程。
標(biāo)簽: FPGA 擴(kuò)展 接口設(shè)計 攝像頭
上傳時間: 2013-05-24
上傳用戶:mfhe2005
fpga與串口的不匹配問題的解決,通過這個實例做了一個講解。
上傳時間: 2013-05-17
上傳用戶:qwe1234
了解51單片機的串口通信的原理,以及如何去編程
上傳時間: 2013-06-01
上傳用戶:rishian
在微機上模擬I2C總線的設(shè)計,用并行口的D0(PIN2)模擬SCL信號,用D1(PIN3)模擬SDA信號。
上傳時間: 2013-07-14
上傳用戶:xuanchangri
采用狀態(tài)機和消息機制的串口接收程序
標(biāo)簽: 狀態(tài) 消息機制 串口接收 程序
上傳時間: 2013-04-24
上傳用戶:huangping588
可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉(zhuǎn)換的控制,對16種狀態(tài)機的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強大。
上傳時間: 2013-06-03
上傳用戶:aa54
用虛擬串口仿真LPC2138(UART0),ARM仿真教程,適合初學(xué)者,沒有上操作系統(tǒng),裸奔程序,里面有源代碼與proteus仿真模型^_^
上傳時間: 2013-05-27
上傳用戶:pinksun9
·摘 要:本文介紹基于計算機并行端口的微型步進(jìn)電機控制系統(tǒng)。針對雙極型兩相步進(jìn)電機,設(shè)計了由集成音頻功率放大器TDA1521組成的步進(jìn)電機平衡橋式功率驅(qū)動電路;由計算機并行端口的數(shù)據(jù)端口組成步進(jìn)電機的脈沖分配器,由軟件實現(xiàn)步進(jìn)電機的脈沖分配、電機的速度控制和斷電相位記憶功能,通過對數(shù)據(jù)端口的擴(kuò)展實現(xiàn)對6個步進(jìn)電機的控制。
標(biāo)簽: 并行口 步進(jìn)電機 控制系統(tǒng)
上傳時間: 2013-07-15
上傳用戶:lepoke
24CXX讀寫軟件應(yīng)用電路及并口讀寫器制作
上傳時間: 2013-06-26
上傳用戶:ggwz258
·摘要: 針對DSP芯片TS201的LINK口互連在高速數(shù)據(jù)通信中存在數(shù)據(jù)錯誤、突發(fā)數(shù)據(jù)塊傳輸不穩(wěn)定等缺點,在分析其通信協(xié)議的基礎(chǔ)上,并結(jié)合實際應(yīng)用,提出了設(shè)計LINK口通信的關(guān)鍵要求,給出設(shè)計的要點,設(shè)計與實現(xiàn)了TS201的LINK 121互連以及FPGA(Xilinx公司的XC4VFX60)與TS201 LINK口互連,得到了實際測試結(jié)果;結(jié)果表明,所設(shè)計的LINK口互連具備的優(yōu)點有
上傳時間: 2013-06-08
上傳用戶:417313137
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1