異步FIFO是用來適配不同時鐘域之間的相位差和頻率飄移的重要模塊。本文設計的異步FIFO采用了格雷(GRAY)變換技術和雙端口RAM實現了不同時鐘域之間的數據無損傳輸。該結構利用了GRAY變換的特點,使得整個系統可靠性高和抗干擾能力強,系統可以工作在讀寫時鐘頻率漂移達到正負300PPM的惡劣環境。并且由于采用了模塊化結構,使得系統具有良好的可擴充性。
標簽: FIFO GRAY RAM 適配
上傳時間: 2013-08-08
上傳用戶:13817753084
FPGA中雙向端口IO的研究FPGA中雙向端口IO的研究.
標簽: FPGA 雙向端口
上傳時間: 2013-08-09
上傳用戶:fdfadfs
FPGA開發板上寫的Verilog代碼:\r\n功能是從電腦端發送一個字節,然后把它接收回來。\r\n
標簽: Verilog FPGA 開發板 代碼
上傳時間: 2013-08-15
上傳用戶:copu
:針對現場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設計,同時給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設計方法,選用Xilinx的Spartan2E芯片設計一個多通道圖像信號處理系統。
上傳時間: 2013-08-17
上傳用戶:xiaoyunyun
真序擴頻通信系統的SYSTEMVIEW信真及其FPGA實現發送端設計
標簽: SYSTEMVIEW FPGA 發送
上傳時間: 2013-08-28
上傳用戶:debuchangshi
cpld與單片機8051的通信的設計方法 以及cpld和單片機的端口對應
標簽: cpld 8051 單片機 通信
上傳時間: 2013-09-01
上傳用戶:wettetw
FPGAadvantage61Crack.rar is for MentorGraphics高端設計工具FPGAAdvantage
標簽: FPGAAdvantage 高端 設計工具
上傳時間: 2013-09-03
上傳用戶:黃蛋的蛋黃
為了減小匹配傅里葉變換分析的計算量,提出了一種基于快速傅里葉變換的快速算法。根據匹配傅里葉變換的分解將積分形式轉化為離散形式,推導出快速算法表達式。該算法與直接的數值離散匹配傅里葉變換算法相比較,計算量大大減少。同時給出了其在雷達信號處理中線性調頻信號的檢測與參數估計的應用。理論及計算機仿真結果表明了該算法的有效性和精確性,有良好的工程應用前景。
標簽: 傅里葉變換 快速算法 雷達信號處理
上傳時間: 2013-10-21
上傳用戶:chongchong1234
文中建立不同類型目標的模型匹配數據庫;采用最小周長多邊形構造目標主體輪廓的近似多邊形,以簡化目標主體輪廓減少算法處理的數據量;提取具有仿射不變性的多邊形頂點個數、最長線段兩側頂點個數、同底三角形面積比向量特征不變量對待識別目標進行描述,應用3個特征量在模型匹配數據庫中逐一進行分層遍歷搜索匹配。實驗表明,基于模型匹配的目標識別算法能夠快速的識別目標,提高了目標識別的實時性,同時能夠判定目標所處的姿態狀況。
標簽: 模型匹配 目標識別
上傳時間: 2013-10-20
上傳用戶:q3290766
圖1所示電路可將高頻單端輸入信號轉換為平衡差分信號,用于驅動16位10 MSPS PulSAR® ADC AD7626。該電路采用低功耗差分放大器ADA4932-1來驅動ADC,最大限度提升AD7626的高頻輸入信號音性能。此器件組合的真正優勢在于低功耗、高性能
標簽: MSPS 7626 ADC AD
上傳用戶:佳期如夢
蟲蟲下載站版權所有 京ICP備2021023401號-1