亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

終端操作

  • SIwave的操作步驟

    簡要介紹SIwave的基本操作步驟。跟大家共享。

    標(biāo)簽: SIwave 操作

    上傳時(shí)間: 2013-08-01

    上傳用戶:yhm_all

  • OFDM系統(tǒng)幀檢測及同步算法FPGA設(shè)計(jì)與實(shí)現(xiàn)

    正交頻分復(fù)用(OFDM)技術(shù)是一種多載波數(shù)字調(diào)制技術(shù),它具有頻譜利用率高、抗多徑能力強(qiáng)等特點(diǎn),在寬帶無線多媒體通信領(lǐng)域中受到了廣泛的關(guān)注。 OFDM系統(tǒng)可分為連續(xù)工作模式和突發(fā)工作模式。在IEEE802.11a、HiperLANType2等無線局域網(wǎng)標(biāo)準(zhǔn)中采用了OFDM的突發(fā)工作模式,該模式下的接收機(jī)首先對符合某種特定格式的幀做出檢測。本文介紹了一種基于最小錯(cuò)誤概率準(zhǔn)則的幀檢測算法,提出了該算法的FPGA實(shí)現(xiàn)方案。 同步技術(shù)是OFDM最關(guān)鍵的技術(shù)之一,它包括載波頻率同步和符號同步。載波頻率同步是為了糾正接收端相對于發(fā)送端的載波頻率偏移,以保證子載波間的正交性;符號同步確定OFDM符號有用數(shù)據(jù)信息的開始時(shí)刻,也就是確定FFT窗的開始時(shí)刻。本文首先介紹了一種基于自相關(guān)的載波頻率同步算法,給出了它的FPGA實(shí)現(xiàn)方案,重點(diǎn)講述了其中用到的Cordic算法及其實(shí)現(xiàn);然后介紹了分別基于互相關(guān)和自相關(guān)的兩種符號同步算法,給出了各自的FPGA實(shí)現(xiàn)方案,從實(shí)現(xiàn)的角度比較了兩種算法的優(yōu)缺點(diǎn),并且在FPGA設(shè)計(jì)中體現(xiàn)了面積復(fù)用和流水線操作的設(shè)計(jì)思想。 文章最后介紹了系統(tǒng)調(diào)試的情況,總結(jié)出一種ChipScopePro與Matlab相結(jié)合的調(diào)試方法,該方法在FPGA調(diào)試方面具有一定的通用性。

    標(biāo)簽: OFDM FPGA

    上傳時(shí)間: 2013-07-16

    上傳用戶:Killerboo

  • 基于ARM的嵌入式遠(yuǎn)程控制平臺系統(tǒng)軟件設(shè)計(jì)

    遠(yuǎn)程控制的目的旨在突破地域和環(huán)境上的限制,對現(xiàn)場設(shè)備的運(yùn)行狀態(tài)及各種參數(shù)進(jìn)行遠(yuǎn)程監(jiān)控。尤其是在現(xiàn)場設(shè)備分布離散、工作環(huán)境惡劣等情況下,遠(yuǎn)程控制技術(shù)的采用實(shí)現(xiàn)了跨地域的集中控制,節(jié)省了人力物力,降低了生產(chǎn)成本,提高了生產(chǎn)率和經(jīng)濟(jì)效益。 本文采用ARM7TDMI系列S3C44BOX嵌入式微處理器和μC/OS—Ⅱ作為系統(tǒng)開發(fā)平臺,研究并完成了操作系統(tǒng)的移植、應(yīng)用程序的編寫和系統(tǒng)的集成測試。在充分理解μC/OS—Ⅱ文件體系結(jié)構(gòu)和移植條件的基礎(chǔ)上,移植了OS_CPU.H、OS_CPU_AASM和OS_CPU_C.C三個(gè)文件。自定義了手機(jī)短信的通信格式。應(yīng)用程序的編寫完成了對串口信息的監(jiān)測、讀寫、分析與執(zhí)行。根據(jù)系統(tǒng)功能制定需要被操作系統(tǒng)調(diào)度的任務(wù)及任務(wù)優(yōu)先級。系統(tǒng)調(diào)試主要分為兩個(gè)步驟,先于宿主機(jī)上脫機(jī)調(diào)試程序代碼,成功后通過JTAG端口下載到目標(biāo)機(jī)上進(jìn)行在線調(diào)試。 本文將移動(dòng)通信技術(shù)和嵌入式技術(shù)結(jié)合起來應(yīng)用到遠(yuǎn)程控制系統(tǒng)中。憑借SMS短消息業(yè)務(wù)所具有的操作簡便、收費(fèi)低廉、可靠性高等特點(diǎn)來發(fā)送對遠(yuǎn)程設(shè)備的監(jiān)控指令;嵌入式實(shí)時(shí)操作系統(tǒng)的移植則更好地實(shí)現(xiàn)了對監(jiān)控指令的分析與執(zhí)行,提高了系統(tǒng)的執(zhí)行效率。

    標(biāo)簽: ARM 嵌入式 遠(yuǎn)程控制 平臺系統(tǒng)

    上傳時(shí)間: 2013-06-25

    上傳用戶:Poppy

  • 基于ARM的無線視頻監(jiān)控手持終端的研究與設(shè)計(jì)

    隨著科學(xué)技術(shù)的進(jìn)步和人民群眾生活水平的提高,視頻監(jiān)控系統(tǒng)在工業(yè)生產(chǎn)、國家安防、日常生活中得到了廣泛的應(yīng)用。實(shí)時(shí)的遠(yuǎn)程視頻監(jiān)控,能夠及時(shí)、直觀地為人們提供動(dòng)態(tài)現(xiàn)場信息。遠(yuǎn)程視頻監(jiān)控已經(jīng)逐步成為現(xiàn)代社會(huì)管理的重要手段之一。與傳統(tǒng)的視頻監(jiān)控系統(tǒng)相比,嵌入式遠(yuǎn)程無線監(jiān)控系統(tǒng)具有體積小、攜帶方便、可以進(jìn)行遠(yuǎn)距離監(jiān)控等優(yōu)點(diǎn),從而有著良好的應(yīng)用前景。 本文在總結(jié)分析即有的研究成果的基礎(chǔ)上,將先進(jìn)的嵌入式技術(shù)、視頻技術(shù)、無線網(wǎng)絡(luò)技術(shù)有效的結(jié)合在一起,力圖設(shè)計(jì)出一款便攜式、低功耗、高電池使用壽命、硬件與軟件資源管理高效合理、人機(jī)交互性能良好的手持式無線視頻監(jiān)控終端。通過對Windows CE.NET嵌入式操作系統(tǒng)下進(jìn)行USB相關(guān)設(shè)備驅(qū)動(dòng)程序開發(fā)的研究與分析,在本手持終端中實(shí)現(xiàn)了USB host端功能,以滿足對USB設(shè)備的即插即用操作。本手持終端將會(huì)極大程度上方便監(jiān)控保安人員,使得他們不必隨時(shí)守候在傳統(tǒng)的基于PC的視頻監(jiān)控機(jī)旁,實(shí)現(xiàn)企業(yè)樓宇及智能小區(qū)中電子巡更的任務(wù)。 本文首先對無線視頻監(jiān)控系統(tǒng)的發(fā)展現(xiàn)狀進(jìn)行分析與研究,主要包括:無線視頻監(jiān)控系統(tǒng)的定義、特點(diǎn)、分類、應(yīng)用以及發(fā)展趨勢;之后介紹ARM處理器并對無線網(wǎng)絡(luò)的發(fā)展?fàn)顩r進(jìn)行研究分析,重點(diǎn)對無線網(wǎng)絡(luò)中無線局域網(wǎng)技術(shù)進(jìn)行闡述;然后筆者利用一款基于ARM920T核的微處理器S3C2410來構(gòu)建Windows CE.NET操作系統(tǒng)下的無線視頻監(jiān)控手持終端,在此詳細(xì)闡述了該手持終端硬件、軟件平臺的研究與設(shè)計(jì);最后為了使該終端支持不同類型的非標(biāo)準(zhǔn)USB存儲設(shè)備以及從、USB接口可擴(kuò)展性方面的考慮,通過對Windows CE.NET下的USB系統(tǒng)結(jié)構(gòu)和設(shè)備驅(qū)動(dòng)程序開發(fā)包的分析,研究了在Windows CE.NET嵌入式操作系統(tǒng)下進(jìn)行USB相關(guān)設(shè)備驅(qū)動(dòng)程序開發(fā)的過程。

    標(biāo)簽: ARM 無線視頻監(jiān)控 手持終端

    上傳時(shí)間: 2013-06-26

    上傳用戶:tinawang

  • 基于ARM核的AHBUSB20接口ASIC設(shè)計(jì)

    USB2.0接口和基于ARM核的SOC系統(tǒng)的應(yīng)用已經(jīng)非常廣泛,特別在電子消費(fèi)類領(lǐng)域。包含USB2,0接口的ARM系統(tǒng)則更是市場的需求。本文介紹一種基于ARM核的USB2,0接口IP(AHB_USB2.0)的設(shè)計(jì),主要對其中的串行接口引擎(SIE)的設(shè)計(jì)進(jìn)行討論。 該 AHB_USB2.0 IP核支持USB2.0協(xié)議,并兼容USB1.1協(xié)議;支持AMBA2.0協(xié)議和UTMI 1.05協(xié)議。該IP核一側(cè)通過UTMI接口或ULPI接口的PHY與USB2.0主機(jī)端進(jìn)行通信;另一側(cè)則通過AHB總線與ARM相連。 AHB_USB2.0 IP核在硬件上分為三個(gè)大模塊:ULPI模塊(ULPI)、串行接口引擎(SIE)模塊和AHB總線接口模塊(AHB)。ULPI模塊實(shí)現(xiàn)了UTMI接口轉(zhuǎn)ULPI接口。串行接口引擎(SIE)模塊為USB2.0的數(shù)據(jù)鏈路層協(xié)議處理模塊,為整個(gè)IP核的核心部分,進(jìn)一步分為四個(gè)子模塊——GLC(全局控制模塊),PIE(PHY接口處理引擎),SIF(系統(tǒng)接口邏輯)和EPB(端點(diǎn)緩沖模塊)。GLC模塊負(fù)責(zé)整個(gè)IP的復(fù)位控制,IP時(shí)鐘的開關(guān)提示等;PIE模塊負(fù)責(zé)處理USB的事務(wù)級傳輸,包括組包解包等;SIF模塊負(fù)責(zé)協(xié)議相關(guān)寄存器組和端點(diǎn)緩沖區(qū)的讀寫,跨時(shí)鐘域信號的處理和PIE所需的控制信號的產(chǎn)生;AHB模塊負(fù)責(zé)IP核與ARM通信和DMA功能的實(shí)現(xiàn)。 該IP核的軟件設(shè)計(jì)遵循USB協(xié)議,Bulk Only協(xié)議和UFI協(xié)議,由外掛ARM實(shí)現(xiàn)USB設(shè)備命令和UFI命令的解析,并執(zhí)行相應(yīng)的操作。設(shè)計(jì)了IP核與ARM之間的多種數(shù)據(jù)傳輸方法,通過軟件實(shí)現(xiàn)常規(guī)數(shù)據(jù)讀寫訪問、內(nèi)部DMA或外部DMA等多種方式的切換。 本IP已經(jīng)通過EDA驗(yàn)證和FPGA測試,并且已經(jīng)在內(nèi)嵌ARM核的FPGA系統(tǒng)上實(shí)現(xiàn)了多個(gè)U盤。這個(gè)FPGA系統(tǒng)的正確工作,證明了AHB_USB2.01P核設(shè)計(jì)是正確的。

    標(biāo)簽: AHBUSB ASIC ARM 20

    上傳時(shí)間: 2013-05-17

    上傳用戶:qqoqoqo

  • 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn)

    DFT(Discrete Fourier Transformation)是數(shù)字信號分析與處理如圖形、語音及圖像等領(lǐng)域的重要變換工具,直接計(jì)算DFT的計(jì)算量與變換區(qū)間長度N的平方成正比.當(dāng)N較大時(shí),因計(jì)算量太大,直接用DFT算法進(jìn)行譜分析和喜好的實(shí)時(shí)處理是不切實(shí)際的.快速傅里葉變換(Fast Fourier Transformation,簡稱FFT)使DFT運(yùn)算效率提高1~2個(gè)數(shù)量級.本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)??删幊踢壿嬈骷?shí)現(xiàn)FFT的算法.本設(shè)計(jì)主要采用先進(jìn)的基-4DIT算法研制一個(gè)具有實(shí)用價(jià)值的FFT實(shí)時(shí)硬件處理器.在FFT實(shí)時(shí)硬件處理器的設(shè)計(jì)實(shí)現(xiàn)過程中,利用遞歸結(jié)構(gòu)以及成組浮點(diǎn)制運(yùn)算方式,解決了蝶形計(jì)算、數(shù)據(jù)傳輸和存儲操作協(xié)調(diào)一致問題.合理地解決了位增長問題.同時(shí),采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部內(nèi)置在FPGA芯片內(nèi)部,使整個(gè)系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大提高,實(shí)際合理地解決了資源和速度之間相互制約的問題.本設(shè)計(jì)采用Verilog HDL硬件描述語言進(jìn)行設(shè)計(jì),由于在設(shè)計(jì)中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設(shè)計(jì)效率.

    標(biāo)簽: FPGA FFT 數(shù)字處理器 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-20

    上傳用戶:小碼農(nóng)lz

  • 熱電偶冷端溫度補(bǔ)償器的研制

    在溫差電偶實(shí)驗(yàn)中,要保持冷端溫度恒定,通常是將其冷端置于冰水混和物中。這種方法需要制冰,實(shí)驗(yàn)準(zhǔn)備復(fù)雜,且效果也不很理想。對實(shí)驗(yàn)進(jìn)行改進(jìn),制作一臺冷端溫度補(bǔ)償器,用其取代冰水混和物。實(shí)踐證明,補(bǔ)償器工作

    標(biāo)簽: 熱電偶 溫度 補(bǔ)償器

    上傳時(shí)間: 2013-05-27

    上傳用戶:hongmo

  • PCI總線圖像采集卡的設(shè)計(jì)與實(shí)現(xiàn)

    圖像采集系統(tǒng)是數(shù)字圖像信號處理過程中不可缺少的重要部分,它將前端相機(jī)所捕獲的模擬信號轉(zhuǎn)化為數(shù)字信號,或者直接從數(shù)字相機(jī)中獲取數(shù)字信號,然后通過高速的計(jì)算機(jī)總線傳回計(jì)算機(jī),憑借計(jì)算機(jī)的強(qiáng)大的運(yùn)算、數(shù)據(jù)存儲與處理等操作能力,可以方便快捷地對信號進(jìn)行分析處理,具有人機(jī)友好、功能靈活、可移植性強(qiáng)等優(yōu)點(diǎn)。隨著對數(shù)據(jù)傳送速度要求的提高,PCI總線以其高的數(shù)據(jù)傳輸率,即插即用,低功耗等眾多優(yōu)點(diǎn),得到廣泛的應(yīng)用。本文針對PCI總線接口電路使用的廣泛性,介紹了PLX公司橋接芯片PCI9054主模式的工作原理和中斷機(jī)制,采用可編程邏輯器件FPGA實(shí)現(xiàn)與PCI9054的本地接口的信號轉(zhuǎn)換,給出了邏輯實(shí)現(xiàn)方案和仿真圖。本文針對FPGA中各功能模塊的邏輯設(shè)計(jì)進(jìn)行了詳細(xì)分析,并對每個(gè)模塊都給出了精確的仿真結(jié)果。同時(shí),文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計(jì)、并行接口設(shè)計(jì)、PCI接口設(shè)計(jì)、PC端控制軟件設(shè)計(jì)以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計(jì)圖、實(shí)物圖及注釋詳細(xì)的相關(guān)源程序清單。在文章的軟件設(shè)計(jì)部分介紹了WinDriver驅(qū)動(dòng)開發(fā)工具,利用WinDriver工具,在WindowsXP系統(tǒng)下實(shí)現(xiàn)設(shè)備的驅(qū)動(dòng)程序開發(fā),完成主模式數(shù)據(jù)傳輸和設(shè)備中斷的功能。

    標(biāo)簽: PCI 總線 圖像采集 卡的設(shè)計(jì)

    上傳時(shí)間: 2013-06-03

    上傳用戶:com1com2

  • 基于FPGA的路徑識別圖像傳感器的設(shè)計(jì)

    基于彩色路徑識別的視覺導(dǎo)航方法是當(dāng)前自動(dòng)導(dǎo)航小車領(lǐng)域的研究熱點(diǎn)和方向。視覺導(dǎo)航是指根據(jù)地面路徑和被控對象之間的位置偏差控制其運(yùn)行的方向,因此,地面彩色路徑圖像的攝取及其識別處理就成為視覺導(dǎo)航系統(tǒng)中的基礎(chǔ)和關(guān)鍵。在當(dāng)前的視覺導(dǎo)航系統(tǒng)設(shè)計(jì)中,圖像處理的硬件平臺都是基于通用微處理器,嵌入式微處理器或者DSP進(jìn)行設(shè)計(jì)的。這些處理器一個(gè)共同的特點(diǎn)就是數(shù)據(jù)串行處理,而圖像處理過程涉及大量的并行處理操作,因此傳統(tǒng)的串行處理方式滿足不了圖像處理的實(shí)時(shí)性要求。 鑒于微處理器這方面的不足,作者提出一種使用FPGA實(shí)現(xiàn)圖像識別的并行處理方案,并據(jù)此設(shè)計(jì)一個(gè)智能圖像傳感器。該傳感器采用先進(jìn)的FPGA技術(shù),將圖像采集及其顯示,路徑的識別處理以及通信控制等模塊集成在一個(gè)芯片上,形成一個(gè)片上系統(tǒng)(SOC)。其主要功能是對所采集的彩色路徑圖像進(jìn)行識別處理,獲得彩色路徑的坐標(biāo)及其方向角,并將處理結(jié)果發(fā)送給上位機(jī),為自動(dòng)導(dǎo)航提供控制依據(jù)。 本文將彩色路徑的識別處理過程劃分為三個(gè)階段,第一階段為顏色聚類識別,以獲得二值路徑圖像,第二階段為數(shù)學(xué)形態(tài)學(xué)運(yùn)算,用于對第一階段中獲得的二值圖像進(jìn)行去斑處理,第三階段為路徑中心線的定位及其方向角的測量。圖像傳感器與上位機(jī)的通信采用異步串行方式,由于上位機(jī)需要控制該傳感器執(zhí)行多種任務(wù),作者定義一種基于異步串行通信的應(yīng)用層協(xié)議,用于上位機(jī)對傳感器的控制。在圖像的顯示中,為了彌補(bǔ)圖像采集的速率和VGA顯示速率的不匹配,作者提出一種基于單端口存儲器的圖像幀緩沖機(jī)制,通過VGA接口將采集的圖像實(shí)時(shí)地顯示出來。 根據(jù)上述思想,作者完成了系統(tǒng)的硬件電路設(shè)計(jì),并對整個(gè)系統(tǒng)進(jìn)行了現(xiàn)場調(diào)試。調(diào)試結(jié)果表明,傳感器系統(tǒng)的各個(gè)模塊都能正常工作,F(xiàn)PGA中的數(shù)字邏輯電路能夠?qū)崟r(shí)地將路徑從圖像中準(zhǔn)確地識別出來,.充分體現(xiàn)了FPGA對路徑圖像的高速處理優(yōu)勢,達(dá)到了設(shè)計(jì)預(yù)期目標(biāo),在一定程度上豐富了路徑圖像識別處理的技術(shù)和方法。

    標(biāo)簽: FPGA 路徑識別 圖像傳感器

    上傳時(shí)間: 2013-04-24

    上傳用戶:ghostparker

  • 基于FPGA的RS碼編譯碼器的設(shè)計(jì)與實(shí)現(xiàn)

    研制發(fā)射微小衛(wèi)星,是我國利用空間技術(shù)服務(wù)經(jīng)濟(jì)建設(shè)、造福人類的重要途徑?,F(xiàn)代微小衛(wèi)星在短短20年里能取得長足的發(fā)展,主要取決于微小衛(wèi)星自身的一系列特點(diǎn):重量輕,體積小,成本低,性能高,安全可靠,發(fā)射方便、快捷靈活等。在衛(wèi)星通信系統(tǒng)中,由于傳輸信道的多徑和各種噪聲的影響,信號在接收端會(huì)引起差錯(cuò),通過信道編碼環(huán)節(jié),可對這些不可避免的差錯(cuò)進(jìn)行檢測和糾正。 在微小衛(wèi)星通信鏈路中,信道編碼器的任務(wù)是差錯(cuò)控制。本文采用符合空間數(shù)據(jù)系統(tǒng)咨詢委員會(huì)CCSDS標(biāo)準(zhǔn)的鏈接碼進(jìn)行信道編碼,即內(nèi)碼為(2,1,6)的卷積碼,外碼為(255,223)的RS碼,中間進(jìn)行交織操作。其中,里德-索羅蒙碼(簡稱RS碼)是一種重要的非二進(jìn)制BCH碼,是分組碼中糾錯(cuò)能力最強(qiáng)的糾錯(cuò)碼,一次可以糾正多個(gè)突發(fā)錯(cuò)誤,廣泛地用于空間通信中。 本文針對南京航空航天大學(xué)自行研制的微小衛(wèi)星通信分系統(tǒng)的技術(shù)要求,在用SystemView和C語言仿真的基礎(chǔ)上,用硬件描述語言Verilog設(shè)計(jì)了RS(255,223)編碼器和譯碼器,使用Modelsim軟件進(jìn)行了功能仿真,并通過Xilinx公司的軟件ISE對設(shè)計(jì)進(jìn)行綜合、布局布線,最后生成可下載的比特流文件下載到Xilinx公司的型號為XC3S2000的FPGA芯片中,完成了電路的設(shè)計(jì)并實(shí)現(xiàn)了編碼譯碼的功能,表明本文設(shè)計(jì)的信道編解碼器的正確性和實(shí)用性,滿足了微小衛(wèi)星通信分系統(tǒng)的技術(shù)要求。

    標(biāo)簽: FPGA RS碼 編譯碼器

    上傳時(shí)間: 2013-08-01

    上傳用戶:lili123

主站蜘蛛池模板: 临西县| 商城县| 滨州市| 确山县| 平定县| 蒲城县| 井冈山市| 宿州市| 长沙县| 旌德县| 桂林市| 含山县| 牙克石市| 若尔盖县| 栾川县| 栖霞市| 略阳县| 米易县| 砚山县| 高安市| 韶山市| 浮山县| 雷州市| 玛多县| 巢湖市| 名山县| 阜康市| 慈溪市| 郯城县| 金川县| 陆良县| 沙洋县| 江永县| 中山市| 揭东县| 安国市| 正宁县| 鄯善县| 浦东新区| 泾源县| 松溪县|