片式NTC熱敏電阻器:1、基本知識 微觀結構及特征 NTC的種類及工作原理 NTC的電性參數 2、順絡熱敏電阻 溫度感知型NTC 功率型NTC 3、應用 NTC熱敏電阻器微觀結構 NTC熱敏電阻器是以錳、鈷、鎳和銅等金屬氧化物為主要材 料, 采用陶瓷工藝制造而成的。 陶瓷微觀結構呈現尖晶石結構。 在導電方式上完全類似鍺、硅等半導體材料。 當溫度低時,氧化物材料的載流子(電子和孔穴)數目少, 其電阻值較高; 隨著溫度的升高,載流子數目增加,其電阻值降低。
上傳時間: 2013-11-17
上傳用戶:松毓336
緒論第一章 光纖傳感器第二章 固態圖像傳感器第三章 紅外傳感器第四章 生物傳感器第五章 機器人傳感器第六章 氣體傳感器第七章 濕度傳感器第八章 非晶態合金傳感器第九章 智能式傳感器第十章 微波傳感器第十一章 其他新型傳感器參考文獻.全書共分十一章,分別介紹了光纖傳感器、固態圖像傳感器、紅外傳感器、生物傳感器、機器人傳感器、氣體傳感器、濕度傳感器、非晶態合金傳感器、智能傳感器、微波傳感器及其他新型傳感器的基本原理、基本特性和應用實例。本書取材新穎,內容豐富,反映了當代傳感器技術的新發展與新成就。 全書可作為測試計量技術、儀器儀表、自動控制專業研究生教材,也可供有關專業本科生、大專生選用,還可供有關工程技術人員參考。
標簽: 傳感器原理
上傳時間: 2013-11-02
上傳用戶:gundamwzc
本文將探討微控制器與 PSoC (可編程系統單晶片)在數位電視應用上的設計挑戰,並比較微控制器和 PSoC 架構在處理這些挑戰時的不同處,以有效地建置執行。
上傳時間: 2013-11-22
上傳用戶:gengxiaochao
核心板配置 核心板配置癿FPGA芯片是Cyclone II系列癿EP2C8Q208C,具有8256個LEs,36個M4K RAM blocks (4Kbits plus 512 parity bits),同時具有165,888bit癿RAM,支持18個Embedded multipliers和2個PLL,資源配備十分豐富。實驗證明,返款芯片在嵌入NIOS II軟核將黑釐開収板癿所有外謳全部跑起來,僅占全部資源癿70-80% ; 核心板同時配備了64Mbit癿SDRAM,對亍運行NIOS軟核提供了有力癿保障,返款芯片為時鐘頻率有143MHz,實驗證明,NIOS II軟核主頻可以平穩運行120MHz,速度迓是相當忚癿; 16Mbit癿配置芯片也為返款核心板增色丌少,丌僅可以存儲配置信息,同時迓可以實現NIOS II軟件程序存儲,你編寫癿程序再大也沒有后頊乀憂了。 20M癿有源晶振也是必丌可少癿,他是整個系統癿時鐘源泉;4個LED對亍調試來說更是提供了徑多方便;復位按鍵,重新配置按鍵,配置指示燈一個也丌能少;同時支持AS模式和JTAG模式; 除此以外,核心板一個更大的特點是它可以獨立亍底板單獨運行,為此配備了5V癿電源接口,高質量癿紅色開關,為了安全迓加入了自恢復保險絲。當然擴展口是丌能少癿,除了SDRAM占用癿38個IO口外,其他100個IO全部擴展出來,為大家可以迕行自我擴展實驗做好了充分癿準備。 四、 下擴展板配置 為了讓FPGA収揮它癿強大功能,黑釐開収板為其謳計一款資源豐富癿下擴展板(乀所以叨下擴展板,是因為我們后續迓會有上擴展板)。下面我們就來簡單介終一下下擴展板癿資源配置。 支持網絡功能,配置ENC28J60網口芯片。ENC28J60是Microchip Technology(美國微芯科技公司)推出癿28引腳獨立以太網控刢器。目前市場上大部分以太網控刢器癿封裝均赸過80引腳,而符吅IEEE 802.3協議癿ENC28J60叧有28引腳,既能提供相應癿功能,又可以大大簡化相關謳計,減小空間; 支持USB功能,配置CH376芯片。CH376 支持USB 謳備方式和USB 主機方式,幵丏內置了USB 途訊協議癿基本固件,內置了處理Mass-Storage海量存儲謳備癿與用途訊協議癿固件,內置了SD 卡癿途訊接口固件,內置了FAT16和FAT32 以及FAT12 文件系統癿管理固件,支持常用癿USB 存儲謳備(包括U 盤/USB 硬盤/USB 閃存盤/USB 讀卡器)和SD 卡(包括標準容量SD 卡和高容量HC-SD 卡以及協議兼容癿MMC 卡和TF 卡); 支持板載128*64的點陣LCD。ST7565P控刢芯片,內置DC/DC電路,途過軟件調節對比度。該芯片支持,幵口和串口丟種方式;
上傳時間: 2013-11-23
上傳用戶:ouyangtongze
LPC1100系列Cortex-M0的最小系統框圖如圖2.1所示。其中時鐘系統是可選部分,這是因為LPC1100系列Cortex-M0內部自帶12MHz的RC振蕩器,并且CPU在上電或者復位的時候默認選擇使用內部RC振蕩器為主時鐘源,所以LPC1100系列Cortex-M0可在無外部晶振的情況下運行,但由于內部RC振蕩器的精度不高(精度為1%),達不到某些片內外設的要求;因此在使用這些片內外設時將不得不使用精度更高的外部晶振。調試接口也不是必需的,但是它在工程開發階段發揮的作用極大,因此至少在樣機調試階段需設計這部分電路。
上傳時間: 2013-11-09
上傳用戶:cicizoe
1. 使晶閘管導通的條件是什么? 答:使晶閘管導通的條件是:晶閘管承受正向陽極電壓,并在門極施加觸發電流(脈沖)。 或:uAK>0且uGK>0。
上傳時間: 2013-11-22
上傳用戶:aig85
微波鐵氧體材料分為多晶和單晶兩種。多晶材料按晶體結構分,主要要尖晶石型、石榴石型和磁鉛石型三種。
上傳時間: 2013-11-09
上傳用戶:fac1003
本書內容分8章,分別介紹電力電子器件、可控整流電路、有源逆變電路、晶閘管觸發電路、晶閘管的其他應用、無源逆變電路、PWM控制技術、直流斬波電路等。
上傳時間: 2013-10-15
上傳用戶:破曉sunshine
晶圓切割機主要是負責將晶圓上所制好的晶粒切割分開,以便后續的工作。在切割之前要先利用貼片機將晶圓粒貼在晶圓框架的膠膜上。
標簽: 切割機
上傳時間: 2013-11-12
上傳用戶:chongchong1234
Xilinx UltraScale™ 架構針對要求最嚴苛的應用,提供了前所未有的ASIC級的系統級集成和容量。 UltraScale架構是業界首次在All Programmable架構中應用最先進的ASIC架構優化。該架構能從20nm平面FET結構擴展至16nm鰭式FET晶體管技術甚至更高的技術,同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設計套件的分析型協同優化,UltraScale架構可以提供海量數據的路由功能,同時還能智能地解決先進工藝節點上的頭號系統性能瓶頸。 這種協同設計可以在不降低性能的前提下達到實現超過90%的利用率。 UltraScale架構的突破包括: • 幾乎可以在晶片的任何位置戰略性地布置類似于ASIC的系統時鐘,從而將時鐘歪斜降低達50% • 系統架構中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統速度和容量 • 甚至在要求資源利用率達到90%及以上的系統中,也能消除潛在的時序收斂問題和互連瓶頸 • 可憑借3D IC集成能力構建更大型器件,并在工藝技術方面領先當前行業標準整整一代 • 能在更低的系統功耗預算范圍內顯著提高系統性能,包括多Gb串行收發器、I/O以及存儲器帶寬 • 顯著增強DSP與包處理性能 賽靈思UltraScale架構為超大容量解決方案設計人員開啟了一個全新的領域。
標簽: UltraScale Xilinx 架構
上傳時間: 2013-12-23
上傳用戶:小儒尼尼奧