本文研究了基于Nios Ⅱ的FPGA-CPU調試技術。論文研究了NiosⅡ嵌入式軟核處理器的特性;實現了以Nios Ⅱ嵌入式處理器為核心的FPGA-CPU調試系統的軟、硬件設計;對兩種不同類型的FPGA-CPU進行了實際調試,對實驗數據進行了分析。 在硬件方面,為了控制和檢測FPGA-CPU,設計并實現了FPGA-CPU的控制電路、FPGA-CPU的內部通用寄存器組掃描電路、存儲器電路等;完成了各種外圍設備接口的設計;實現了調試系統的整體設計。 在軟件方面,設計了調試監控軟件,完成了對FPGA-CPU運行的控制和信號狀態的監測。這些信號包括地址和數據總線以及各種寄存器的數據等;實現了多種模式下的FPGA-CPU調試支持單時鐘調試、單步調試和軟件斷點多種調試模式。此外,設計了專用的編譯軟件,實現了基于不同指令系統的偽匯編程序編譯,提高了調試效率。 本文作者在實現了FPGA-CPU調試系統基礎上,對兩種指令系統不同、結構迥異的FPGA-CPU進行實際調試。調試結果表明,這種基于IP核的可復用設計技術,能夠在一個FPGA芯片內實現調試系統和FPGA-CPU的無縫連接,能夠有效地調試FPGA-CPU。
上傳時間: 2013-08-04
上傳用戶:zhch602
隨著信息技術的發展,數字信號的采集與處理在科學研究、工業生產、航空航天、醫療衛生等部門得到越來越廣泛的應用,這些應用中對數字信號的傳輸速度提出了比較高的要求。傳統的基于ISA總線的信號傳輸效率低,嚴重制約著系統性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優點成為當今最流行的計算機局部總線。但是,由于PCI總線硬件接口復雜、不易于接入、協議規范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現方案,支持PCI突發訪問方式,突發長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉換模塊、數據緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設計方案和硬件電路實現方法,著重分析了PCI接口模塊的數據傳輸方式,采用模塊化的方法設計了內部控制邏輯,并進行了相關的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現其功能,因此設備驅動程序的設計是一個重要部分,論文研究了Windows XP體系結構下的WDM驅動模式的組成、開發設備驅動程序的工具以及開發系統實際硬件的設備驅動程序時的一些關鍵技術。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關鍵技術,對PCI數據采集卡進行了整體方案的設計。該系統采用Altera公司的cyclone Ⅱ系列FPGA實現。
上傳時間: 2013-07-24
上傳用戶:ca05991270
近年來,基于DSP和FPGA的運動控制系統己成為新一代運動控制系統的主流。基于DSP和FPGA的運動控制系統不僅具有信息處理能力強,而且具有開放性、實時性、可靠性的特點,因此在機器人運動控制領域具有重要的應用價值。 論文從步行康復訓練器的設計與制作出發,主要進行機器人的運動控制系統設計和研究。文章首先提出了多種運動控制系統的實現方案。根據它們的優缺點,選定以DSP和FPGA為核心進行運動控制系統平臺的設計。 論文詳細研究了以DSP和FPGA為核心實現運動控制系統的軟、硬件設計,利用DSP實現運動控制系統總體結構與相關功能模塊,利用FPGA實現運動控制系統地址譯碼電路、脈沖分配電路以及光電編碼器信號處理電路,并對以上電路系統進行了功能仿真和時序仿真。 結果表明,基于DSP和FPGA為核心的運動控制系統不僅實現了設計功能要求,同時提高了機器人運動控制系統的開放性、實時性和可靠性,并大大減小了系統的體積與功耗。
上傳時間: 2013-05-29
上傳用戶:dajin
本文以研究嵌入式微處理器為主,自主地設計了能夠運行MCS-51系列單片機指令的MCU系統。系統采用了VHDL 語言與原理框圖的綜合設計方法,并且在Altera公司的FPGA上通過驗證。論文深入地研究了微處理器的指令系統和數據地址通路,采用VHDL 語言完成了取指單元,指令譯碼器單元,存儲器單元和邏輯運算單元的電路模塊的設計與實現;研究了控制單元的實現方法和基于全局狀態機的設計理論,采用硬件描述語言完成了對各個控制線的相關設計與實現。論文通過原理示意圖和示例代碼的演示,著重介紹了指令譯碼器的實現方式,基于此種方式形成的譯碼電路還能夠實現更為復雜的CISC指令。 本系統采用分模塊的設計方式,把具有相同功能的邏輯電路集中到一個框圖里,使得系統的可移植性大大地提高。系統還采用層次框圖的設計方式,把明顯地具有主從關系的電路放在不同的層次里,這也使得系統模塊功能的可擴展性大大地增強。內部邏輯共分為數據存儲器模塊;程序存儲器模塊;時序控制模塊;特殊功能寄存器模塊和Core核心模塊這五個部分,文中對各個模塊的設計作了詳細的介紹。本文在最后對已實現的部分典型指令進行了邏輯仿真測試,測試結果表明,本文所設計的MCU系統能夠如預期地執行相應的指令。在指令執行的過程中,相應寄存器和總線上的值也均符合設計要求,實現了設計目標。
上傳時間: 2013-05-20
上傳用戶:2525775
隨著數字電子技術的發展,數字信號處理的理論和技術廣泛的應用于通訊、語音處理、計算機和多媒體等領域。快速傅立葉變換(FFT)使離散傅立葉變換的運算時間縮短了幾個數量級,在數字信號處理領域被廣泛應用。FFT已經成為現代信號處理的重要手段之一。 現場可編程門陣列(FPGA)是近年來迅速發展起來的新型可編程器件。隨著它的不斷應用和發展,也使電子設計的規模和集成度不斷提高。同時基于FPGA實現FFT的設計方法和思想被提出。本次設計的目的是快速傅立葉變換(FFT)的FPGA實現。 此文在分析了快速傅立葉算法的基礎上,提出了一種頻率抽取基4 FFT的FPGA設計方案,針對現有FFT的FPGA實現過程中蝶形運算需要頻繁乘以多個旋轉因子提出了改進方法,減少了旋轉因子的乘法次數和存儲空間,加快了蝶形運算的速度,設計的地址映射方法,無需運算即可得到所需數據的存放地址,并結合采用乒乓結構和流水線方式,來提高快速傅立葉變換(FFT)FPGA實現的速度。描述了一片FPGA芯片內完成了整個FFT處理器的電路設計,經過模塊時序仿真和數據的驗證及測試,達到工作在50MHz時鐘頻率的設計要求。最后對后續設計做了描述,并對用FPGA實現FFT做了展望。
上傳時間: 2013-04-24
上傳用戶:康郎
溫度是生活中最基本的環境參數。溫度的監測與控制,對于生物生存生長,工業生產發展都有著非同一般的意義。溫度傳感器的應用涉及機械制造、工業過程控制、汽車電子產品、消費電子產品和專用設備等各個領域。傳統的常用溫度傳感器有熱電偶、電阻溫度計RTD和NTC熱敏電阻等。但信號調理,模數轉換及恒溫器等功能全都會增加成本。現代集成溫度傳感器通常包含這些功能,并以其低廉的價格迅速地占據了市場。Dallas Semiconductor公司推出的數字式溫度傳感器DS1820采用數字化一線總線技術具有許多優異特性。其一,它將控制線、地址線、數據線合為一根導線,允許在同一根導線上掛接多個控制對象,形成多點一線總線測控系統。布線施工方便,成本低廉。其二,線路上傳送的是數字信號,所受干擾和損耗小,性能好。本課題旨在分析和設計基于數字化一線總線技術的溫度測控系統。本系統采用FPGA實現一個溫度采集控制器,用于傳感器和上位機的連接,并采用Microsoft公司的Visual C++作為開發平臺,運用MSComm控件進行串口通信,進行命令的發送和接收。
上傳時間: 2013-04-24
上傳用戶:fyerd
可編程邏輯器件FPGA(現場可編程門陣列)和CPLD(復雜可編程邏輯器件)越來越多的應用于數字信號處理領域,與傳統的ASIC(專用集成電路)和DSP(數字信號處理器)相比,基于FPGA和CPLD實現的數字信號處理系統具有更高的實時性和可嵌入性,能夠方便地實現系統的集成與功能擴展。 FFT的硬件結構主要包括蝶形處理器、存儲單元、地址生成單元與控制單元。本文提出的算法在蝶形處理器內引入流水線結構,提高了FFT的運算速度。同時,流水線寄存器能夠寄存蝶形運算中的公共項,這樣在設計蝶形處理器時只用到了一個乘法器和兩個加法器,降低了硬件電路的復雜度。 為了進一步提高FFT的運算速度,本文在深入研究各種乘法器算法的基礎上,為蝶形處理器設計了一個并行乘法器。在實現該乘法器時,本文采用改進的布斯算法,用以減少部分積的個數。同時,使用華萊士樹結構和4-2壓縮器對部分積并行相加。 本文以32點復數FFT為例進行設計與邏輯綜合。通過設計相應的存儲單元,地址生成單元和控制單元完成FFT電路。電路的仿真結果與軟件計算結果相符,證明了本文所提出的算法的正確性。 另外,本文還對設計結果提出了進一步的改進方案,在乘法器內加入一級流水線寄存器,使FFT的速度能夠提高到當前速度的兩倍,這在實時性要求較高的場合具有極高的實用價值。
上傳時間: 2013-07-18
上傳用戶:wpt
隨著當今生產力的發展和技術的進步,生產設備的自動化程度越來越高,傳統的監控手段已不能滿足生產自動化、智能化和網絡化的需求。智能巡檢終端作為生產安全的重要輔助設備,能在復雜環境下實現對多設備多信號量的實時采集和處理,可以作為解決生產設備安全運行的主要手段之一。近來年嵌入式技術以其強大的處理能力、高度的可靠性在微控制領域的應用越來越廣泛。無線通信技術,特別是GPRS無線網絡技術的快速發展。使互聯網等寬帶數據網絡與無線通信網絡實現互聯,能夠大大提高無線監控效率。在分析研究了當前國內、外設備巡檢系統研究現狀,并結合嵌入式技術和GPRS無線網絡通訊技術的基礎上,根據實際項目企業的具體生產要求,論文提出了一種基于GPRS無線通信技術與嵌入式技術的無線智能設備巡檢系統。 本系統采用三星公司的ARM920TS3C2410芯片作為系統處理器,處理器從外部傳感器采集到的相關數據,如:溫度、濕度、壓力等,通過SIM—300GRPS無線通訊模塊的AT命令將數據通過無線網絡傳送到移動運營商GPRS網絡中,然后將數據傳送到生產監控中心(指定IP地址或域名)監控中心,監控中心可以通過專門軟件對從各監控點傳遞的數據作出分析處理,并通過GPRS網絡將相關控制命令反饋給各個監控點。 本課題主要工作集中在兩個方面:一方面是GPRS無線收發設備硬件實現,在這一部分涉及到模塊硬件功能設計、無線模塊、嵌入式處理器的選型;另一方面是軟件設計,給出了系統軟件開發流程,完成了各模塊的開發工作。研究和試驗表明,該系統具有價格低廉、穩定可靠的特點,能滿足遠程無線數據傳輸的實際需求。
上傳時間: 2013-06-01
上傳用戶:wxhwjf
本書以嵌入式Linux系統開發流程為主線,剖析了嵌入式Linux系統構建的各個環節。本書從嵌入式系統基礎知識和Linux編程技術講起,接下來說明了嵌入式Linux交叉開發環境的建立,然后分析了嵌入式Linux系統的引導程序、內核和文件系統三大組成部分,最后介紹了嵌入式Linux系統集成和部署的方法。本書使用的嵌入式Linux系統軟件全部來源于開源站點,文中提供了具體的鏈接地址。本書主要以ARM平臺為例,對U-Boot和Linux內核啟動過程做了詳細分析,為學習嵌入式Linux系統開發奠定基礎。本書從概念上闡述了嵌入式Linux系統開發流程
上傳時間: 2013-04-24
上傳用戶:Miyuki
軟硬件資源的不斷成熟和完善,使得嵌入式系統應用得到了十分迅猛的發展。另一方面,互聯網技術的發展,使得Internet逐漸深入到人們的日常生活中。嵌入式控制網絡與信息網絡的互聯不僅拓寬了控制系統的控制范圍,而且豐富了信息系統的內容。因此,嵌入式系統與Internet相結合將成為嵌入式系統和互聯網絡發展的重要方向。 現階段,Internet規模的日益擴大與IPv4地址匱乏之間的矛盾越來越突出。為解決IPv4網絡存在的各種問題而出現的IPv6協議具有海量的地址空間、優化的路由算法、自動化的地址配置等;同時還增加了對安全性、QoS等的良好支持。因此,Internet從IPv4過渡到IPv6是一種必然的趨勢。綜上,對IPv6協議進行研究并將其引入嵌入式系統,實現嵌入式設備接入網絡的功能,具有較高的科研價值和現實意義。 本文在對嵌入式系統相關概念和嵌入式IPv6協議棧進行介紹的基礎上,闡述了IPv6協議簇中核心協議的原理、報頭結構和參數等。接著根據嵌入式TCP/IP協議棧的設計要點,提出嵌入式IPv6協議棧的總體設計,進一步對協議棧的進程模型、內存管理、平臺無關性和通訊機制進行了研究。然后對協議棧的裁剪和數據包的處理流程進行分析,給出各模塊的詳細設計與實現,主要有IPv6模塊、ICMPv6模塊、鄰居發現(ND)模塊和UDP模塊。最后將協議棧嵌入到uC/OS-II操作系統中并搭建測試環境對IPv6協議棧進行功能性測試,結果表明協議棧功能正常,可以完成基本的通訊功能。 協議棧根據嵌入式系統資源有限和應用相對單一的情況進行裁剪,采用分層結構實現;同時在實現基本功能的前提下,為功能的擴展提供了接口;另外,將協議棧與硬件、編譯器和操作系統相關的代碼獨立開來,實現了協議棧在不同平臺的良好移植。關鍵詞:嵌入式系統,因特網,ARM,IPv6,ICMPv6,鄰居發現協議
上傳時間: 2013-04-24
上傳用戶:lo25643