異步FIFO是用來(lái)適配不同時(shí)鐘域之間的相位差和頻率飄移的重要模塊。本文設(shè)計(jì)的異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實(shí)現(xiàn)了不同時(shí)鐘域之間的數(shù)據(jù)無(wú)損傳輸。該結(jié)構(gòu)利用了GRAY變換的特點(diǎn),使得整個(gè)系統(tǒng)可靠性高和抗干擾能力強(qiáng),系統(tǒng)可以工作在讀寫(xiě)時(shí)鐘頻率漂移達(dá)到正負(fù)300PPM的惡劣環(huán)境。并且由于采用了模塊化結(jié)構(gòu),使得系統(tǒng)具有良好的可擴(kuò)充性。
上傳時(shí)間: 2013-08-08
上傳用戶:13817753084
用FPGA設(shè)計(jì)數(shù)字系統(tǒng),2007年上海FPGA研修班王巍老師講義
標(biāo)簽: FPGA 數(shù)字系統(tǒng)
上傳時(shí)間: 2013-08-16
上傳用戶:duoshen1989
FPGA可促進(jìn)嵌入式系統(tǒng)設(shè)計(jì)改善即時(shí)應(yīng)用性能,臺(tái)灣人寫(xiě)的,關(guān)于FPGA應(yīng)用的技術(shù)文章
標(biāo)簽: FPGA 嵌入式 系統(tǒng) 性能
上傳時(shí)間: 2013-08-20
上傳用戶:liuwei6419
genesis9.0算號(hào)器提供genesis算號(hào)器使用視頻。安裝文件一定要放在小寫(xiě)英文路徑下,中文不行,有大寫(xiě)字母的英文也不行。1.算號(hào)器的只是算gnd的號(hào),要算get的號(hào),需要參考算號(hào)器的步驟。注意選擇破解有效時(shí)間。2.7天過(guò)期,30天過(guò)期,永不過(guò)期等。注意要用自己機(jī)器識(shí)別號(hào)去算,在get運(yùn)行彈出來(lái)的序號(hào)對(duì)話框里,有機(jī)器識(shí)別號(hào)。3.安裝完成,啟動(dòng)時(shí),填寫(xiě)進(jìn)入用戶名和密碼時(shí),一定不能用鼠標(biāo)。直接用回車(chē)鍵,否則失效。密碼框內(nèi)的密碼不可見(jiàn),輸完直接回車(chē),即可進(jìn)入genesis界面。
標(biāo)簽: genesis 9.0 算號(hào)器 視頻
上傳時(shí)間: 2014-12-23
上傳用戶:swaylong
PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱(chēng)為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時(shí)間: 2013-10-22
上傳用戶:pei5
介紹了一種反對(duì)稱(chēng)漸變波導(dǎo)微帶探針過(guò)渡結(jié)構(gòu),采用高頻仿真軟件HFSS仿真分析了這個(gè)波導(dǎo)微帶過(guò)渡結(jié)構(gòu)在 W 頻段的特性,并對(duì)影響過(guò)渡性能的幾個(gè)因素進(jìn)行了敏感性分析,得出了可供工程應(yīng)用參考的設(shè)計(jì)曲線。在全波導(dǎo)帶寬內(nèi),實(shí)現(xiàn)了插入損耗小于0.088 dB,回波損耗大于27 dB。該結(jié)構(gòu)具有寬頻帶、結(jié)構(gòu)簡(jiǎn)單和易加工等優(yōu)點(diǎn),可廣泛用于毫米波固態(tài)電路系統(tǒng)中。
標(biāo)簽: W波段 對(duì)稱(chēng) 探針 轉(zhuǎn)換
上傳時(shí)間: 2013-11-13
上傳用戶:名爵少年
電工快速口算
上傳時(shí)間: 2014-01-23
上傳用戶:yt1993410
符合全球標(biāo)準(zhǔn)的小巧電源•35~150 W容量支持5 V, 12 V和24 V輸出電壓(100 W, 150 W: 僅24 V型)• 支持DIN導(dǎo)軌安裝• 安全標(biāo)準(zhǔn) : UL 508/60950-1, EN 60950-1CSA C22.2 No. 60950-1
上傳時(shí)間: 2014-04-17
上傳用戶:fklinran
格力空調(diào)控制器編碼規(guī)則
標(biāo)簽: 格力空調(diào) 分 遙控器 紅外碼
上傳時(shí)間: 2014-12-24
上傳用戶:lnnn30
可以算RC常數(shù),色環(huán)電阻,電阻串并聯(lián),變壓器,有源濾波,無(wú)源濾波,二分頻,三分頻等
標(biāo)簽: 計(jì)算器
上傳時(shí)間: 2013-10-12
上傳用戶:黃蛋的蛋黃
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1