亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

網(wǎng)絡(luò)配置

  • W火電機組 儀控分冊

    W火電機組 儀控分冊

    標簽: 火電機組

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • 局域網最常見十大錯誤及解決(一)

    局域網最常見十大錯誤及解決(一)

    標簽: 局域

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • CCNP學習指南:Clsc_Cisco局域網交換配置技術 PDF

    CCNP學習指南:Clsc_Cisco局域網交換配置技術 PDF

    標簽: Clsc_Cisco CCNP 局域網

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • cisco路由器配置-橋接dlsw+與桌面協議 PDF

    cisco路由器配置-橋接dlsw+與桌面協議 PDF

    標簽: cisco dlsw 路由器

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • Cisco路由器配置疑難解析 PDF

    Cisco路由器配置疑難解析 PDF

    標簽: Cisco 路由器

    上傳時間: 2013-07-18

    上傳用戶:eeworm

  • CCNP學習指南:Clsc_Cisco局域網交換配置技術-19.9M-PDF.zip

    專輯類-網絡及電腦相關專輯-114冊-4.31G CCNP學習指南:Clsc_Cisco局域網交換配置技術-19.9M-PDF.zip

    標簽: Clsc_Cisco M-PDF CCNP 19.9

    上傳時間: 2013-04-24

    上傳用戶:kytqcool

  • Cisco路由器配置疑難解析-14.3M-PDF.zip

    專輯類-網絡及電腦相關專輯-114冊-4.31G Cisco路由器配置疑難解析-14.3M-PDF.zip

    標簽: Cisco M-PDF 14.3 zip

    上傳時間: 2013-04-24

    上傳用戶:bibirnovis

  • 基于USB2.0的FPGA配置接口及實驗開發評估板設計與實現.rar

    信號與信息處理是信息科學中近幾年來發展最為迅速的學科之一,隨著片上系統(SOC,System On Chip)時代的到來,FPGA正處于革命性數字信號處理的前沿。基于FPGA的設計可以在系統可再編程及在系統調試,具有吞吐量高,能夠更好地防止授權復制、元器件和開發成本進一步降低、開發時間也大大縮短等優點。然而,FPGA器件是基于SRAM結構的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數據都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統設計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發設備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術,完成了FPGA配置接口電路及實驗開發板的設計與實現。作者在充分理解IEEE1149.1標準和USB技術原理的基礎上,針對Altcra公司專用的USB數據配置電纜USB-Blaster,對其內部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發實驗電路的完整軟硬件設計及功能時序仿真。作者最后進行了軟硬件調試,完成測試與驗證,實現了對Altera系列PLD的配置功能及實驗開發板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發環境下直接使用,無須在主機端另行設計通信軟件,其兼容性較現有設計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產權嚴格保密,使得基于USB接口的配置電路應用受到很大限制,同時也加大了自行對其進行開發設計的難度。 與傳統的基于PC并口的下載接口電路相比,本設計的基于USB下載接口電路及FPGA實驗開發板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調試NiosII嵌入式軟核處理器等明顯優勢。從成本來看,本設計的USB配置接口電路及FPGA實驗開發板與其同類產品相比有較強的競爭力。

    標簽: FPGA USB 2.0

    上傳時間: 2013-04-24

    上傳用戶:lingduhanya

  • FPGA可配置端口電路的設計.rar

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口

    上傳時間: 2013-07-20

    上傳用戶:頂得柱

  • jm編碼算法描述及配置文件參數解釋

    jm編碼算法描述及配置文件參數解釋,包括h.264算法描述和參數解釋

    標簽: 編碼算法 參數

    上傳時間: 2013-06-06

    上傳用戶:cjf0304

主站蜘蛛池模板: 陆川县| 邹城市| 常州市| 天峨县| 泸溪县| 昂仁县| 布尔津县| 揭东县| 瓦房店市| 江阴市| 桃园县| 曲阜市| 贵定县| 乐陵市| 彩票| 大理市| 彭州市| 伊金霍洛旗| 长岭县| 梅河口市| 波密县| 江油市| 景宁| 新津县| 龙里县| 利川市| 乳源| 高要市| 观塘区| 荔浦县| 萨嘎县| 万山特区| 彭水| 土默特左旗| 湖北省| 沅陵县| 平山县| 屯门区| 琼结县| 平远县| 古丈县|