FPGA中雙向端口IO的研究FPGA中雙向端口IO的研究.
標簽: FPGA 雙向端口
上傳時間: 2013-08-09
上傳用戶:fdfadfs
FPGA開發板上寫的Verilog代碼:\r\n功能是從電腦端發送一個字節,然后把它接收回來。\r\n
標簽: Verilog FPGA 開發板 代碼
上傳時間: 2013-08-15
上傳用戶:copu
:針對現場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設計,同時給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設計方法,選用Xilinx的Spartan2E芯片設計一個多通道圖像信號處理系統。
上傳時間: 2013-08-17
上傳用戶:xiaoyunyun
真序擴頻通信系統的SYSTEMVIEW信真及其FPGA實現發送端設計
標簽: SYSTEMVIEW FPGA 發送
上傳時間: 2013-08-28
上傳用戶:debuchangshi
cpld與單片機8051的通信的設計方法 以及cpld和單片機的端口對應
標簽: cpld 8051 單片機 通信
上傳時間: 2013-09-01
上傳用戶:wettetw
FPGAadvantage61Crack.rar is for MentorGraphics高端設計工具FPGAAdvantage
標簽: FPGAAdvantage 高端 設計工具
上傳時間: 2013-09-03
上傳用戶:黃蛋的蛋黃
Allegro 里面如何在端接匹配的情況下調等長線
標簽: Allegro 端接 等長線
上傳時間: 2013-09-06
上傳用戶:gdgzhym
圖1所示電路可將高頻單端輸入信號轉換為平衡差分信號,用于驅動16位10 MSPS PulSAR® ADC AD7626。該電路采用低功耗差分放大器ADA4932-1來驅動ADC,最大限度提升AD7626的高頻輸入信號音性能。此器件組合的真正優勢在于低功耗、高性能
標簽: MSPS 7626 ADC AD
上傳時間: 2013-10-21
上傳用戶:佳期如夢
帶有異步復位端的D觸發器#2
標簽: 異步復位 D觸發器
上傳時間: 2014-12-23
上傳用戶:caiqinlin
本設計通過采用分割電容陣列對DAC進行優化,在減小了D/A轉換開關消耗的能量、提高速度的基礎上,實現了一款采樣速度為1 MS/s的10-bit單端逐次逼近型模數轉換器。使用cadence spectre 工具進行仿真,仿真結果表明,設計的D/A轉換器和比較器等電路滿足10-bit A/D 轉換的要求,逐次逼近A/D轉換器可以正常工作。
標簽: bit SAR ADC 10
上傳時間: 2013-11-21
上傳用戶:chukeey
蟲蟲下載站版權所有 京ICP備2021023401號-1