隨著金融行業的不斷發展,IC智能卡正在并已經融入當今信息技術的主流,人們已愈來愈多地開始接受和使用IC智能卡。根據應用環境的不同,傳統的IC卡讀寫機具可以分為兩種:座式IC卡讀寫器和IC卡手持POS機。無線局域網、嵌入式系統和生物鑒別三種技術相結合的IC卡手持POS機是一種很好的方式。因此我們提出了一種基于ARM+DSP協作架構的射頻IC卡無線手持POS機設計方案。 本文首先介紹了ARM+DSP嵌入式系統,指紋識別技術和無線數傳技術,提出了ARM+DSP協作架構的雙處理器連接方案。之后,給出了系統的總體結構圖,包括硬件部分和軟件部分。 硬件部分為ARM和DSP兩個子系統,分別以LPC2210和TMS320VC54025為核心,加上存儲器和各種外設。詳細說明了兩個CPU通過HPI主機方式進行通信、主機系統的主控處理器LPC2210外設的接口電路設計。 軟件部分包括嵌入式μ C/OS-Ⅱ移植要點,任務設計,驅動程序設計等。詳細說明了在嵌入式μ C/OS-Ⅱ平臺中,顯示任務,鍵盤任務和IC卡讀寫任務設計過程以及它們的驅動程序的代碼的編寫。 本課題的研究己取得階段性成果,能夠實現一些基本的功能。
上傳時間: 2013-06-07
上傳用戶:黑漆漆
本文檔描述了MIFARE 串行讀卡模塊ZLG500A 與主機微處理器之間的串行通信軟件的通信協議和命令.ZLG500A 是一個簡單的串行讀寫模塊它可以讀寫MIFARE ,無線智能
上傳時間: 2013-04-24
上傳用戶:liansi
隨著安全通信數據速率的提高,關鍵數據加密算法的軟件實施成為重要的系統瓶頸.基于FPGA的高度優化的可編程的硬件安全性解決方案提供了并行處理能力,并且可以達到所要求的加密處理性能(每秒的SSL或RSA運算次數)基準.網絡的迅速發展,對安全性的需要變得越來越重要.然而,盡管網絡技術進步很快,安全性問題仍然相對落后.由于FPGA所提供的設計優勢,特別是新的高速版本,網絡系統設計人員可以在這些網絡設備中經濟地實現安全性支持.FPGA是實現設計靈活性和功能升級的關鍵,對于容錯、IPSec協議和系統接口問題而言這兩點非常重要.而且,FPGA還為網絡系統設計人員提供了適應不同安全處理功能以及隨著安全技術的發展方便地增加對新技術支持的能力.標準加密/解決以及認證算法,如RC-4、DES、三次DES、MD-5以及安全哈希算法-1(SHA-1)被廣泛用于全球網絡安全系統中.本文介紹了基于PCI總線的加密卡的研制,硬件板卡的結構,著重論述了加密卡上加密模塊的實現,即用FPGA實現3DES及IDEA、MD5算法的過程,加密卡的工作原理,加密卡中多種密碼算法的配置原理,最后對3DES算法及IDEA、MD5算法的實現進行仿真,并繪制了板卡的原理圖,對PCI接口原理進行了闡述.在論文中,首先闡述了數據加密原理.介紹了數據加密的算法和數據加密的技術發展趨勢,并重點說明了3DES的算法.由于加密卡的生存空間在于其高速的加密性能與便捷的使用方式,所以,我們的加密卡采用的是基于PCI插槽的結構,遵從的是PCI2.2規范,理解并掌握PCI總線的規范是了解整個系統的重要一環,本文講述了PCI總線的特點和性能,以及總線的信號.由于遵從高速性的要求,我們在硬件選型的時候,選用的是TI公司高速DSP T M S 3 2 0 C 5 4 x:T I公司新推出的T M S 3 2 0 C 6 x系列D S P功能強,速度也非常快,但目前價格仍然太高,不適合一般加解密使用.而TMS3 2 0 C 5 4 x系列具有性能適中,價格低廉,產品成熟等特點,是較好的選擇.FPGA選用的XILINX公司的XC2V3000,在隨后的文章中,我們將會對這些器件特性做相應說明.并由此得出電路原理圖的繪制.文章的重點之一在于3DES算法及IDEA、MD5算法的FPGA實現,以Xilinx公司VIRTEXII結構的VXC2V3000為例,闡述用FPGA高速實現3DES算法及IDEA、MD5算法的設計要點及關鍵部分的設計.
上傳時間: 2013-04-24
上傳用戶:qazwsc
本文首先從數控系統的組成與特點進行詳細分析,然后對運動控制卡在整個系統中承擔功能進行了分析。根據數字型號處理器件的快速運算能力和現場可編程門陣列器件的靈活、通用性提出了基于DSP器件和FPGA器件進行總體設計的規劃。 本文重點詳細闡述了四軸運動控制卡硬件電路的設計。通過對現有部分PC總線的介紹與比較,設計選擇了PCI總線作為上位PC與運動控制卡的通信總線,并且選擇PCI9052芯片來設計PCI接口模塊;基于DSP器件的特點,設計選擇了TMS320LF2407芯片為核心,進行運算控制單元的設計,同時對其主要內部資源進行了分配。最后,根據硬件的原理圖,完成了具體電路板的制作。 對軟件設計,文章主要對插補算法在DSP上的實現作了一些探討。介紹了兩種加速模式:梯形加速模式和s曲線加速模式。就逐點比較法直線和圓弧插補算法以及數字積分插補原理也進行了分析。最終,提出總體程序流程控制、速度控制算法、插補算法等的程序設計框架,并進行了具體程序設計。
上傳時間: 2013-05-31
上傳用戶:kennyplds
講述SD卡與主控制器的SPI通信及握手協議.
標簽: 總線協議
上傳時間: 2013-04-24
上傳用戶:zhengxueliang
隨著計算機科學和視頻技術的廣泛發展,數字圖像采集在電子通信與信息處理領域得到了廣泛的應用,例如廣播電視的數字化、網絡視頻、監視監控系統等. 視頻圖像采集卡作為計算機視頻應用的前端設備,承擔著模擬視頻信號向數字視頻信號轉換的任務,在多媒體時代占據著重要的位置.設計一種功能靈活,使用方便,便于嵌入到系統中的視頻信號采集電路具有重要的實用意義. 本文首先介紹數字圖像采集系統的發展現狀和前景,提出了本次設計的目標: 完成基于PCI總線的高分辨率圖像采集卡設計.然后簡單介紹了本次設計用到的基本理論:數據采集理論,特別說明了采樣和量化的定義與區別,以及量化的幾種方式和量化與AD技術之間的關系. 圖像采集系統的基本構成,是以數字信號處理器為核心,控制外圍的A/D、D/A轉換器和外圍存儲器.本文對比了當下流行的DSP芯片和IFPGA芯片作為數字處理核心的優缺點,并根據系統實際需要,選用FPGA作為數字信號處理器.然后列舉了幾款常用A/D視頻芯片,還介紹了SDRAM控制的基本流程,最后提出了系統的整體設計方案. 圖像采集卡的硬件設計分為A/D前端模擬通道設計和FPGA數字信號傳輸及外圍電路設計.本文重點介紹了A/D芯片外圍電路連接和使用方法,對PCI總線和它的控制電路也做了詳細闡述.對圖像采集卡的PCB布局布線也有詳細說明. 圖像采集卡FPGA內部程序構成也是本文的一個重點.本次的程序設計主要分為數據采集模塊,即與A/D接口模塊,數據暫存模塊,即SDRAM讀寫控制模塊,數據處理模塊和數據傳輸模塊,即PCI控制模塊.重點在于對的SDRAM的連續讀寫控制和各個模塊間的協調工作.說明了.A/D采集數據從接收到存儲詳細過程,以及對SDRAM讀寫狀態機和PCI總線的操控. 最后介紹了硬件調試和FPGA程序驗證結果.詳細說明了以Modelsim為平臺的前端功能仿真和后端時序仿真,以及以SignalTapⅡ為平臺,程序下載到FPGA中進行的實時驗證.結果表明整個圖像采集系統基本達到了系統設計中所給出的性能指標,證明了整個系統設計的正確性和合理性.
上傳時間: 2013-04-24
上傳用戶:amandacool
隨著我國信息化發展進程加快,信息化覆蓋面擴大,信息安全問題也就隨之增多,其影響和后果也更加廣泛和嚴重。同時,信息安全及其對經濟發展、國家安全和社會穩定的重大影響,正日益突出地顯現出來,受到越來越多的關注。在和平年代,通過對信息載體進行大規模的物理破壞,從而達到危害信息安全的目的,在一定程度上是行不通的。然而,在信息安全的角力上,破壞者從來都沒有放棄過,他們把目標對準了信息載體中的數據,由于數據的易失性,計算機數據成為信息安全中的最大隱患,同時也是破壞信息安全的一個突破口。 本文提出研制硬盤加密卡的主要目的是為了防止對計算機數據的竊取,保護硬盤中的數據。破壞者在得到硬盤后,也不能夠得到硬盤中的數據,從而達到保護信息安全的目的。加密卡提供兩個符合ATA-6標準的接口,串接在主板IDE接口和硬盤之間。存儲在硬盤上的數據,是經過加密以后的加密數據;從硬盤上讀出的數據,必須經過該卡的解密才可被正常使用,否則只是一堆亂碼。加密卡采用FPGA技術實現IDE接口和加密算法,以減小加解密帶來的速度上的影響。 論文的工作重點主要有以下幾個方面的內容:FPGA及VHDL語言的研究,ATA協議標準研究及IDE接口的FPGA實現。論文對ATA協議做了細致的研究,分析了硬盤接口的工作機制以及主機與硬盤之間的通信協議,并在此基礎上,重點研究了用FPGA的編程功能來實現一個計算機硬件底層接口協議的方法,詳細介紹了芯片的內部框圖及FPGA的軟件流程圖,提出了在實現過程中應注意的要點,最終用FPGA構建了一個雙向IDE硬盤通道,實現了兩套符合ATA-6規范的IDE接口。
上傳時間: 2013-08-02
上傳用戶:Ants
提出了一種利用FPGA技術解決ARINC429通信的實現方案,該方案不僅使國內的ARINC429通信設備擺脫了對國外ASIC電路的依賴,還降低了設備成本,并且克服了國外ASIC電路的不足,實現了任意長度數據幀的群收和群發功能,具有較好的應用前景。利用該方案研制的ARINC429數據通信卡,已成功應用于空空導彈測控設備中。\r\n
上傳時間: 2013-08-13
上傳用戶:極客
IC卡智能水表以AT89C51為控制核心,實現IC卡的讀寫,液晶顯示的控制,電磁閥的控制,脈沖的提取,同時具有安全保護電路、記憶單元電路、通信接口電路,完成整個水表信號的讀、寫處理,監控水表工作的功能。在設計中編程語言使用了C51,并采用模塊化設計方法,不僅易于編程和調試,也可減小軟件故障率和提高軟件的可靠性。本系統具有性能優良、穩定可靠的優點。
上傳時間: 2013-12-02
上傳用戶:kao21
HCS08HCS12系列單片機 飛思卡爾公司的 HCS08/HCS12 系列 MCU,因其速度快、功能強、功耗小、價 格低等特點,在業界得到了廣泛的應用。 在 HCS08/HCS12 系列 MCU 中,飛思卡爾引入了新的片上調試技術——BDM。 這種調試技術由于其優越的性能而逐漸被業界接受,成為廣泛使用的MCU在線編程 調試方法。針對 BDM 技術,國外公司提供了功能強大的編程調試器,但價格高昂, 難以被國內廣大用戶接受;國內一些高校也進行了相關研究開發,但是研發的編程調 試器大多存在以下三個問題:一是隨著飛思卡爾MCU總線頻率的不斷提高,這些編 程調試器已經不能適應與高頻率MCU的通信的要求;二是無法與飛思卡爾的集成開 發環境 CodeWarrior 兼容,使用很不方便;三是由于采用 USB1.1 協議,導致整體通 信速度很慢。 本文對國內外已有的HCS08/HCS12 編程調試器進行了深入的技術分析,綜合目 前微控制器的最新發展技術,提出了采用USB2.0 通信接口的編程調試器硬件及底層 驅動的設計方案,實現了一種新型高效的適用于飛思卡爾 HCS08/HCS12 系列 MCU 的 USBDM(Universal BDM,通用 BDM編程調試器),有效地解決了國內編程調試 器普遍存在的頻率瓶頸及通信速度。同時,本文在研究CodeWarrior的通信接口規范 的基礎上,剖析了CodeWarrior中通信接口函數的功能,實現了作者編程調試器體系 中的通信函數,使之適用于 CodeWarrior 開發環境。USBDM 編程調試器通信函數動 態鏈接庫的設計,不僅便于使用編程調試器進行二次開發,也方便了驅動程序的更新。
上傳時間: 2013-10-28
上傳用戶:youke111