亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

網(wǎng)絡(luò)業(yè)(yè)務(wù)

  • 傳輸系統(tǒng)的數(shù)字接口和光接口

      SDH傳輸系統(tǒng)光接口 SDH光接口的分類及應(yīng)用代碼 應(yīng)用代碼的表達(dá)方式:X-Y.Z,如:V-64.2、S-64.1

    標(biāo)簽: 傳輸系統(tǒng) 數(shù)字接口 光接口

    上傳時(shí)間: 2013-11-22

    上傳用戶:非洲之星

  • 基于塑料光纖的高壓隔離通信接口設(shè)計(jì)

     通過比較各種隔離數(shù)字通信的特點(diǎn)和應(yīng)用范圍,指出塑料光纖在隔離數(shù)字通信中的優(yōu)勢(shì)。使用已經(jīng)標(biāo)準(zhǔn)化的TOSLINK接口,有利于節(jié)省硬件開發(fā)成本和簡(jiǎn)化設(shè)計(jì)難度。給出了塑料光纖的硬件驅(qū)動(dòng)電路,說明設(shè)計(jì)過程中的注意事項(xiàng),對(duì)光收發(fā)模塊的電壓特性和頻率特性進(jìn)行全面試驗(yàn),并給出SPI口使用塑料光纖隔離通信的典型應(yīng)用電路圖。試驗(yàn)結(jié)果表明,該設(shè)計(jì)可為電力現(xiàn)場(chǎng)、電力電子及儀器儀表的設(shè)計(jì)提供參考。 Abstract:  y comparing characteristics and applications area of various isolated digital communications, this article indicates advantages of plastic optical fiber in isolated digital communications. Using the standardized TOSLINK interface, it helps to control costs and difficulty in hardware development and design. Then it gives the hardware driver circuit of plastic optical fiber module, explains the noticed details in design process, gives results on the basis of the optical transceiver module voltage characteristics and frequency characteristics tests. Finally,it gives typical application circuit of the SPI communication port by using plastic optical fiber isolation .The results show that this design can be referenced for the power field, power electronics and instrumentation design.

    標(biāo)簽: 塑料光纖 高壓隔離 通信 接口設(shè)計(jì)

    上傳時(shí)間: 2014-01-10

    上傳用戶:gundan

  • Xilinx UltraScale:新一代架構(gòu)滿足您的新一代架構(gòu)需求(EN)

      中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時(shí)間: 2013-11-21

    上傳用戶:wxqman

  • PADS Layout把非中心對(duì)稱封裝的元件坐標(biāo)導(dǎo)出所修改的Basic Scr

    有時(shí)候,做元件封裝的時(shí)候,做得不是按中心設(shè)置為原點(diǎn)(不提倡這種做法),所以制成之后導(dǎo)出來的坐標(biāo)圖和直接提供給貼片廠的要求相差比較大。比如,以元件的某一個(gè)pin 腳作為元件的原點(diǎn),明顯就有問題,直接修改封裝的話,PCB又的重新調(diào)整。所以想到一個(gè)方法:把每個(gè)元件所有的管腳的X坐標(biāo)和Y坐標(biāo)分別求平均值,就為元件的中心。

    標(biāo)簽: Layout Basic PADS Scr

    上傳時(shí)間: 2014-01-09

    上傳用戶:xzt

  • Protel DXP快捷鍵大全

    enter——選取或啟動(dòng) esc——放棄或取消 f1——啟動(dòng)在線幫助窗口 tab——啟動(dòng)浮動(dòng)圖件的屬性窗口 pgup——放大窗口顯示比例 pgdn——縮小窗口顯示比例 end——刷新屏幕 del——刪除點(diǎn)取的元件(1個(gè)) ctrl+del——刪除選取的元件(2個(gè)或2個(gè)以上) x+a——取消所有被選取圖件的選取狀態(tài) x——將浮動(dòng)圖件左右翻轉(zhuǎn) y——將浮動(dòng)圖件上下翻轉(zhuǎn) space——將浮動(dòng)圖件旋轉(zhuǎn)90度 crtl+ins——將選取圖件復(fù)制到編輯區(qū)里 shift+ins——將剪貼板里的圖件貼到編輯區(qū)里 shift+del——將選取圖件剪切放入剪貼板里 alt+backspace——恢復(fù)前一次的操作 ctrl+backspace——取消前一次的恢復(fù) crtl+g——跳轉(zhuǎn)到指定的位置 crtl+f——尋找指定的文字  

    標(biāo)簽: Protel DXP 快捷鍵

    上傳時(shí)間: 2013-11-01

    上傳用戶:a296386173

  • PCB設(shè)計(jì)問題集錦

    PCB設(shè)計(jì)問題集錦 問:PCB圖中各種字符往往容易疊加在一起,或者相距很近,當(dāng)板子布得很密時(shí),情況更加嚴(yán)重。當(dāng)我用Verify Design進(jìn)行檢查時(shí),會(huì)產(chǎn)生錯(cuò)誤,但這種錯(cuò)誤可以忽略。往往這種錯(cuò)誤很多,有幾百個(gè),將其他更重要的錯(cuò)誤淹沒了,如何使Verify Design會(huì)略掉這種錯(cuò)誤,或者在眾多的錯(cuò)誤中快速找到重要的錯(cuò)誤?!?  答:可以在顏色顯示中將文字去掉,不顯示后再檢查;并記錄錯(cuò)誤數(shù)目。但一定要檢查是否真正屬于不需要的文字。 問: What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:這是有關(guān)制造方面的一個(gè)檢查,您沒有相關(guān)設(shè)定,所以可以不檢查。 問: 怎樣導(dǎo)出jop文件?答:應(yīng)該是JOB文件吧?低版本的powerPCB與PADS使用JOB文件?,F(xiàn)在只能輸出ASC文件,方法如下STEP:FILE/EXPORT/選擇一個(gè)asc名稱/選擇Select ALL/在Format下選擇合適的版本/在Unit下選Current比較好/點(diǎn)擊OK/完成然后在低版本的powerPCB與PADS產(chǎn)品中Import保存的ASC文件,再保存為JOB文件。 問: 怎樣導(dǎo)入reu文件?答:在ECO與Design 工具盒中都可以進(jìn)行,分別打開ECO與Design 工具盒,點(diǎn)擊右邊第2個(gè)圖標(biāo)就可以。 問: 為什么我在pad stacks中再設(shè)一個(gè)via:1(如附件)和默認(rèn)的standardvi(如附件)在布線時(shí)V選擇1,怎么布線時(shí)按add via不能添加進(jìn)去這是怎么回事,因?yàn)橛袝r(shí)要使用兩種不同的過孔。答:PowerPCB中有多個(gè)VIA時(shí)需要在Design Rule下根據(jù)信號(hào)分別設(shè)置VIA的使用條件,如電源類只能用Standard VIA等等,這樣操作時(shí)就比較方便。詳細(xì)設(shè)置方法在PowerPCB軟件通中有介紹。 問:為什么我把On-line DRC設(shè)置為prevent..移動(dòng)元時(shí)就會(huì)彈出(圖2),而你們教程中也是這樣設(shè)置怎么不會(huì)呢?答:首先這不是錯(cuò)誤,出現(xiàn)的原因是在數(shù)據(jù)中沒有BOARD OUTLINE.您可以設(shè)置一個(gè),但是不使用它作為CAM輸出數(shù)據(jù). 問:我用ctrl+c復(fù)制線時(shí)怎設(shè)置原點(diǎn)進(jìn)行復(fù)制,ctrl+v粘帖時(shí)總是以最下面一點(diǎn)和最左邊那一點(diǎn)為原點(diǎn) 答: 復(fù)制布線時(shí)與上面的MOVE MODE設(shè)置沒有任何關(guān)系,需要在右鍵菜單中選擇,這在PowerPCB軟件通教程中有專門介紹. 問:用(圖4)進(jìn)行修改線時(shí)拉起時(shí)怎總是往左邊拉起(圖5),不知有什么辦法可以輕易想拉起左就左,右就右。答: 具體條件不明,請(qǐng)檢查一下您的DESIGN GRID,是否太大了. 問: 好不容易拉起右邊但是用(圖6)修改線怎么改怎么下面都會(huì)有一條不能和在一起,而你教程里都會(huì)好好的(圖8)答:這可能還是與您的GRID 設(shè)置有關(guān),不過沒有問題,您可以將不需要的那段線刪除.最重要的是需要找到布線的感覺,每個(gè)軟件都不相同,所以需要多練習(xí)。 問: 尊敬的老師:您好!這個(gè)圖已經(jīng)畫好了,但我只對(duì)(如圖1)一種的完全間距進(jìn)行檢查,怎么錯(cuò)誤就那么多,不知怎么改進(jìn)。請(qǐng)老師指點(diǎn)。這個(gè)圖在附件中請(qǐng)老師幫看一下,如果還有什么問題請(qǐng)指出來,本人在改進(jìn)。謝!?。。?!答:請(qǐng)注意您的DRC SETUP窗口下的設(shè)置是錯(cuò)誤的,現(xiàn)在選中的SAME NET是對(duì)相同NET進(jìn)行檢查,應(yīng)該選擇NET TO ALL.而不是SAME NET有關(guān)各項(xiàng)參數(shù)的含義請(qǐng)仔細(xì)閱讀第5部教程. 問: U101元件已建好,但元件框的拐角處不知是否正確,請(qǐng)幫忙CHECK 答:元件框等可以通過修改編輯來完成。問: U102和U103元件沒建完全,在自動(dòng)建元件參數(shù)中有幾個(gè)不明白:如:SOIC--》silk screen欄下spacing from pin與outdent from first pin對(duì)應(yīng)U102和U103元件應(yīng)寫什么數(shù)值,還有這兩個(gè)元件SILK怎么自動(dòng)設(shè)置,以及SILK內(nèi)有個(gè)圓圈怎么才能畫得與該元件參數(shù)一致。 答:Spacing from pin指從PIN到SILK的Y方向的距離,outdent from first pin是第一PIN與SILK端點(diǎn)間的距離.請(qǐng)根據(jù)元件資料自己計(jì)算。

    標(biāo)簽: PCB 設(shè)計(jì)問題 集錦

    上傳時(shí)間: 2014-01-03

    上傳用戶:Divine

  • 輕松學(xué)習(xí)PLC

    y

    標(biāo)簽: PLC

    上傳時(shí)間: 2013-11-02

    上傳用戶:回電話#

  • 三菱FX-PLC的通訊協(xié)議參考(含有源碼)

    三菱FX-PLC 的通訊協(xié)議參考(含有源碼):三菱FX 系列PLC 專用協(xié)議通信指令一覽FX 系列PLC 專用協(xié)議通信指令一覽以下將詳細(xì)列出PLC 專用協(xié)議通信的指令指令 注釋BR 以1 點(diǎn)為單位,讀出位元件的狀態(tài)WR 以16 點(diǎn)為單位,讀出位元件的狀態(tài),或以1 字為單位讀出字元件的值BW 以1 點(diǎn)為單位,寫入位元件的狀態(tài)WW 以16 點(diǎn)為單位,寫入位元件的狀態(tài)或以1 字為單位寫入值到字元件BT 以1 點(diǎn)為單位,SET/RESET 位元件WT 以16 點(diǎn)為單位,SET/RESET 位元件,或?qū)懭胫档阶衷R 控制PLC 運(yùn)行RUNRS 控制PLC 停止STOPPC 讀出PLC 設(shè)備類型TT 連接測(cè)試注:位元件包括X,Y,M,S 以及T,C 的線圈等字元件包括D,T,C,KnX,KnY,KnM 等。

    標(biāo)簽: FX-PLC 三菱 通訊協(xié)議 有源

    上傳時(shí)間: 2015-01-02

    上傳用戶:gdgzhym

  • 使用向量訊號(hào)產(chǎn)生器來提升收發(fā)器測(cè)試速度

     收發(fā)器乃新型通訊系統(tǒng)的基本組件,可以用於各種不同裝置包括手機(jī)、 收發(fā)器乃新型通訊系統(tǒng)的基本組件,可以用於各種不同裝置包括手機(jī)、 收發(fā)器乃新型通訊系統(tǒng)的基本組件,可以用於各種不同裝置包括手機(jī)、 WLANWLANWLANWLAN網(wǎng)路橋接器與蜂巢式基礎(chǔ)建設(shè)。

    標(biāo)簽: 向量訊號(hào)產(chǎn)生器 收發(fā)器 測(cè)試 速度

    上傳時(shí)間: 2013-10-12

    上傳用戶:ligi201200

  • 檢測(cè)技術(shù)及儀表的地位與作用

    檢測(cè)技術(shù)及儀表的地位與作用1.1. 1檢測(cè)儀表的地位與作用一、 檢測(cè)儀表  檢測(cè)――對(duì)研究對(duì)象進(jìn)行測(cè)量和試驗(yàn),取得定量信息和定性信息的過程。檢測(cè)儀表――專門用于“測(cè)試”或“檢測(cè)”的儀表。二、 地位與作用:1、 科學(xué)研究的手段 諾貝爾物理和化學(xué)獎(jiǎng)中有1/4是屬于測(cè)試方法和儀器創(chuàng)新。2、 促進(jìn)生產(chǎn)的主流環(huán)節(jié)3、 國民經(jīng)濟(jì)的“倍增器”4、 軍事上的戰(zhàn)斗力5、 現(xiàn)代生活的好幫手6、 信息產(chǎn)業(yè)的源頭1.1.2 檢測(cè)技術(shù)是儀器儀表的技術(shù)基礎(chǔ)一、非電量的電測(cè)法――把非電量轉(zhuǎn)換為電量來測(cè)量  優(yōu)越性:1)便于擴(kuò)展測(cè)量的幅值范圍(量程)     ?。玻┍阌跀U(kuò)寬的測(cè)量的頻率范圍(頻帶)     ?。常┍阌趯?shí)現(xiàn)遠(yuǎn)距離的自動(dòng)測(cè)量            4) 便于與計(jì)算機(jī)技術(shù)相結(jié)合, 實(shí)現(xiàn)測(cè)量的智能化和網(wǎng)絡(luò)化二、現(xiàn)代檢測(cè)技術(shù)的組成: 電量測(cè)量技術(shù)、傳感器技術(shù)非電量電測(cè)技術(shù)。三、儀器儀表的理論基礎(chǔ)和技術(shù)基礎(chǔ)――實(shí)質(zhì)就是“檢測(cè)技術(shù)”。 “檢測(cè)技術(shù)”+ “應(yīng)用要求”=儀器儀表 1.2 傳感器概述1.2. 1傳感器的基本概念一、 傳感器的定義國家標(biāo)準(zhǔn)定義――“能感受(或響應(yīng))規(guī)定的被測(cè)量并按照一定規(guī)律轉(zhuǎn)換成可用信號(hào)輸出的器件或裝置?!保ó?dāng)今電信號(hào)最易于處理和便于傳輸)  通常定義――“能把外界非電信息轉(zhuǎn)換成電信號(hào)輸出的器件或裝置”或“能把非電量轉(zhuǎn)換成電量的器件或裝置”。二、 敏感器的定義――把被測(cè)非電量轉(zhuǎn)換為可用非電量的器件或裝置1、當(dāng) 即被測(cè)非電量X正是傳感器所能接受和轉(zhuǎn)換的非電量(即可用非電量)Z時(shí),可直接用傳感器將被測(cè)非電量X轉(zhuǎn)換成電量Y。 2、當(dāng) 即被測(cè)非電量X不是傳感器所能接受和轉(zhuǎn)換的非電量(即可用非電量)Z時(shí),就需要在傳感器前面增加一個(gè)敏感器,把被測(cè)非電量X轉(zhuǎn)換為該傳感器能夠接受和轉(zhuǎn)換的非電量(即可用非電量)Z。

    標(biāo)簽: 檢測(cè)技術(shù) 儀表

    上傳時(shí)間: 2013-10-08

    上傳用戶:2728460838

主站蜘蛛池模板: 齐河县| 乌鲁木齐县| 遂川县| 东至县| 通辽市| 太和县| 内黄县| 桐梓县| 公主岭市| 洛宁县| 和硕县| 饶平县| 犍为县| 泰宁县| 博爱县| 同仁县| 昭苏县| 原阳县| 康平县| 萨嘎县| 高要市| 镇坪县| 通化县| 新化县| 蕲春县| 长顺县| 武川县| 前郭尔| 长治县| 乐都县| 临颍县| 延安市| 济源市| 博湖县| 龙海市| 天水市| 洪湖市| 宣化县| 昌图县| 鄱阳县| 句容市|