亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

線性穩(wěn)壓芯片

  • FPGA芯片關鍵電路設計

    現(xiàn)場可編程門陣列(FPGA)器件是能通過對其進行編程實現(xiàn)具有用戶規(guī)定功能的電路,特別適合集成電路的新品開發(fā)和小批量ASIC電路的生產(chǎn)。近幾年來,F(xiàn)PGA的發(fā)展非常迅速,但目前國內(nèi)廠商所使用的FPGA芯片主要還是從國外進口,這種狀況除了給生產(chǎn)廠家?guī)砗艽蟮某杀緣毫σ酝?,同時也影響到國家信息產(chǎn)業(yè)的保密和安全問題,因此在國內(nèi)自主研發(fā)FPGA便成為一種必然的趨勢。 基于上述現(xiàn)實狀況及國內(nèi)市場的巨大需求,中國電子科技集團公司第58研究所近年來對FPGA進行了專項研究,本論文正是作為58所專項的一部分研究工作的總結。本文深入研究了FPGA的相關設計技術,并進行了實際的FPGA器件設計,研究工作的重點是在華潤上華(CSMC)0.5μm標準CMOS工藝基礎上進行具有6000有效門的FPGA的電路設計與仿真。 論文首先闡述了可編程邏輯器件的基本結構,就可編程邏輯器件的發(fā)展過程及其器件分類,對可編程只讀存儲器、現(xiàn)場可編程邏輯陣列、可編程陣列邏輯、通用邏輯陣列和復雜PLD等的基本結構特點進行了討論。接著討論了FPGA的基本結構與分類及它的編程技術,另外還闡述了FPGA的集成度和速率等相關問題。并根據(jù)實際指標要求確定本文研究目標FPGA的基本結構和它的編程技術,在華潤上華0.5μm標準CMOS工藝的基礎上,進行一款FPGA芯片的設計研究工作。進行了可編程邏輯單元的基本結構的設計,并用CMOS邏輯和NMOS傳輸管邏輯實現(xiàn)了函數(shù)發(fā)生器、快速進位鏈和觸發(fā)器的電路設計,并對其進行了仿真,達到了預期的目標。

    標簽: FPGA 芯片 電路設計

    上傳時間: 2013-07-18

    上傳用戶:zaizaibang

  • 紅外動目標識別跟蹤系統(tǒng)DSPFPGA硬件設計與實現(xiàn)

    視頻目標識別與跟蹤技術是當今世界重要的研究課題,它涉及圖像處理、自動控制、計算機應用等學科,該文主要論述該項目的具體實現(xiàn)及相關理論分析,重點在于該系統(tǒng)的硬件模塊實現(xiàn)及分析.該系統(tǒng)的硬件模塊是典型的高速數(shù)字電路,這也是當今世界電路設計的一大熱點.同時,該系統(tǒng)的硬件模塊不同于傳統(tǒng)的模擬、數(shù)字電路.嚴格的說它是基于可編程芯片的系統(tǒng)(System On Programmable Chip).它與傳統(tǒng)電路的最大不同在于,硬件模塊本身不具備任何功能,但該硬件模塊可以與相應的軟件結合(此處,我們將FPGA中的可編程指令也廣義的歸入軟件范疇),實現(xiàn)相應的功能.換言之,該硬件模塊通過換用其他軟件,可以實現(xiàn)其他功能.所以從這個意義上講,我們也可以將其稱為基于可編程芯片的通用平臺系統(tǒng)(General System On Programmable Chip).此外,該文還對該系統(tǒng)進行了嘗試性的層狀結構描述,這種描述同樣適用于其它IT目的或電子系統(tǒng).

    標簽: DSPFPGA 紅外 目標識別 硬件設計

    上傳時間: 2013-04-24

    上傳用戶:yumiaoxia

  • 基于FPGA的JPEG圖像壓縮芯片設計

    該文探討了以FPGA(Field Programmable Gates Array)為平臺,使用HDL(Hardware Description Language)語言設計并實現(xiàn)符合JPEG靜態(tài)圖象壓縮算法基本模式標準的圖象壓縮芯片.在簡要介紹JPEG基本模式標準和FPGA設計流程的基礎上,針對JPEG基本模式硬件編碼器傳統(tǒng)結構的缺點,提出了一種新的改進結構.JPEG基本模式硬件編碼器改進結構的設計思想、設計結構和Verilog設計實現(xiàn)在其后章節(jié)中進行了詳細闡述,并分別給出了改進結構中各個模塊的單獨測試結果.在該文的測試部分,闡述利用實際圖像作為輸入,從FPGA的輸出得到了正確的壓縮圖像,計算了相應的圖像壓縮速度和圖象質(zhì)量指標,并與軟件壓縮的速度和結果做了對比,提出了未來的改進建議.

    標簽: FPGA JPEG 圖像壓縮 芯片設計

    上傳時間: 2013-04-24

    上傳用戶:Andy123456

  • 基于FPGA的多路E1反向復用傳輸芯片的設計與實現(xiàn)

    隨著電信數(shù)據(jù)傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡是基于話音傳輸業(yè)務的網(wǎng)絡,已不能適應當前的需求.而建設新的寬帶網(wǎng)絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復用技術是把一個單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個或者多個低速數(shù)據(jù)鏈路上進行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調(diào)整機制,可以動態(tài)添加或刪除某條E1鏈路,實現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡實現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現(xiàn)多路數(shù)據(jù)的對齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個數(shù)字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動調(diào)整電路的布局,降低關鍵路徑延時,最終滿足設計要求.

    標簽: FPGA 多路 傳輸 片的設計

    上傳時間: 2013-07-16

    上傳用戶:asdkin

  • 基于FPGA的混沌加密芯片技術研究

    利用混沌的對初值和參數(shù)敏感、偽隨機以及遍歷等特性設計的加密方案,相對傳統(tǒng)加密方案而言,表現(xiàn)出許多優(yōu)越性能,尤其在快速置亂和擴散數(shù)據(jù)方面.目前,大多數(shù)混沌密碼傾向于軟件實現(xiàn),這些實現(xiàn)方案中數(shù)據(jù)串行處理且吞吐量有限,因而不適合硬件實現(xiàn).該論文分別介紹了適合FPGA(現(xiàn)場可編程門陣列)并行實現(xiàn)的序列密碼和分組密碼方案.序列密碼方案,對傳統(tǒng)LFSR(線性反饋移位寄存器)進行改進,采用非線性的混沌方程代替LFSR中的線性反饋方程,進而構造出基于混沌偽隨機數(shù)發(fā)生器的加密算法.分組密碼方案,從圖像置亂的快速性考慮,將兩維混沌映射擴展到三維空間;同時,引入另一種混沌映射對圖像數(shù)據(jù)進行擴散操作,以有效地抵抗統(tǒng)計和差分攻擊.對于這兩種方案,文中給出了VHDL(硬件描述語言)編程、FPGA片內(nèi)功能模塊設計、加密效果以及硬件性能分析等.其中,序列密碼硬件實現(xiàn)方案,在不考慮通信延時的情況下,可以達到每秒61.622兆字節(jié)的加密速度.實驗結果表明,這兩種加密算法的FPGA實現(xiàn)方案是可行的,并且能夠得到較高的安全性和較快的加密速度.

    標簽: FPGA 混沌 加密芯片 技術研究

    上傳時間: 2013-04-24

    上傳用戶:yx007699

  • 基于FPGA的計算機可編程外圍接口芯片的設計與實現(xiàn)

    隨著電子技術和EDA技術的發(fā)展,大規(guī)??删幊踢壿嬈骷LD(Programmable Logic Device)、現(xiàn)場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實現(xiàn)計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計算機接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點,而且還具有獨特的用戶可編程能力,從而實現(xiàn)計算機系統(tǒng)的功能重構.該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開發(fā)環(huán)境下采用VHDL語言,設計并實現(xiàn)了計算機可編程并行接芯片8255的功能.設計采用VHDL的結構描述風格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機可編程并行接芯片8255的功能.

    標簽: FPGA 計算機 可編程 外圍接口

    上傳時間: 2013-06-08

    上傳用戶:asddsd

  • 基于FPGA的全數(shù)字化交流變頻調(diào)速系統(tǒng)

    本文主要介紹了如何運用可編程邏輯器件(FPGA)實現(xiàn)電機的變頻調(diào)速控制系統(tǒng)。  目前,電機控制芯片主要有兩種選擇。一種是專用集成芯片(ASIC),一種是單片機(MCU)或數(shù)字信號處理器(DSP)。而FPGA的數(shù)字資源豐富、工作頻率高、可在系統(tǒng)編程等特點使得開發(fā)靈活、開發(fā)周期相對短,可以取代前二種通用的方式。本文利用80C196KC和FPGA控制感應電機,簡化了硬件和軟件設計,并充分利用了FPGA的快速性,利用FPGA,除本身可以用來控制電機以外:可以制成通用的“IP核”應用到MCU(或DSP),或是作為片內(nèi)外設,這樣就節(jié)約了片內(nèi)資源;另外,它還是ASIC設計的驗證的必經(jīng)階段,這是本文選題和工作的意義。本文設計的FPGA調(diào)速控制系統(tǒng)以及2個IP核,下載到芯片,通過驗證?! ”疚牡谝徽戮w論介紹了可編程邏輯器件的發(fā)展、應用,以及EDA的發(fā)展歷程,還介紹了ASIC等。針對FPGA的快速發(fā)展,論述了它在變頻調(diào)速技術應用中的優(yōu)勢?! 〉诙陆榻B了交流電動機變頻調(diào)速技術及其相關技術的發(fā)展和應用情況。著重介紹了電壓空間矢量調(diào)制方式,以及矢量控制技術、技術發(fā)展?! 〉谌略敿毥榻B了SVPWM調(diào)速系統(tǒng)整個系統(tǒng)的FPGA設計,給出了設計思路、具體方案、邏輯時序分析;最后給出了軟件仿真結果和實驗波形對照。文中還給出了SVPWM調(diào)速系統(tǒng)運用的FPGA設計結果,驅(qū)動電機,得到實驗波形。論證了FPGA在調(diào)速系統(tǒng)應用中的可行性和意義?! 〉谒恼陆榻B了作者針對課題相關的一些內(nèi)容所設計出的IP核,給出的實驗結果等?! ≌撐淖詈螅瑢Ρ菊n題所做的工作進行了簡單的總結。

    標簽: FPGA 全數(shù)字 交流變頻 調(diào)速系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:zhaiyanzhong

  • 基于FPGA的實時脈沖參數(shù)測量技術研究

    該論文首先對脈沖及其參數(shù)進行了分析,然后介紹了雷達脈沖參數(shù)測量的原理,并針對現(xiàn)代復雜電磁環(huán)境的特點,對脈沖參數(shù)測量的方案進行了設計.最后利用Xilinx公司的Spartan-II系列20萬門FPGA芯片實現(xiàn)了對高密度視頻脈沖流的脈沖到達時間(TOA)、脈沖寬度(PW)和脈沖幅度(PA)等參數(shù)的實時高精度測量,并對測量誤差進行了分析,同時給出了功能仿真的波形.該測量方法是基于FPGA的硬件實現(xiàn)方法,其系統(tǒng)結構簡單,測量速度快、精度高,滿足對脈沖參數(shù)測量高精度、實時性的要求.

    標簽: FPGA 脈沖 參數(shù)測量 技術研究

    上傳時間: 2013-07-05

    上傳用戶:14786697487

  • 基于FPGA的信道均衡器的設計與實現(xiàn)

    在無線通信系統(tǒng)中,信號在傳輸過程中由于多徑效應和信道帶寬的有限性以及信道特性的不完善性導致不可避免地產(chǎn)生碼間串擾(Intersymbol Interference).為了克服碼間串擾所帶來的信號畸變,則必須在接收端增加均衡器,以補償信道特性,正確恢復發(fā)送序列.盲均衡器由于不需要訓練序列,僅利用接收信號的統(tǒng)計特性就能對信道特性進行均衡,消除碼間串擾,成為近年來通信領域研究的熱點課題.本課題采用已經(jīng)取得了很多研究成果的Bussgang類盲均衡算法,主要因為它的計算復雜度小,便于實時實現(xiàn),具有較好的性能.本文探討了以FPGA(Field Programmable Gates Array)為平臺,使用Verilog HDL(Hardware Description Language)語言設計并實現(xiàn)基于Bussgang類型算法的盲均衡器的硬件系統(tǒng).本文簡要介紹了Bussgang類型盲均衡算法中的判決引導LMS(DDLMS)和常模(CMA)兩種算法和FPGA設計流程.并詳細闡述了基于FPGA的信道盲均衡器的設計思想、設計結構和Verilog設計實現(xiàn),以及分別給出了各個模塊的結構框圖以及驗證結果.本課題所設計和實現(xiàn)的信道盲均衡器,為電子設計自動化(EDA)技術做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設計運用有著積極的借鑒意義.

    標簽: FPGA 信道 均衡器

    上傳時間: 2013-07-25

    上傳用戶:cuibaigao

  • 基于FPGA和DSP的紅外圖像預處理算法研究

    隨著微電子技術的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長,近來推出的FPGA都針對數(shù)字信號處理的特點做了特定設計,集成了存儲器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個公司提供的FPGA開發(fā)軟件使用硬件描述語言,可以實現(xiàn)特定的信號處理算法,如FFT、FIR等算法,為電子設計工程師提供了新的選擇。實時圖像處理系統(tǒng)采用FPGA+DSP的結構來完成整個復雜的圖像處理算法。將圖像處理算法進行分類,F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長處,對于算法實現(xiàn)簡單、運算量大、實時性高的這類處理過程由大容量高性能的FPGA實現(xiàn),DSP則用來處理經(jīng)過預處理后的圖像數(shù)據(jù),來運行算法結構復雜,乘加運算多的算法。整個系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應用,完成了Stratix芯片的選型。設計了數(shù)字圖像處理板的電路原理圖和PCB設計圖。并對電路板進行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設計,并調(diào)試成功,應用到FPGA的調(diào)試下載配置中,取得了良好的實驗與經(jīng)濟效果。(3)充分利用FPGA的設計開發(fā)軟件與工具,完成了中值濾波、形態(tài)學濾波和自適應閾值的FPGA實現(xiàn),并給出了詳細的實現(xiàn)過程。將算法下載到FPGA芯片,經(jīng)過試驗調(diào)試,達到要求。(4)研究了PCI接口通訊的實現(xiàn)方式,選用PCI9054芯片實現(xiàn)通訊,完成PCI接口電路設計,經(jīng)過調(diào)試,實現(xiàn)了中斷、DMA等方式,滿足了數(shù)據(jù)傳輸?shù)囊?。?)學習了C6701DSP芯片的工作特性以及內(nèi)部功能結構,完成了DSP外圍存儲器的擴展、時鐘信號發(fā)生以及電源模塊等外圍電路的設計。

    標簽: FPGA DSP 紅外 圖像預處理

    上傳時間: 2013-07-22

    上傳用戶:Divine

主站蜘蛛池模板: 固镇县| 修文县| 西丰县| 长沙县| 丁青县| 平凉市| 塔河县| 同心县| 昌邑市| 兴安县| 汕尾市| 马尔康县| 买车| 丹凤县| 昌吉市| 宕昌县| 张家港市| 兖州市| 乡城县| 山东省| 雅安市| 新竹县| 章丘市| 九寨沟县| 赤水市| 濮阳市| 锦屏县| 舞钢市| 亚东县| 溆浦县| 湘潭县| 长白| 云南省| 安化县| 都安| 娱乐| 河北区| 旺苍县| 比如县| 东港市| 手游|