在matlab下模擬hamming codeing的編解碼過程,碼率為7/11,提供初學者學習
上傳時間: 2017-04-29
上傳用戶:xg262122
MzT24-2 彩色TFT模塊基礎驅動例程(基于C8051F020 Keil C51)完整工程文件,下載即可使用,
上傳時間: 2017-05-01
上傳用戶:410805624
基于 Luminary Micro 公司的 Cortex-M3 (ARM)內核使用之 uC/OS-II 作業系統,此例程是移植于 LM3S310 上的應用,于 Keil MDK 工程編譯,而 uC/OS 版本為 2.83
標簽: Luminary Cortex-M Micro OS-II
上傳時間: 2013-12-09
上傳用戶:zhliu007
基于 Luminary Micro 公司的 Cortex-M3 (ARM)內核使用之 uC/OS-II 作業系統,此例程是移植于 LM3S310 上的應用,于 Keil MDK 工程編譯,而 uC/OS 版本為 2.83
標簽: Luminary Cortex-M Micro OS-II
上傳時間: 2017-07-07
上傳用戶:xhz1993
基于 Cortex-M3 (ARM) 內核使用之 uC/OS-II 作業系統,此例程可移植于 Cortex-M3 (ARM)內核的微處理器上的應用,于 Keil MDK 3.15b以上 工程編譯,而 uC/OS 版本為 2.83
上傳時間: 2017-07-07
上傳用戶:liglechongchong
是控制LED閃爍發光的簡單例程。該程序實際上是實用工程模板Demo的一個應用,直接從main( )函數開始編寫。 在main( )函數的前面,定義了LED所在的GPIO端口和管腳。在main( )里,首先定義了一個變量ulClock,在調用函數clockInit( )時被初始化為當前的系統時鐘頻率,在后面對庫函數SysCtlDelay( )調用時會用到該變量。 控制LED分3步走:調用函數SysCtlPeriEnable( )使能LED所在的GPIO模塊,調用函數GPIOPinTypeOut( )配置LED所在的GPIO管腳為推挽輸出,調用GPIOPinWrite( )對LED所在的GPIO管腳寫0和寫1實現LED閃爍發光的效果。
上傳時間: 2014-01-27
上傳用戶:klin3139
FPGA采樣AD9238數據并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。ADC 模塊型號為 AN9238,最大采樣率 65Mhz,精度為12 位。實驗中把 AN9238 的 2 路輸入以波形方式在 HDMI 上顯示出來,我們可以用更加直觀的方式觀察波形,是一個數字示波器雛形。module top( input clk, input rst_n, output ad9238_clk_ch0, output ad9238_clk_ch1, input[11:0] ad9238_data_ch0, input[11:0] ad9238_data_ch1, //vga output output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b //vga blue);wire video_clk;wire video_hs;wire video_vs;wire video_de;wire[7:0] video_r;wire[7:0] video_g;wire[7:0] video_b;wire grid_hs;wire grid_vs;wire grid_de;wire[7:0] grid_r;wire[7:0] grid_g;wire[7:0] grid_b;wire wave0_hs;wire wave0_vs;wire wave0_de;wire[7:0] wave0_r;wire[7:0] wave0_g;wire[7:0] wave0_b;wire wave1_hs;wire wave1_vs;wire wave1_de;wire[7:0] wave1_r;wire[7:0] wave1_g;wire[7:0] wave1_b;wire adc_clk;wire adc0_buf_wr;wire[10:0] adc0_buf_addr;wire[7:0] adc0_bu
上傳時間: 2021-10-27
上傳用戶:qingfengchizhu
FPGA讀寫SD卡讀取BMP圖片通過LCD顯示例程實驗 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。1 實驗簡介在前面的實驗中我們練習了 SD 卡讀寫,VGA 視頻顯示等例程,本實驗將 SD 卡里的 BMP 圖片讀出,寫入到外部存儲器,再通過 VGA、LCD 等顯示。本實驗如果通過液晶屏顯示,需要有液晶屏模塊。2 實驗原理在前面的實驗中我們在 VGA、LCD 上顯示的是彩條,是 FPGA 內部產生的數據,本實驗將彩條替換為 SD 內的 BMP 圖片數據,但是 SD 卡讀取速度遠遠不能滿足顯示速度的要求,只能先寫入外部高速 RAM,再讀出后給視頻時序模塊顯示module top( input clk, input rst_n, input key1, output [5:0] seg_sel, output [7:0] seg_data, output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b, //vga blue output sd_ncs, //SD card chip select (SPI mode) output sd_dclk, //SD card clock output sd_mosi, //SD card controller data output input sd_miso, //SD card controller data input output sdram_clk, //sdram clock output sdram_cke, //sdram clock enable output sdram_cs_n, //sdram chip select output sdram_we_n, //sdram write enable output sdram_cas_n, //sdram column address strobe output sdram_ras_n, //sdram row address strobe output[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank address output[12:0] sdram_addr, //sdram address inout[15:0] sdram_dq //sdram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24
標簽: fpga
上傳時間: 2021-10-27
上傳用戶:
NXP K66系列單片機開發板軟件例程IAR8.2版本工程源碼30個合集
上傳時間: 2021-11-02
上傳用戶:
TCS3200顏色傳感器模塊資料+軟件測試工程源碼:TCS3200顏色傳感器51例程產品使用手冊.doc產品使用手冊.files產品使用手冊.htm原理圖.doc原理圖.SchDoc圖片測試程序測頻參考程序相關資料相關資料.rar顏色識別測量裝置設計.doc顏色識別程序帶RGB值顏色識別程序帶RGB值.rar顏色采集顏色采集.rar
上傳時間: 2021-11-23
上傳用戶: