亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

總線時鐘

  • qt4-DigitalClock 源碼 數(shù)位時鐘

    qt4-DigitalClock 源碼 數(shù)位時鐘

    標簽: DigitalClock qt

    上傳時間: 2017-01-20

    上傳用戶:15736969615

  • 時鐘及現(xiàn)在的時間,有得setup the current time more of the powerful tools in this 13-3.asm try to use it. Thank

    時鐘及現(xiàn)在的時間,有得setup the current time more of the powerful tools in this 13-3.asm try to use it. Thanks

    標簽: the powerful current setup

    上傳時間: 2014-01-06

    上傳用戶:cccole0605

  • 淺顯易懂的學習verilog程式基礎(chǔ)範例以時鐘為示範

    淺顯易懂的學習verilog程式基礎(chǔ)範例以時鐘為示範

    標簽: verilog 程式

    上傳時間: 2014-03-11

    上傳用戶:xuan‘nian

  • 我做的畢業(yè)設(shè)計,用AT89S51 控制LCD1602作為顯示. DS1302時鐘芯片顯示時間,DS18B20測量溫度,還有4X4的鍵盤驅(qū)動.實現(xiàn)了一個計算功能.可以用PROTUES 仿真軟件仿真,當時

    我做的畢業(yè)設(shè)計,用AT89S51 控制LCD1602作為顯示. DS1302時鐘芯片顯示時間,DS18B20測量溫度,還有4X4的鍵盤驅(qū)動.實現(xiàn)了一個計算功能.可以用PROTUES 仿真軟件仿真,當時我還做出實物來了.

    標簽: PROTUES 1602 1302 DS

    上傳時間: 2013-11-29

    上傳用戶:拔絲土豆

  • 電子時鐘 電子時鐘 電子時鐘 電子時鐘

    電子時鐘 電子時鐘 電子時鐘 電子時鐘

    標簽:

    上傳時間: 2013-12-21

    上傳用戶:CSUSheep

  • USB是PC體系中的一套全新的工業(yè)標準

    USB是PC體系中的一套全新的工業(yè)標準,它支持單個主機與多個外接設(shè)備同時進行數(shù)據(jù)交換。 首先會介紹USB的結(jié)構(gòu)和特點,包括總線特徵、協(xié)議定義、傳輸方式和電源管理等等。這部分內(nèi)容會使USB開發(fā)者和用戶對USB有一整體的認識。

    標簽: USB

    上傳時間: 2015-10-18

    上傳用戶:lixinxiang

  • pcb layout design(臺灣硬件工程師15年經(jīng)驗

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

  • 采用集成電流檢測來監(jiān)視和保護汽車系統(tǒng)

    對於集成電路而言,汽車是一種苛刻的使用環(huán)境,這裡,引擎罩下的工作溫度範圍可寬達 -40°C 至 125°C,而且,在電池電壓總線上出現(xiàn)大瞬變偏移也是預料之中的事

    標簽: 集成 電流檢測 保護 汽車系統(tǒng)

    上傳時間: 2013-11-20

    上傳用戶:zhaiye

  • pcb layout design(臺灣硬件工程師15年經(jīng)驗

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

  • 針對特定微處理器而開發(fā)的程式

    針對特定微處理器而開發(fā)的程式,其功能是控制基本的I/O,使之有時鐘的功能

    標簽: 程式

    上傳時間: 2015-09-06

    上傳用戶:李彥東

主站蜘蛛池模板: 酒泉市| 衡南县| 永定县| 商都县| 汕尾市| 彭州市| 瑞金市| 宁德市| 锡林浩特市| 泸溪县| 宝丰县| 凤山县| 义乌市| 泌阳县| 五河县| 积石山| 玉门市| 惠东县| 通州市| 翁源县| 馆陶县| 房山区| 邯郸县| 泽库县| 余庆县| 靖安县| 河北区| 沙湾县| 延安市| 泸西县| 鱼台县| 醴陵市| 泰和县| 蒲江县| 南通市| 伊川县| 普安县| 沐川县| 广汉市| 兴国县| 乐业县|