電線電纜是國(guó)家經(jīng)濟(jì)建設(shè)的一項(xiàng)重要的產(chǎn)業(yè),在鐵路通信中,皮泡皮通信電纜因?yàn)槠渚哂信c其它電纜相同性能的情況下,直徑小、成本低、重量輕的特點(diǎn),得到了人們的青睞。而在單線擠塑機(jī)中的溫度控制直接影響電纜的性能質(zhì)量。溫度控制的可靠與否及其控制精度的高低己成為決定產(chǎn)品質(zhì)量的關(guān)鍵,溫度控制也成為生產(chǎn)工藝的重要組成部分。在工藝控制當(dāng)中,應(yīng)盡量減小其超調(diào)量、波動(dòng)、響應(yīng)時(shí)間和偏差,這對(duì)產(chǎn)品的質(zhì)量,產(chǎn)量和原料的節(jié)省都是及其重要的。 本文主要針對(duì)擠塑機(jī)的溫度這個(gè)參數(shù)進(jìn)行控制。全文主要包括以下幾個(gè)部分:首先分析了傳統(tǒng)PID、和模糊控制的優(yōu)缺點(diǎn)。在此基礎(chǔ)上,系統(tǒng)選用了模糊自適應(yīng)PID控制算法。在硬件方面,在分析了系統(tǒng)控制對(duì)象的基礎(chǔ)上,以LPC2131為控制核心,運(yùn)用MAX6675采集溫度、LCD和鍵盤作為人機(jī)交換平臺(tái)、以PWM方式對(duì)固體繼電器進(jìn)行控制。軟件方面,在ARM的集成開(kāi)發(fā)環(huán)境AD1.2下,利用C語(yǔ)言,進(jìn)行了軟件的設(shè)計(jì)與調(diào)試,實(shí)現(xiàn)了硬件的配置和整體控制系統(tǒng)的所有功能。同時(shí)也實(shí)現(xiàn)了用Modbus協(xié)議與PC機(jī)通訊的下位機(jī)部分程序,并運(yùn)用串口調(diào)試助手V2.2測(cè)試了其功能性。另外論文詳細(xì)的給出了控制平臺(tái)的各個(gè)功能程序模塊軟件流程。通過(guò)在實(shí)驗(yàn)室對(duì)系統(tǒng)進(jìn)行了模擬實(shí)驗(yàn),該控制平臺(tái)運(yùn)行穩(wěn)定,可靠,實(shí)現(xiàn)了預(yù)期的功能,證明了將模糊PID算法引入擠塑機(jī)溫度控制系統(tǒng)當(dāng)中,改善了系統(tǒng)的控制效果,具有更好的魯棒性和自適應(yīng)能力。
標(biāo)簽: ARM PID 模糊
上傳時(shí)間: 2013-05-31
上傳用戶:古谷仁美
絕對(duì)完整的 Usb ISP 的下載線制做過(guò)程和資料
標(biāo)簽: UsbISP 下載線 過(guò)程
上傳時(shí)間: 2013-06-07
上傳用戶:564708051@qq.com
通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時(shí)支持短距離和長(zhǎng)距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點(diǎn)是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱?chǎng)合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來(lái)實(shí)現(xiàn)PC機(jī)和FPGA芯片之間的通信,勢(shì)必會(huì)增加接口連線的復(fù)雜程度以及降低整個(gè)系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對(duì)UART的特點(diǎn)以及FPGA設(shè)計(jì)具有可移植性的優(yōu)勢(shì),提出了一種基于FPGA芯片的嵌入式UART設(shè)計(jì)方法,其中主要包括狀態(tài)機(jī)的描述形式以及自頂向下的設(shè)計(jì)方法,利用硬件描述語(yǔ)言來(lái)編制UART的各個(gè)子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點(diǎn)而且同時(shí)也使整個(gè)系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計(jì)的LIART支持標(biāo)準(zhǔn)的RS-232C傳輸協(xié)議,主要設(shè)計(jì)有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個(gè)獨(dú)立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長(zhǎng)度以及奇偶校驗(yàn)方式,還有多種中斷源、中斷優(yōu)先級(jí)、較強(qiáng)的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開(kāi)的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實(shí)現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計(jì)數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場(chǎng)合,因此可以達(dá)到資源利用的最大化。 在具體的設(shè)計(jì)過(guò)程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開(kāi)發(fā)環(huán)境中對(duì)各個(gè)功能模塊進(jìn)行綜合優(yōu)化、仿真驗(yàn)證以及下載實(shí)現(xiàn)。各項(xiàng)數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計(jì)的UART滿足預(yù)期設(shè)計(jì)目標(biāo)。
標(biāo)簽: FPGA 異步收發(fā)器
上傳時(shí)間: 2013-08-02
上傳用戶:rocketrevenge
軟件無(wú)線電(Software Defined Radio)是無(wú)線通信系統(tǒng)收發(fā)信機(jī)的發(fā)展方向,它使得通信系統(tǒng)的設(shè)計(jì)者可以將主要精力集中到收發(fā)機(jī)的數(shù)字處理上,而不必過(guò)多關(guān)注電路實(shí)現(xiàn)。在進(jìn)行數(shù)字處理時(shí),常用的方案包括現(xiàn)場(chǎng)可編程門陣列(FPGA)、數(shù)字信號(hào)處理器(DSP)和專用集成電路(ASIC)。FPGA以其相對(duì)較低的功耗和相對(duì)較低廉的成本,成為許多通信系統(tǒng)的首先方案。正是在這樣的前提下,本課題結(jié)合軟件無(wú)線電技術(shù),研究并實(shí)現(xiàn)基于FPGA的數(shù)字收發(fā)信機(jī)。 @@ 本論文主要研究了發(fā)射機(jī)和接收機(jī)的結(jié)構(gòu)和相關(guān)的硬件實(shí)現(xiàn)問(wèn)題。首先,從理論上對(duì)發(fā)射機(jī)和接收機(jī)結(jié)構(gòu)進(jìn)行研究,找到收發(fā)信機(jī)設(shè)計(jì)中關(guān)鍵問(wèn)題。其次,在理論上有深刻認(rèn)識(shí)的基礎(chǔ)上,以FPGA為手段,將反饋控制算法、反饋補(bǔ)償算法和前饋補(bǔ)償算法落實(shí)到硬件電路上。同步一直是數(shù)字通信系統(tǒng)中的關(guān)鍵問(wèn)題,它也是本文的研究重點(diǎn)。本文在研究了已有各種同步方法的基礎(chǔ)上,設(shè)計(jì)了一種新的同步方法和相應(yīng)的接收機(jī)結(jié)構(gòu),并以硬件電路將其實(shí)現(xiàn)。最后,針對(duì)所設(shè)計(jì)的硬件系統(tǒng),本文還進(jìn)行了充分的硬件系統(tǒng)測(cè)試。硬件測(cè)試的各項(xiàng)數(shù)據(jù)結(jié)果表明系統(tǒng)設(shè)計(jì)方案是可行的,基本實(shí)現(xiàn)了數(shù)字中頻收發(fā)機(jī)系統(tǒng)的設(shè)計(jì)要求。 @@ 本文中發(fā)射機(jī)系統(tǒng)是以Altera公司EP2C70F672C6為硬件平臺(tái),接收機(jī)系統(tǒng)以Altera公司EP2S180F1020C3為硬件平臺(tái)。收發(fā)系統(tǒng)均是在Ouartus Ⅱ 8.0環(huán)境下,通過(guò)編寫Verilog HDL代碼和調(diào)用Altera IP core加以實(shí)現(xiàn)。在將設(shè)計(jì)方案落實(shí)到硬件電路實(shí)現(xiàn)之前,各種算法均使用MATLAB進(jìn)行原理仿真,并在MATLAB仿真得到正確結(jié)果的基礎(chǔ)上,使用Quartus Ⅱ 8.0中的功能仿真工具和時(shí)序仿真工具進(jìn)行了前仿真和后仿真。所有仿真結(jié)果無(wú)誤后,可下載至硬件平臺(tái)進(jìn)行調(diào)試,通過(guò)Quartus Ⅱ 8.0中集成的SignalTap邏輯分析儀,可以實(shí)時(shí)觀察電路中各點(diǎn)信號(hào)的變化情況,并結(jié)合示波器和頻譜儀,得到硬件測(cè)試結(jié)果。 @@關(guān)鍵詞:SDR;數(shù)字收發(fā)機(jī);FPGA;載波同步;符號(hào)同步
標(biāo)簽: FPGA 數(shù)字中頻 收發(fā)信機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:diaorunze
溫度是生活中最基本的環(huán)境參數(shù)。溫度的監(jiān)測(cè)與控制,對(duì)于生物生存生長(zhǎng),工業(yè)生產(chǎn)發(fā)展都有著非同一般的意義。溫度傳感器的應(yīng)用涉及機(jī)械制造、工業(yè)過(guò)程控制、汽車電子產(chǎn)品、消費(fèi)電子產(chǎn)品和專用設(shè)備等各個(gè)領(lǐng)域。傳統(tǒng)的常用溫度傳感器有熱電偶、電阻溫度計(jì)RTD和NTC熱敏電阻等。但信號(hào)調(diào)理,模數(shù)轉(zhuǎn)換及恒溫器等功能全都會(huì)增加成本。現(xiàn)代集成溫度傳感器通常包含這些功能,并以其低廉的價(jià)格迅速地占據(jù)了市場(chǎng)。Dallas Semiconductor公司推出的數(shù)字式溫度傳感器DS1820采用數(shù)字化一線總線技術(shù)具有許多優(yōu)異特性。其一,它將控制線、地址線、數(shù)據(jù)線合為一根導(dǎo)線,允許在同一根導(dǎo)線上掛接多個(gè)控制對(duì)象,形成多點(diǎn)一線總線測(cè)控系統(tǒng)。布線施工方便,成本低廉。其二,線路上傳送的是數(shù)字信號(hào),所受干擾和損耗小,性能好。本課題旨在分析和設(shè)計(jì)基于數(shù)字化一線總線技術(shù)的溫度測(cè)控系統(tǒng)。本系統(tǒng)采用FPGA實(shí)現(xiàn)一個(gè)溫度采集控制器,用于傳感器和上位機(jī)的連接,并采用Microsoft公司的Visual C++作為開(kāi)發(fā)平臺(tái),運(yùn)用MSComm控件進(jìn)行串口通信,進(jìn)行命令的發(fā)送和接收。
標(biāo)簽: FPGA 溫度采集 控制器
上傳用戶:fyerd
multisim10漢化與注冊(cè)機(jī)方便初學(xué)者進(jìn)行電路仿真,希望大家喜歡
標(biāo)簽: multisim 10 漢化包
上傳時(shí)間: 2013-06-05
上傳用戶:plsee
超星閱讀器和離線閱讀破解,幫助你閱讀加密了的PDG格式文件。
標(biāo)簽: 超星閱讀器 破解
上傳時(shí)間: 2013-07-19
上傳用戶:RedLeaves1995
用LABVIEW和PIC單片機(jī)打造虛擬數(shù)字示波器下位機(jī)源程序
標(biāo)簽: labview pic 單片機(jī)
上傳時(shí)間: 2013-06-10
上傳用戶:akk13
本作品為16X32多功能紅外遙控點(diǎn)陣顯示屏,可以顯示基本的數(shù)字,字母,漢字。同時(shí)可以顯示實(shí)時(shí)時(shí)鐘。本系統(tǒng)還可以由紅外遙控器控制,方便切換顯示不同內(nèi)容。本電子顯示屏還能用來(lái)玩貪吃蛇游戲,用遙控器來(lái)控制。同時(shí)遙控器還能調(diào)整顯示屏的亮度,及屏幕滾動(dòng)速度。也能控制屏幕熄滅或啟動(dòng)。系統(tǒng)最大創(chuàng)新是可以通過(guò)串口和PC機(jī)相連,通過(guò)上位機(jī)軟件能隨時(shí)更新屏幕顯示內(nèi)容,和調(diào)節(jié)顯示屏的亮度,及屏幕滾動(dòng)速度。
標(biāo)簽: 16X32 點(diǎn)陣 上位機(jī)
上傳用戶:PresidentHuang
模擬I2C主機(jī)的比較多,但是從機(jī)相對(duì)主機(jī)而言要難很多,這個(gè)供大家借鑒。 這個(gè)從機(jī)程序支持主機(jī)對(duì)它的隨機(jī)寫和隨機(jī)讀,連續(xù)讀和連續(xù)寫沒(méi)做,有興趣的可以完善下。
標(biāo)簽: I2C 軟件模擬
上傳時(shí)間: 2013-06-25
上傳用戶:neu_liyan
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1