eeworm.com VIP專區 單片機源碼系列 56資源包含以下內容:1. LAB2000P單片機仿真實驗系統.pdf2. MCS-51單片機主要應用特性.pdf3. 基于AD8337的自動增益調節電路的設計.pdf4. KEI1 UV2單片機開發環境的使用.pdf5. MCS51系列單片機雙機并行互連的實現方法.pdf6. UBA2028在調光CFL系統中的應用介紹.pdf7. 基于C8051F的OLED控制電路的設計.pdf8. MCS-51系列單片機指令系統表數據傳送類指令.pdf9. LPC2210使用指南.pdf10. 基于IDT75K62100芯片的硬件控制庫設計.pdf11. 內置三極管和高頻震蕩器的8位單片機芯片MC10P12XX.pdf12. LJD-SY-5200單片機實驗系統實驗指導書.pdf13. 基于upc1658c的寬頻帶放大器的設計.pdf14. 最新超低成本的8位5V單片機系列使嵌入式設計.pdf15. LJD-51-XB+多功能單片機控制系統用戶手冊.pdf16. 基于nRF24Z1的CD音質無線耳機的設計.pdf17. LINUX和WINDIWS服務器的統一管理初探.pdf18. 基于SPCE061A的聲控MP3播放器設計.pdf19. 一種基于微機的記錄儀硬件設計.pdf20. 基于nRF24E1的無線講解系統的設計.pdf21. 基于82C54的測時設備研制.pdf22. MAX275在電力線載波技術中的應用.pdf23. 海洋要素測量系統的控制存儲電路設計.pdf24. 基于PIC16F877的電磁調速器控制系統.pdf25. 基于Infineon單片機的CAN網關研究.pdf26. 無線小型微功耗尋物系統的設計與實現.pdf27. 一種新型的異步電動機軟起動器.pdf28. 基于單片機的便攜式空氣凈化器.pdf29. 多級數字光圈控制器的設計和實現.pdf30. 基于C8051的光纜性能試驗機的設計.pdf31. AD9859芯片資料.pdf32. C8051F040在曳引及制動性能檢測系統中的應用.pdf33. 基于AD9859的掃頻信號發生器的設計.pdf34. 醫用充氣式保溫毯控制系統設計及仿真.pdf35. 數字式電子調速器動態特性的研究.pdf36. 基于PIC單片機的TCD1702C數據采集系統.pdf37. PCI9052在PCI適配卡設計中研究與應用.pdf38. 旋風預熱器教研平臺的設計與實現.pdf39. 一種基于單片機電壓采樣的功率因數在線檢測.pdf40. 基于AVR與DDS技術的超聲波電源研制.pdf41. VxWorks在AT91RM9200上的BSP設計.pdf42. 《單片機原理與應用》教學大綱.pdf43. FET430PIF自制資料.rar44. 單片機系統中紅外通信接口的設計.pdf45. MSP430 USB JTAG自制資料.rar46. 單片機電路.pdf47. HT48RB8八位USB型OTP單片機.pdf48. ARM_Evaluator_7T原理圖.rar49. 基于單片機的多數據采集系統的設計.pdf50. HT48R70A-1/HT48C70-1輸入/輸出型八位單片.pdf51. AVR Studio 4.12 Service Pack 4.rar52. 幾種有特色的單片機.ppt53. HT48RU80/HT48CU80輸入/輸出型八位單片機.pdf54. 51單片機游戲程序包括圖紙.rar55. 關于Si4432的無線射頻收發系統設計.pdf56. HT47R20 8位R-F型OTP單片機.pdf57. c51bus 51單片機的各種接口總線程序包.rar58. ADV7183B詳細資料.pdf59. 多功能數字采訪機的研究.pdf60. PLC在永磁無刷直流電機伺服系統中的應用.pdf61. 基于單片機SPMC75的模擬全自動洗衣機的設計.pdf62. HT46R23/HT46C23 A/D型八位單片機.pdf63. 單片機開發環境的使用.pdf64. 基于凌陽SPCE061A單片機的音控小車的設計.pdf65. 基于單片機的移動存儲卡接口設計.pdf66. 超聲波金絲球焊線機焊接壓力控制系統設計.pdf67. 基于單片機的提花機控制系統設計.pdf68. SPMC65系列單片機集成開發環境FortisIDE使用說明.pdf69. FX-TXXXXC256A系列TFTLCD控制器與單片機的接.pdf70. 基于LabVIEW的血鉛分析儀開發.pdf71. µPSD 3200系列多功能單片機實驗系統.pdf72. 單片機和嵌入式LINUX開發的那點事兒.pdf73. 單片機實驗指導書(濟南大學).pdf74. HAMPIC F84-2IN1單片機實驗板說明書.pdf75. 單片機實驗指導書敘述.pdf76. McuPlayer的EMC單片機學習筆記.pdf77. 基于單片機的智能充電控制器的設計與應用.pdf78. 基于單片機的恒溫控制系統.pdf79. EDAM8515A AVR單片機開發系統使用詳解.pdf80. DAB基帶芯片解析.pdf81. Neuron芯片與MCS-251系列單片機串行通信的實現.pdf82. ARM單片機開發調試方法.pdf83. 使用單片機制作多路輸入電壓表.pdf84. 單片機控制不良導體導熱系數實驗儀的研制.pdf85. DVCC系列單片機仿真實驗系統.pdf86. 單片機技術在物理實驗中的應用.pdf87. 單片機原理與應用(禹定臣).pdf88. 《單片機原理及應用》課程設計任務書.pdf89. 單片機原理及實用技術--凌陽16位單片機原理及應用.pdf90. 超力電子單片機抗干擾器.pdf91. 8位OTP單片機芯片BM35P02.pdf92. 單片機用TTL/RS-485/RS-422轉換器.pdf93. 單片機系統綜合訓練指導書.pdf94. 8位MASK單片機芯片BL3502S.pdf95. 基于單片機的超低頻任意函數信號發生器.pdf96. C8051F單片機產品技術要點.pdf97. 4位MASK LCD型單片機芯片BL2456.pdf98. ATtiny15/L單片機原理及其應用.pdf99. C8051F020片上系統(SOC)單片機小系統板簡介.pdf100. 用單片機控制步進電機.pdf
上傳時間: 2013-07-03
上傳用戶:eeworm
電子元器件抗ESD技術講義:引 言 4 第1 章 電子元器件抗ESD損傷的基礎知識 5 1.1 靜電和靜電放電的定義和特點 5 1.2 對靜電認識的發展歷史 6 1.3 靜電的產生 6 1.3.1 摩擦產生靜電 7 1.3.2 感應產生靜電 8 1.3.3 靜電荷 8 1.3.4 靜電勢 8 1.3.5 影響靜電產生和大小的因素 9 1.4 靜電的來源 10 1.4.1 人體靜電 10 1.4.2 儀器和設備的靜電 11 1.4.3 器件本身的靜電 11 1.4.4 其它靜電來源 12 1.5 靜電放電的三種模式 12 1.5.1 帶電人體的放電模式(HBM) 12 1.5.2 帶電機器的放電模式(MM) 13 1.5.3 充電器件的放電模型 13 1.6 靜電放電失效 15 1.6.1 失效模式 15 1.6.2 失效機理 15 第2章 制造過程的防靜電損傷技術 2.1 靜電防護的作用和意義 2.1.1 多數電子元器件是靜電敏感器件 2.1.2 靜電對電子行業造成的損失很大 2.1.3 國內外企業的狀況 2.2 靜電對電子產品的損害 2.2.1 靜電損害的形式 2.2.2 靜電損害的特點 2.2.3 可能產生靜電損害的制造過程 2.3 靜電防護的目的和總的原則 2.3.1 目的和原則 2.3.2 基本思路和技術途徑 2.4 靜電防護材料 2.4.1 與靜電防護材料有關的基本概念 2.4.2 靜電防護材料的主要參數 2.5 靜電防護器材 2.5.1 防靜電材料的制品 2.5.2 靜電消除器(消電器、電中和器或離子平衡器) 2.6 靜電防護的具體措施 2.6.1 建立靜電安全工作區 2.6.2 包裝、運送和存儲工程的防靜電措施 2.6.3 靜電檢測 2.6.4 靜電防護的管理工作 第3章 抗靜電檢測及分析技術 3.1 抗靜電檢測的作用和意義 3.2 靜電放電的標準波形 3.3 抗ESD檢測標準 3.3.1 電子元器件靜電放電靈敏度(ESDS)檢測及分類的常用標準 3.3.2 標準試驗方法的主要內容(以MIL-STD-883E 方法3015.7為例) 3.4 實際ESD檢測的結果統計及分析 3.4.1 試驗條件 3.4.2 ESD評價試驗結果分析 3.5 關于ESD檢測中經常遇到的一些問題 3.6 ESD損傷的失效定位分析技術 3.6.1 端口I-V特性檢測 3.6.2 光學顯微觀察 3.6.3 掃描電鏡分析 3.6.4 液晶分析 3.6.5 光輻射顯微分析技術 3.6.6 分層剝離技術 3.6.7 小結 3.7 ESD和EOS的判別方法討論 3.7.1 概念 3.7.2 ESD和EOS對器件損傷的分析判別方法 第4 章 電子元器件抗ESD設計技術 4.1 元器件抗ESD設計基礎 4.1.1抗ESD過電流熱失效設計基礎 4.1.2抗場感應ESD失效設計基礎 4.2元器件基本抗ESD保護電路 4.2.1基本抗靜電保護電路 4.2.2對抗靜電保護電路的基本要求 4.2.3 混合電路抗靜電保護電路的考慮 4.2.4防靜電保護元器件 4.3 CMOS電路ESD失效模式和機理 4.4 CMOS電路ESD可靠性設計策略 4.4.1 設計保護電路轉移ESD大電流。 4.4.2 使輸入/輸出晶體管自身的ESD閾值達到最大。 4.5 CMOS電路基本ESD保護電路的設計 4.5.1 基本ESD保護電路單元 4.5.2 CMOS電路基本ESD保護電路 4.5.3 ESD設計的輔助工具-TLP測試 4.5.4 CMOS電路ESD保護設計方法 4.5.5 CMOS電路ESD保護電路示例 4.6 工藝控制和管理
上傳時間: 2013-07-13
上傳用戶:2404
一款摩托車防盜器資料具有語音提示和六音報警,并具有三鍵﹑四鍵選擇功能。
標簽: 摩托車防盜器
上傳時間: 2013-06-02
上傳用戶:diertiantang
能夠判斷電話線路工作狀態,振鈴信號,忙音,撥號音,回鈴音等
上傳時間: 2013-06-17
上傳用戶:rocwangdp
數字技術、電力電子技術以及控制論的進步推動弧焊電源從模擬階段發展到數字階段。數字化逆變弧焊電源不僅可靠性高、控制精度高而且容易大規模集成、方便升級,成為焊機的發展方向,推動了焊接產業的巨大發展。針對傳統的埋弧焊電源存在的體積大、控制電路復雜、可靠性差等問題,本文提出了雙逆變結構的焊機主電路實現方法和基于“MCU+DSP”的數字化埋弧焊控制系統的設計方案。 本文詳細介紹了埋弧焊的特點和應用,從主電源、控制系統兩個方面闡述了數字化逆變電源的發展歷程,對數字化交流方波埋弧焊的國內外研究現狀進行了深入探討,設計了雙逆變結構的數字化焊接系統,實現了穩定的交流方波輸出。 根據埋弧焊的電弧特點和交流方波的輸出特性,本文采用雙逆變結構設計焊機主電路,一次逆變電路選用改進的相移諧振軟開關,二次逆變電路選用半橋拓撲形式,并研究了兩次逆變過程的原理和控制方式,進行了相關參數計算。根據主電路電路的設計要求,電流型PWM控制芯片UC3846用于一次逆變電路的控制并抑制變壓器偏磁,選擇集成驅動芯片EXB841作為二次逆變電路的驅動。 本課題基于“MCU+DSP”的雙機主控系統來實現焊接電源的控制。其中主控板單片機ATmega64L主要負責送絲機和行走小車的速度反饋及閉環PI運算、電機PWM斬波控制以及過壓、過流、過熱等保護電路的控制。DSP芯片MC56F8323則主要負責焊接電流、焊接電壓的反饋和閉環PI運算以及控制焊接時序,以確保良好的電源外特性輸出。外部控制箱通過按鍵、旋轉編碼器進行焊接參數和焊接狀態的給定,預置和顯示各種焊接參數,快速檢測焊機狀態并加以保護。 主控板芯片之間通過SPI通訊,外部控制箱和主控板之間則通過RS—485協議交換數據。通過軟件設計,實現焊接參數的PI調節,精確控制了焊接過程,并進行了抗干擾設計,解決了影響數字化埋弧焊電源穩定運行的電磁兼容問題。 系統分析了交流方波參數的變化對焊接效果的影響,通過對焊接電流、焊接電壓的波形分析,證明了本課題設計的埋弧焊電源能夠精確控制引弧、焊接、 收弧等焊接時序,并可以有效抑制功率開關器件的過流和變壓器的偏磁問題,取得了良好的焊接效果。 最后,對數字化交流方波埋弧焊的控制系統和焊接試驗進行了總結,分析了系統存在的問題和不足,并指出了新的研究方向。 關鍵詞:埋弧焊;交流方波;數字化;逆變;軟開關技術
上傳時間: 2013-04-24
上傳用戶:kjgkadjg
MP5解碼全SCH和PCB文件,播放RM、RMVB和常用的音視頻格式。
標簽: MP
上傳時間: 2013-06-05
上傳用戶:362279997
本論文在詳細研究MIL-STD-1553B數據總線協議以及參考國外芯片設計的基礎上,結合目前新興的EDA技術和大規模可編程技術,提出了一種全新的基于FPGA的1553B總線接口芯片的設計方法。 從專用芯片實現的具體功能出發,結合自頂向下的設計思想,給出了總線接口的總體設計方案,考慮到電路的具體實現對結構進行模塊細化。在介紹模擬收發器模塊的電路設計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結合起來以達到通用接口的功能。同時給出其設計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結果。為了資源的合理利用,對其中相當部分模塊進行復用。在設計過程中采用自頂向下、碼型轉換中的全數字鎖相環、通用異步收發器UART等關鍵技術。本設計使用VHDL描述,在此基礎之上采用專門的綜合軟件對設計進行了綜合優化,在FPGA芯片EP1K100上得以實現。通過驗證證明該設計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設計了總線接口芯片測試系統,選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發自收驗證,加入RS232串口調試過程提高測試數據的直觀性。驗證的結果表明本文提出的設計方案是合理的。
上傳時間: 2013-06-04
上傳用戶:ayfeixiao
藍牙(Bluetooth)技術是近年來國外先進國家研究發展最快的短程無線通信技術之一,能夠廣泛地應用于工業短距離無線控制裝置、近距離移動無線控制設備、機器人控制、辦公自動化及多媒體娛樂設備等局部范圍內無線數據傳輸的領域中。在我國,由于對藍牙技術的研究還處于研究開發的初級階段, 還沒有形成藍牙數據短距離無線通信的一套開放性應用標準。 在無線音頻傳輸領域內,傳統的基于模擬調制方式的無線音頻傳輸由于抗干擾能力較差,傳輸的音頻質量會受到較大的影響,而國內市場上的藍牙音頻產品僅支持單聲道語音傳輸。所以,對基于藍牙技術的高品質多通道音頻傳輸技術的研究將具有一定的技術創新性,在無線音頻傳輸領域也具有較為廣闊的市場前景。 本文以嵌入式藍牙技術與音頻信號傳輸系統為研究開發課題,參考國外藍牙技術協議標準,利用功能模塊單元與嵌入式技術,目標是研制一種基于嵌入式開發應用的高品質雙聲道藍牙無線音頻傳輸系統。本系統通過對雙聲道線性模擬音源的數字化MP3編解碼處理,結合基于嵌入式應用的簡化后的HCI層藍牙應用協議,實現了藍牙信道帶寬內的高品質雙聲道音頻信號點對點的傳輸。 在硬件設計上,系統采用了模塊化設計思想。發送端和接收端由音頻處理模塊、控制傳輸模塊和無線模塊三部分構成。其中,音頻處理模塊以MAS3587音頻處理芯片為核心,負責音頻信號的AD采樣、MP3壓縮和解壓縮以及DA還原等工作;控制傳輸模塊以MSP430F169為核心,負責MP3數據幀的高速傳輸以及藍牙接口協議控制;無線模塊采用藍牙單芯片解決方案(集成藍牙射頻、基帶和鏈路管理等),負責MP3數據幀的射頻發送和接收。模塊與模塊之間采用工業標準接口方式連接。音頻處理模塊和控制傳輸模塊之間采用DMA方式的通用并口(PIO);控制傳輸模塊與藍牙模塊之間采用DMA方式的通用異步串口(UART)。 在軟件設計上,系統主要由藍牙協議解釋、傳輸控制和芯片驅動三部分構成。在藍牙協議解釋上,系統采用了基于HCI層的ACL數據包透明傳輸方式;在傳輸控制上,采用了基于通用并口(PIO)和異步串口(UART)的DMA方式高效率批量數據傳輸技術;芯片驅動主要指對MAS3587的基本配置。 對目標系統的測試實驗采用了目前流行的音頻測試虛擬儀器軟件Adobe Audition 1.5。實驗項目包括掃頻測試、音樂測試、聽覺測試、距離測試以及抗干擾測試等。實驗結果表明,輸入音源在經過MP3編碼、發射、接收及MP3解碼后,音頻質量基本上沒受影響,實際雙聲道音質接近于CD音質,而無線傳輸的可靠性遠高于模擬無線音頻傳輸,幾乎沒有斷音與錯音,充分體現了嵌入式藍牙無線技術的優勢。
上傳時間: 2013-05-27
上傳用戶:稀世之寶039
本課題是在課題組已實現的高速串行通信平臺的基礎上,進一步引伸,設計開源的PCI軟核通信模塊替代Xilinx公司提供的LogiCORE PCI核,力求在從模式下,做到占用資源更少,傳輸速度更快,也為以后實現更完整的功能提供平臺。 本文以此為背景,基于FPGA平臺,搭建以開源的PCI軟核為核心的串行通信接口平臺,使其成為PCI總線與用戶邏輯之間的橋梁,使用戶邏輯避開與復雜的PCI總線協議。本課題采用Spartan-II FPGA芯片XC2S200-6FG456C系統開發板作為串行通信接口的硬件實驗平臺,實現了支持配置讀/寫交易、單數據段讀/寫、突發模式讀/寫、命令/地址譯碼功能和數據傳送錯誤檢測與處理功能的PCI軟核。 本文主要闡述了以PCI軟核為核心的串行通信平臺的實現,首先介紹了PCI軟核的編程語言、軟件工具和硬件實驗平臺Spartan-II FPGA芯片XC2S200-6FG456C系統開發板。然后,介紹了PCI總線命令、PCI軟核所支持的功能、PCI軟核兩側信號的定義、PCI軟核配置模塊以及探討了PCI軟核的狀態機接收、發送數據等過程,分析了PCI軟核的數據收發功能仿真,主要包括配置讀/寫交易、單數據段模式讀/寫和突發模式讀/寫的仿真圖形,并闡述了管腳約束的操作流程。最后介紹PCI軟核模塊的WDM驅動,內容包括驅動程序簡介、驅動程序的開發、中斷處理、驅動程序與應用程序之間的通信以及應用程序操作。最后,對PCI軟核的各種性能進行了比較分析。整個模塊設計緊湊,完成在實驗平臺上的數據發送。 設計選用硬件描述語言VerilogHDL,在開發工具Xilinx ISE7.1中完成整個系統的設計、綜合、布局布線,利用Modelsim進行功能及時序仿真,使用DriverWorks為PCI軟核編寫WinXP下的驅動程序,用VC++6.0編寫相應的測試應用程序。之后,將FPGA設計下載到Spanan-II FPGA芯片XC2S200-6FG456C系統開發板中運行。 文章最后指出工作中的不足之處和需要進一步完善的地方。
上傳時間: 2013-04-24
上傳用戶:sc965382896
現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi