設計了一種用于高速ADC中的高速高增益的全差分CMOS運算放大器。主運放采用帶開關電容共模反饋的折疊式共源共柵結構,利用增益提高和三支路電流基準技術實現一個可用于12~14 bit精度,100 MS/s采樣頻率的高速流水線(Pipelined)ADC的運放。設計基于SMIC 0.25 μm CMOS工藝,在Cadence環境下對電路進行Spectre仿真。仿真結果表明,在2.5 V單電源電壓下驅動2 pF負載時,運放的直流增益可達到124 dB,單位增益帶寬720 MHz,轉換速率高達885 V/μs,達到0.1%的穩定精度的建立時間只需4 ns,共模抑制比153 dB。
上傳時間: 2014-12-23
上傳用戶:jiiszha
所有MEMS麥克風都具有全向拾音響應,也就是能夠均等地響應來自四面八方的聲音。多個麥克風可以配置成陣列,形成定向響應或波束場型。經過設計,波束成形麥克風陣列可以對來自一個或多個特定方向的聲音更敏感。麥克風波束成形是一個豐富而復雜的課題。本應用筆記僅討論基本概念和陣列配置,包括寬邊求和陣列和差分端射陣列,內容涵蓋設計考慮、空間和頻率響應以及差分陣列配置的優缺點。
上傳時間: 2013-10-17
上傳用戶:chenlong
介紹了MSK信號的優點,并分析了其實現原理,提出一種MSK高性能數字調制器的FPGA實現方案;采用自頂向下的設計思想,將系統分成串/并變換器、差分編碼器、數控振蕩器、移相器、乘法電路和加法電路等6大模塊,重點論述了串/并變換、差分編碼、數控振蕩器的實現,用原理圖輸入、VHDL語言設計相結合的多種設計方法,分別實現了各模塊的具體設計,并給出了其在QuartusII環境下的仿真結果。結果表明,基于FPGA的MSK調制器,設計簡單,便于修改和調試,性能穩定。
上傳時間: 2013-11-23
上傳用戶:dvfeng
本文結合研究所科研項目需要,基于16 位高速ADC 芯片LTC2204,設計了一種滿足課題要求的高速度高性能的16 位模數轉換板卡方案。該方案中的輸入電路和時鐘電路采用差分結構,輸出電路采用鎖存器隔離結構,電源電路采用了較好的去耦措施,并且注重了板卡接地設計,使其具有抗噪聲干擾能力強、動態性能好、易實現的特點。
上傳時間: 2013-11-10
上傳用戶:cc1
運算放大器作為模擬集成電路設計的基礎,同時作為DAC校準電路的一部分,本次設計一個高增益全差分跨導型運算放大器。
上傳時間: 2013-10-31
上傳用戶:dvfeng
The LT®6552 is a specialized dual-differencing 75MHzoperational amplifier ideal for rejecting common modenoise as a video line receiver. The input pairs are designedto operate with equal but opposite large-signal differencesand provide exceptional high frequency commonmode rejection (CMRR of 65dB at 10MHz), therebyforming an extremely versatile gain block structure thatminimizes component count in most situations. The dualinput pairs are free to take on independent common modelevels, while the two voltage differentials are summedinternally to form a net input signal.
上傳時間: 2014-12-23
上傳用戶:13691535575
A fully differential amplifi er is often used to converta single-ended signal to a differential signal, a designwhich requires three signifi cant considerations: theimpedance of the single-ended source must match thesingle-ended impedance of the differential amplifi er,the amplifi er’s inputs must remain within the commonmode voltage limits and the input signal must be levelshifted to a signal that is centered at the desired outputcommon mode voltage.
上傳時間: 2013-11-09
上傳用戶:wweqas
Recent advances in low voltage silicon germaniumand BiCMOS processes have allowed the design andproduction of very high speed amplifi ers. Because theprocesses are low voltage, most of the amplifi er designshave incorporated differential inputs and outputs to regainand maximize total output signal swing. Since many lowvoltageapplications are single-ended, the questions arise,“How can I use a differential I/O amplifi er in a single-endedapplication?” and “What are the implications of suchuse?” This Design Note addresses some of the practicalimplications and demonstrates specifi c single-endedapplications using the 3GHz gain-bandwidth LTC6406differential I/O amplifi er.
上傳時間: 2013-11-23
上傳用戶:rocketrevenge
模擬轉換器性能不只依賴分辨率規格 大量的模數轉換器(ADC)使人們難以選擇最適合某種特定應用的ADC器件。工程師們選擇ADC時,通常只注重位數、信噪比(SNR)、諧波性能,但是其它規格也同樣重要。本文將介紹ADC器件最易受到忽視的九項規格,并說明它們是如何影響ADC性能的。 1. SNR比分辨率更為重要。 ADC規格中最常見的是所提供的分辨率,其實該規格并不能表明ADC器件的任何能力。但可以用位數n來計算ADC的理論SNR: 不 過工程師也許并不知道,熱噪聲、時鐘抖動、差分非線性(DNL)誤差以及其它參數異常都會限制ADC器件的SNR。對于高性能高分辨率轉換器尤其如此。一 些數據表提供有效位數(ENOB)規格,它描述了ADC器件所能提供的有效位數。為了計算ADC的ENOB值,應把測量的SNR值放入上述公式,并求解 n。
上傳時間: 2014-12-22
上傳用戶:z240529971
為提高產品的可靠性、設計和功能,本文所有信息若有變更,恕不提前通知。本文信息也不作為廠商的任何承諾。 任何情況下,包括已警告了的各種損壞的可能性,廠商均不負責直接的、非直接的、特殊的或偶然的因不正當使用本產品或文件所造成的損壞。 本文包含受版權保護的信息,版權所有。未經廠商書面同意,不得以機械的、電子的或其它任何方式進行復制。
上傳時間: 2013-10-14
上傳用戶:壞壞的華仔