基于H.264的自適應(yīng)環(huán)路濾波器的硬件設(shè)計(jì)與FPGA驗(yàn)證
標(biāo)簽: 環(huán)路濾波器 硬件設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:372825274
波束形成模塊是聲納信號(hào)處理系統(tǒng)中的核心部分,其作用為在空域上加強(qiáng)來自某一方向的信號(hào),抑制干擾,同時(shí)探測(cè)目標(biāo)的方位。因此,波束形成模塊的研究在水下探測(cè)器、水下武器引信等聲納系統(tǒng)中顯得尤為重要。本文基于陣列波束形成的原理對(duì)圓陣自適應(yīng)波束形成展開了比較深入的研究。 首先,本文概述了聲納波束形成的研究背景和研究現(xiàn)狀。基于本課題所研究的主動(dòng)聲納模型,分析了主動(dòng)聲納信號(hào),提出應(yīng)用復(fù)基帶信號(hào)進(jìn)行波束形成的方案;對(duì)接收波束形成的原理和方法進(jìn)行了比較詳細(xì)的推導(dǎo)和論述。 其次,本文重點(diǎn)對(duì)均勻圓形陣列流形的波束形成作了詳細(xì)分析和波束圖函數(shù)推導(dǎo),并且應(yīng)用MATLAB軟件進(jìn)行了仿真分析。然后對(duì)LMS自適應(yīng)算法進(jìn)行了介紹,由對(duì)LMS算法的分析推導(dǎo)了DLMS算法,并對(duì)LMS算法和DLMS算法進(jìn)行了分析,并將DLMS算法應(yīng)用于均勻圓陣波束形成。仿真結(jié)果表明,基于FIR濾波架構(gòu)的DLMS算法以犧牲部分收斂速度為代價(jià),可獲得高速并行處理能力。DLMS自適應(yīng)波束形成方法能使目標(biāo)方向信號(hào)加強(qiáng),同時(shí)將干擾信號(hào)零陷。 最后,本文介紹了基于FPGA的并行度為2的8陣元DLMS自適應(yīng)波束形成設(shè)計(jì)思路以及實(shí)現(xiàn)方法。系統(tǒng)的整體結(jié)構(gòu)采用了并行處理架構(gòu),而在單個(gè)支路采用了流水線技術(shù)。并應(yīng)用硬件描述(VHDL)語(yǔ)言在QuartusⅡ4.0環(huán)境下設(shè)計(jì)了各軟件模塊和功能仿真。
標(biāo)簽: 聲納 自適應(yīng)波束
上傳時(shí)間: 2013-04-24
上傳用戶:moonkoo7
本文對(duì)比、研究了目前幾種比較常見的交通信息獲取方法,分析了它們各自的優(yōu)缺點(diǎn),最終選擇采用視頻檢測(cè)的方法實(shí)現(xiàn)交通信息采集。論文分析了當(dāng)今市場(chǎng)上圖像采集的現(xiàn)狀,比較了其核心芯片的優(yōu)缺點(diǎn),最終選用FPGA作為圖像采集系統(tǒng)的核心器件。論文研究了通用的圖像采集系統(tǒng)結(jié)構(gòu),提出了適合本課題實(shí)際的系統(tǒng)整體架構(gòu)。圖像采集系統(tǒng)硬件圍繞FPGA輔以少量外圍芯片實(shí)現(xiàn),FPGA芯片內(nèi)部根據(jù)功能要求運(yùn)用現(xiàn)代化的電子設(shè)計(jì)思想設(shè)計(jì)了相應(yīng)的邏輯功能模塊。燈控系統(tǒng)基于單片機(jī)設(shè)計(jì)了系統(tǒng)的硬件電路和軟件程序。完成了電路原理圖和PCB圖的設(shè)計(jì),并對(duì)制作出的電路實(shí)物進(jìn)行了全面的調(diào)試和驗(yàn)證。另外論文設(shè)計(jì)了適用于智能交通燈控系統(tǒng)的自定義通訊協(xié)議,此協(xié)議也為整個(gè)智能交通檢測(cè)系統(tǒng)構(gòu)建了通訊規(guī)范。 本文的創(chuàng)新點(diǎn)是:提出了一套基于FPGA的交通路口視頻圖像采集系統(tǒng)架構(gòu);設(shè)計(jì)了一套模塊化的燈控系統(tǒng),能夠掛接于不同的上位機(jī)系統(tǒng)下,并兼容交直流電壓;設(shè)計(jì)了一套智能化的燈控系統(tǒng)自定義通訊協(xié)議。 本課題社會(huì)實(shí)踐性較強(qiáng),實(shí)際應(yīng)用價(jià)值較高,文中所提出的設(shè)計(jì)思路和所采用的控制措施以及自定義的通信協(xié)議滿足系統(tǒng)的要求,對(duì)類似的系統(tǒng)具有一定的參考意義。
標(biāo)簽: FPGA 智能交通 圖像采集系統(tǒng)
上傳時(shí)間: 2013-06-05
上傳用戶:秦莞爾w
Multisim11.0加破解及漢化補(bǔ)丁
上傳時(shí)間: 2013-04-24
上傳用戶:franktu
詳細(xì)描述了4個(gè)模塊化編程的實(shí)例,包括LED閃爍、led漸亮漸暗、電子時(shí)鐘。是從入門級(jí)到高級(jí)編程的一個(gè)很好實(shí)例示范
標(biāo)簽: C語(yǔ)言 模塊化 編程實(shí)例
上傳時(shí)間: 2013-05-28
上傳用戶:yd19890720
數(shù)字信道化接收機(jī)具有監(jiān)視頻段寬、靈敏度高、動(dòng)態(tài)范圍大和能夠處理多個(gè)同時(shí)到達(dá)信號(hào)等優(yōu)點(diǎn),是當(dāng)今雷達(dá)偵察接收機(jī)的主要研究方向。在數(shù)字信道化偵察接收系統(tǒng)中,從輸出中頻信號(hào)到變換至基帶信號(hào)的信號(hào)預(yù)處理部分主要有兩...
標(biāo)簽: 寬帶 偵察接收機(jī) 數(shù)字信道化
上傳時(shí)間: 2013-06-16
上傳用戶:碉堡1234
智能天線技術(shù)是陣列信號(hào)處理技術(shù)發(fā)展的產(chǎn)物,它可以看作是將一組傳感器按一定的方式放置在空間的不同位置上而構(gòu)成的陣列,該傳感器陣列將接收到的空間傳播信號(hào)經(jīng)過適當(dāng)?shù)淖赃m應(yīng)信號(hào)處理后,提取所需的信號(hào)源和信號(hào)的屬性...
標(biāo)簽: 智能天線 自適應(yīng)波束 算法
上傳時(shí)間: 2013-05-26
上傳用戶:LYNX
高性能ADC產(chǎn)品的出現(xiàn),給混合信號(hào)測(cè)試領(lǐng)域帶來前所未有的挑戰(zhàn)。并行ADC測(cè)試方案實(shí)現(xiàn)了多個(gè)ADC測(cè)試過程的并行化和實(shí)時(shí)化,減少了單個(gè)ADC的平均測(cè)試時(shí)間,從而降低ADC測(cè)試成本。本文實(shí)現(xiàn)了基于FPGA的ADC并行測(cè)試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測(cè)試方法和測(cè)試流程。使用FPGA實(shí)現(xiàn)時(shí)域參數(shù)評(píng)估算法和頻域參數(shù)評(píng)估算法,并對(duì)2個(gè)ADC在不同樣本數(shù)條件下進(jìn)行并行測(cè)試。 本研究通過在FPGA內(nèi)部實(shí)現(xiàn)ADC測(cè)試時(shí)域算法和頻域算法相結(jié)合的方法來搭建測(cè)試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測(cè)試時(shí)域算法和頻域算法的FPGA實(shí)現(xiàn)。整個(gè)測(cè)試系統(tǒng)使用Angilent33220A任意信號(hào)發(fā)生器提供模擬激勵(lì)信號(hào),共用一個(gè)FPGA內(nèi)部實(shí)現(xiàn)的采樣時(shí)鐘控制模塊。并行測(cè)試系統(tǒng)將WM8731.L片內(nèi)的兩個(gè)獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對(duì)其進(jìn)行串并轉(zhuǎn)換。然后對(duì)左右兩個(gè)通道分別配置一個(gè)FFT算法模塊和時(shí)域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評(píng)估算法。在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對(duì)WM8731L片內(nèi)2個(gè)被測(cè).ADC并行地進(jìn)行參數(shù)評(píng)估,被測(cè)參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號(hào)與噪聲諧波失真比SINAD、總諧波失真THD等5個(gè)常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過在FPGA內(nèi)配置2個(gè)獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對(duì)2個(gè)相同ADC的參數(shù)評(píng)估,減小單個(gè)ADC的平均測(cè)試時(shí)間。FPGA片內(nèi)實(shí)時(shí)評(píng)估算法的實(shí)現(xiàn)節(jié)省了測(cè)試樣本傳輸至自動(dòng)測(cè)試機(jī)PC端的時(shí)間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個(gè)被測(cè)ADC在同一時(shí)刻并行地被評(píng)估,配置靈活。基于FPGA的ADC并行測(cè)試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測(cè)試精度有待進(jìn)一步提高。該方法可用于自動(dòng)測(cè)試機(jī)的混合信號(hào)選項(xiàng)卡或測(cè)試子系統(tǒng)。
標(biāo)簽: FPGA ADC 并行測(cè)試 方法研究
上傳時(shí)間: 2013-06-07
上傳用戶:gps6888
·基于MATLAB的可視化凸輪曲線設(shè)計(jì)程序
標(biāo)簽: MATLAB 可視化 凸輪 設(shè)計(jì)程序
上傳時(shí)間: 2013-07-28
上傳用戶:yerik
·詳細(xì)說明:本代碼提供了拉普拉斯銳化(邊緣檢測(cè))的實(shí)例程序和數(shù)據(jù)及結(jié)果
標(biāo)簽: 拉普拉斯 實(shí)例程序 邊緣檢測(cè) 數(shù)據(jù)
上傳時(shí)間: 2013-07-25
上傳用戶:love1314
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1