現(xiàn)代噴氣織機(jī)以其高速、高性能等優(yōu)勢,占據(jù)了無梭織機(jī)的大部分市場,并成為最有發(fā)展前景的一種織機(jī)。送經(jīng)、卷取機(jī)構(gòu)是織機(jī)控制系統(tǒng)的重要組成部分,其對經(jīng)紗張力的控制精度已成為評定織機(jī)質(zhì)量的重要技術(shù)指標(biāo)。因此,提高和改善噴氣織機(jī)的電子送經(jīng)和卷取控制系統(tǒng)的性能非常必要,而且,開發(fā)具有高速、高精度的獨(dú)立電子送經(jīng)和卷取控制模塊具有廣闊的應(yīng)用前景。 本課題研究開發(fā)了一款獨(dú)立的電子送經(jīng)和卷取控制模塊,通過人機(jī)界面或CAN通訊對該控制系統(tǒng)所需參數(shù)進(jìn)行設(shè)置,使其可以根據(jù)參數(shù)設(shè)置應(yīng)用于不同型號的噴氣織機(jī)。通過對系統(tǒng)的控制分析,本課題主要從硬件電路設(shè)計(jì)、軟件控制及張力控制算法三個方面進(jìn)行研究。 首先,通過對噴氣織機(jī)的性能要求及控制器結(jié)構(gòu)與性能的綜合考慮,系統(tǒng)采用以高速ARM7TDMI為內(nèi)核的低功耗微處理器LPC2294作為系統(tǒng)控制器,該控制器不僅速度快、性能穩(wěn)定,而且其豐富的外圍模塊大大簡化了硬件電路的設(shè)計(jì)。硬件電路設(shè)計(jì)采用模塊化設(shè)計(jì)方法,主要功能模塊包括嵌入式最小系統(tǒng)模塊、主軸編碼器采集模塊、張力采集模塊、電機(jī)控制模塊、通訊模塊、人機(jī)界面模塊、輸入輸出信號模塊等。根據(jù)系統(tǒng)需要,對各個模塊的控制器件進(jìn)行選取,并設(shè)計(jì)出各個模塊的接口電路。最后,為了提高系統(tǒng)的穩(wěn)定性和可靠性,在硬件電路設(shè)計(jì)中采取了隔離、去耦等硬件抗干擾措施。 在軟件設(shè)計(jì)方面,系統(tǒng)采用嵌入式實(shí)時操作系統(tǒng)μC/OS-II,便于系統(tǒng)升級和維護(hù)。在系統(tǒng)硬件平臺的基礎(chǔ)上,根據(jù)設(shè)計(jì)要求對操作系統(tǒng)內(nèi)核進(jìn)行剪裁和移植,并對系統(tǒng)時鐘節(jié)拍進(jìn)行修改。結(jié)合硬件電路及系統(tǒng)控制要求,對系統(tǒng)啟動代碼進(jìn)行修改;并根據(jù)系統(tǒng)對各個功能模塊控制的時效性要求,對系統(tǒng)任務(wù)進(jìn)行合理規(guī)劃。為了說明系統(tǒng)采用該RTOS的可行性,對實(shí)時性要求最高的張力采集任務(wù)進(jìn)行了實(shí)時性分析。對CAN通訊協(xié)議進(jìn)行制定和編程實(shí)現(xiàn),并對I2C、CAN和LCD驅(qū)動程序進(jìn)行開發(fā),另外,對每個任務(wù)的功能及控制流程和任務(wù)間及任務(wù)與中斷間的信息通訊進(jìn)行了說明。系統(tǒng)在軟件方面也采用了一定的抗干擾技術(shù),對硬件抗干擾進(jìn)行補(bǔ)充。 最后,針對經(jīng)紗張力的非線性和滯后性等復(fù)雜特性,對張力調(diào)節(jié)采用模糊參數(shù)自整定PID控制算法,設(shè)計(jì)出張力模糊參數(shù)自整定PID控制器。并在Matlab及Simulink工具下,對PID控制器下的張力算法及模糊參數(shù)自整定PID控制器下的張力算法進(jìn)行仿真研究。而且對張力模糊PID控制算法在LPC2294中的實(shí)現(xiàn)進(jìn)行了說明。關(guān)鍵詞:ARM; μC/OS-II;噴氣織機(jī);送經(jīng)卷??;模糊PID
標(biāo)簽: ARM 噴氣織機(jī) 電子送經(jīng) 控制
上傳時間: 2013-06-11
上傳用戶:ivan-mtk
電液位置伺服系統(tǒng)具有控制精度高、響應(yīng)速度快、輸出功率大、信號處理靈活、易于實(shí)現(xiàn)各種參量反饋等優(yōu)點(diǎn),因此它已經(jīng)遍及國民經(jīng)濟(jì)和軍事工業(yè)的各個技術(shù)領(lǐng)域。近年來,對電液位置伺服系統(tǒng)的快速性、穩(wěn)定性、準(zhǔn)確性等控制性能提出了新的要求,作為電液位置伺服系統(tǒng)核心的控制器,起到更為關(guān)鍵的作用。 現(xiàn)階段,嵌入式微處理器以其小型、專用、便攜、高可靠的特點(diǎn),已經(jīng)在工業(yè)控制領(lǐng)域得到了廣泛的應(yīng)用,如工業(yè)過程、遠(yuǎn)程監(jiān)控、智能儀器儀表、機(jī)器人控制、數(shù)控系統(tǒng)等,嵌入式微處理器嵌入實(shí)時操作系統(tǒng),可以克服傳統(tǒng)的基于單片機(jī)控制系統(tǒng)功能不足和基于PC的控制系統(tǒng)非實(shí)時性的缺點(diǎn),其性能、可靠性等都能滿足電液位置伺服系統(tǒng)控制的要求,在控制領(lǐng)域具有廣泛的應(yīng)用前景。 本文以實(shí)驗(yàn)室的電液位置伺服系統(tǒng)為研究對象,按照系統(tǒng)的控制要求,提出以ARM9(S3C2410)微處理器為核心的控制器對電液位置伺服系統(tǒng)進(jìn)行控制的一種方案,設(shè)計(jì)了一種新型的基于ARM9(S3C2410)微處理器的電液位置伺服控制器。本系統(tǒng)控制器的開發(fā)設(shè)計(jì)中,在以ARM9(S3C2410)微處理器為核心的控制器基礎(chǔ)上,通過外部擴(kuò)展,使得系統(tǒng)控制器具有豐富的硬件資源,開發(fā)了A/D轉(zhuǎn)換電路、D/A(PWM)轉(zhuǎn)換電路、伺服放大電路、串行接口等電路,同時為了使得控制器的程序代碼具有較強(qiáng)的可讀性、可維護(hù)性、可擴(kuò)展性,使用了操作系統(tǒng),通過比較選擇了uC/OS-Ⅱ?qū)崟r內(nèi)核,并成功移植到ARM9(S3C2410)微處理器中,并編寫了A/D、數(shù)字濾波、D/A(PWM)等軟件程序,通過編譯、調(diào)試、驗(yàn)證,程序運(yùn)行正常。在對電液位置伺服系統(tǒng)進(jìn)行控制策略的選擇中,分別采用PID、滑模變結(jié)構(gòu)、模糊自學(xué)習(xí)滑模三種控制策略進(jìn)行仿真比較,得出采用模糊自學(xué)習(xí)滑模控制策略更有利于系統(tǒng)控制。
標(biāo)簽: ARM 微處理器 伺服控制系統(tǒng) 電液位置
上傳時間: 2013-04-24
上傳用戶:sssnaxie
隨著科學(xué)技術(shù)的發(fā)展與公共安全保障需求的提高,視頻監(jiān)控系統(tǒng)在工業(yè)生產(chǎn)、日常生活、警備與軍事方面的應(yīng)用越來越廣泛。采用基于 FPGA 的SOPC技術(shù)、H.264壓縮編碼技術(shù)和網(wǎng)絡(luò)傳輸控制技術(shù)實(shí)現(xiàn)網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng),在穩(wěn)定性、功能、成本與擴(kuò)展性等方面都有著突出的優(yōu)勢,具有重要的學(xué)術(shù)意義與實(shí)用意義, 本課題所設(shè)計(jì)的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)由以Nios Ⅱ?yàn)楹诵牡那度胧綀D像服務(wù)器、相關(guān)網(wǎng)絡(luò)設(shè)備與若干PC機(jī)客戶端組成。嵌入式圖像服務(wù)器實(shí)時采集圖像,采用H.264 編碼算法進(jìn)行壓縮,并持續(xù)監(jiān)聽網(wǎng)絡(luò)。PC機(jī)客戶端可通過網(wǎng)絡(luò)對服務(wù)器進(jìn)行遠(yuǎn)程訪問,接收編碼數(shù)據(jù),使用H.264解碼算法重建圖像并實(shí)時顯示,使監(jiān)控人員有效地掌握現(xiàn)場情況, 在嵌入式圖像服務(wù)器設(shè)計(jì)階段,本文首先進(jìn)行了芯片選型與開發(fā)平臺選擇。然后構(gòu)建圖像采集子系統(tǒng),采用雙緩存乒乓交換的方法設(shè)計(jì)圖像采集用戶自定義模塊。接著設(shè)計(jì)雙Nios Ⅱ架構(gòu)的SOPC系統(tǒng),闡述了雙軟核設(shè)計(jì)中定制連接、內(nèi)存芯片共享、數(shù)據(jù)搬移、通信與互斥的解決方法。同時完成了網(wǎng)絡(luò)服務(wù)器的設(shè)計(jì),采用μC/OS-Ⅱ進(jìn)行多任務(wù)的管理與調(diào)度, H.264視頻壓縮編解碼算法設(shè)計(jì)與實(shí)現(xiàn)是本文的重點(diǎn)。文中首先分析H.264.標(biāo)準(zhǔn),規(guī)劃編解碼器結(jié)構(gòu)。接著設(shè)計(jì)了16×16幀內(nèi)預(yù)測算法,并設(shè)計(jì)宏塊掃描方式,采用兩次判決策略進(jìn)行預(yù)測模式選擇。然后設(shè)計(jì)4×4子塊掃描方式,編寫整數(shù)變換與量化算法程序。熵編碼采用Exp-Golomb編碼與CAVLC相結(jié)合的方案,針對除拖尾系數(shù)之外的非零系數(shù)值編碼子算法,實(shí)現(xiàn)了一種基于表示范圍判別的編碼方法。最后設(shè)計(jì)了網(wǎng)絡(luò)傳輸?shù)拇a流組成格式,并針對編碼算法設(shè)計(jì)相應(yīng)解碼算法。使用VC++完成算法驗(yàn)證,并進(jìn)行測試,觀察不同參數(shù)下壓縮率與失真度的變化。 算法驗(yàn)證完成后,本文進(jìn)行了PC機(jī)客戶端設(shè)計(jì),使其具有遠(yuǎn)程訪問、H.264解碼與實(shí)時顯示的功能。同時將H.264 編碼算法程序移植到NiosⅡ中,并將嵌入式圖像服務(wù)器與若干客戶端接入網(wǎng)絡(luò)進(jìn)行聯(lián)合調(diào)試,構(gòu)建完整的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng), 實(shí)驗(yàn)結(jié)果表明,本系統(tǒng)視頻壓縮率高,監(jiān)控圖像質(zhì)量良好,充分證明了系統(tǒng)軟硬件與圖像編解碼算法設(shè)計(jì)成功。本系統(tǒng)具有成本低、擴(kuò)展性好及適用范圍廣等優(yōu)點(diǎn),發(fā)展前景十分廣闊。
標(biāo)簽: FPGA 264 網(wǎng)絡(luò)視頻監(jiān)控 實(shí)現(xiàn)研究
上傳時間: 2013-08-03
上傳用戶:88mao
自90年代以來,LED顯示屏的設(shè)計(jì)制造和應(yīng)用水平得到日益提高,LED顯示屏經(jīng)歷了從單色、雙色圖文顯示屏,到圖像顯示屏,一直到今天的全彩色視頻顯示屏的發(fā)展過程。在此發(fā)展過程中,無論在器件的性能(超高亮度LED顯示屏及藍(lán)色發(fā)光二極管等)和系統(tǒng)組成(計(jì)算機(jī)化的全動態(tài)顯示系統(tǒng))等方面都取得了長足的進(jìn)步。 LED顯示屏相比與其它的平板顯示器,有其獨(dú)特的優(yōu)越性,比如:可靠性高、使用壽命長、環(huán)境適應(yīng)能力強(qiáng)、性價比高且成本低等特點(diǎn),且隨著全彩屏顯示技術(shù)的日益完善,使得LED顯示屏在許多場合得到廣泛的應(yīng)用。 本文詳細(xì)介紹了利用DVI接口作為視頻LED顯示屏數(shù)據(jù)源,利用查表的方法實(shí)現(xiàn)伽瑪矯正的實(shí)現(xiàn)方案和實(shí)現(xiàn)4096級灰度的LED視頻顯示屏控制系統(tǒng)的設(shè)計(jì)原理。通過對等長時間實(shí)現(xiàn)4096級灰度方案的分析,得到此方案在系統(tǒng)速度和顯示屏的亮度上存在的局限,提出采用變長時間和消影時間相結(jié)合的方案實(shí)現(xiàn)4096級灰度的方案及實(shí)現(xiàn),這是在提高硬件成本以獲得成本,速度和亮度的折中。在此基礎(chǔ)上,提出了用脈沖打散輸出的方法改善LED顯示屏顯示效果,并探討了低幀頻無閃爍LED全彩屏的實(shí)現(xiàn)方法;對一些可以提高LED顯示屏系統(tǒng)技術(shù)的新技術(shù)展開討論,為今后的動態(tài)全彩色LED顯示屏具體實(shí)現(xiàn)打下堅(jiān)實(shí)的理論基礎(chǔ)。
上傳時間: 2013-04-24
上傳用戶:793212294
遠(yuǎn)程控制的目的旨在突破地域和環(huán)境上的限制,對現(xiàn)場設(shè)備的運(yùn)行狀態(tài)及各種參數(shù)進(jìn)行遠(yuǎn)程監(jiān)控。尤其是在現(xiàn)場設(shè)備分布離散、工作環(huán)境惡劣等情況下,遠(yuǎn)程控制技術(shù)的采用實(shí)現(xiàn)了跨地域的集中控制,節(jié)省了人力物力,降低了生產(chǎn)成本,提高了生產(chǎn)率和經(jīng)濟(jì)效益。 本文采用ARM7TDMI系列S3C44BOX嵌入式微處理器和μC/OS—Ⅱ作為系統(tǒng)開發(fā)平臺,研究并完成了操作系統(tǒng)的移植、應(yīng)用程序的編寫和系統(tǒng)的集成測試。在充分理解μC/OS—Ⅱ文件體系結(jié)構(gòu)和移植條件的基礎(chǔ)上,移植了OS_CPU.H、OS_CPU_AASM和OS_CPU_C.C三個文件。自定義了手機(jī)短信的通信格式。應(yīng)用程序的編寫完成了對串口信息的監(jiān)測、讀寫、分析與執(zhí)行。根據(jù)系統(tǒng)功能制定需要被操作系統(tǒng)調(diào)度的任務(wù)及任務(wù)優(yōu)先級。系統(tǒng)調(diào)試主要分為兩個步驟,先于宿主機(jī)上脫機(jī)調(diào)試程序代碼,成功后通過JTAG端口下載到目標(biāo)機(jī)上進(jìn)行在線調(diào)試。 本文將移動通信技術(shù)和嵌入式技術(shù)結(jié)合起來應(yīng)用到遠(yuǎn)程控制系統(tǒng)中。憑借SMS短消息業(yè)務(wù)所具有的操作簡便、收費(fèi)低廉、可靠性高等特點(diǎn)來發(fā)送對遠(yuǎn)程設(shè)備的監(jiān)控指令;嵌入式實(shí)時操作系統(tǒng)的移植則更好地實(shí)現(xiàn)了對監(jiān)控指令的分析與執(zhí)行,提高了系統(tǒng)的執(zhí)行效率。
標(biāo)簽: ARM 嵌入式 遠(yuǎn)程控制 平臺系統(tǒng)
上傳時間: 2013-06-25
上傳用戶:Poppy
文中介紹了一種應(yīng)用于舞臺電腦燈控制系統(tǒng)的高性能步進(jìn)電機(jī)運(yùn)動控制系統(tǒng),以及步進(jìn)電機(jī)的細(xì)分驅(qū)動原理和自適應(yīng)調(diào)速算法。使用細(xì)分驅(qū)動可以顯著地減小步進(jìn)電機(jī)的低頻振動;使用自適應(yīng)調(diào)速法,可以在保證系統(tǒng)的
標(biāo)簽: 性能 步進(jìn)電機(jī) 運(yùn)動控制 系統(tǒng)設(shè)計(jì)
上傳時間: 2013-04-24
上傳用戶:zhang97080564
通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設(shè)用到異步串行接口一般采用專用集成電路實(shí)現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時常不需要使用完整的UART的功能和輔助功能,或者當(dāng)在FPGA上設(shè)計(jì)時,需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍(lán)牙主機(jī)控制器接口則是實(shí)現(xiàn)主機(jī)設(shè)備與藍(lán)牙模塊之間互操作的控制部件。當(dāng)在使用藍(lán)牙設(shè)備的時候尤其是在監(jiān)控場所,接口控制器在控制數(shù)據(jù)與計(jì)算機(jī)的傳輸上就起了至關(guān)重要的作用。 論文針對信息技術(shù)的發(fā)展和開發(fā)過程中的實(shí)際需要,設(shè)計(jì)了一個藍(lán)牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨(dú)使用,也可集成到系統(tǒng)芯片中,并且整個設(shè)計(jì)緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價值。 本設(shè)計(jì)采用TOP-DOWN設(shè)計(jì)方法,整體上分為UART接口和藍(lán)牙主機(jī)控制器接口兩部分。首先根據(jù)UART和藍(lán)牙主機(jī)控制器接口的實(shí)現(xiàn)原理和設(shè)計(jì)指標(biāo)要求進(jìn)行系統(tǒng)設(shè)計(jì),對系統(tǒng)劃分模塊以及各個模塊的信號連接;然后進(jìn)行模塊設(shè)計(jì),設(shè)計(jì)出每個模塊的功能,并用VHDL語言編寫代碼來實(shí)現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對各模塊進(jìn)行功能仿真和時序仿真;最后進(jìn)行硬件驗(yàn)證,在Virtex-II開發(fā)板上對系統(tǒng)進(jìn)行功能驗(yàn)證。實(shí)現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗(yàn)證了結(jié)果,表明設(shè)計(jì)正確,功能良好,符合設(shè)計(jì)要求。
標(biāo)簽: HCIUART FPGA 藍(lán)牙 控制
上傳時間: 2013-04-24
上傳用戶:tianyi223
感應(yīng)加熱電源以其環(huán)保、節(jié)能等優(yōu)點(diǎn)在工業(yè)生產(chǎn)中得到了廣泛的應(yīng)用,逆變控制電路是直接影響感應(yīng)加熱電源能否安全、高效運(yùn)行的關(guān)鍵因素。目前的感應(yīng)加熱裝置很多采用模擬電路控制,而模擬控制電路觸點(diǎn)多,焊點(diǎn)多,系統(tǒng)可靠性低,對一些元件的工藝性要求高,電路中控制參數(shù)不容易進(jìn)行修改,靈活性較差。近年來隨著微處理機(jī)的發(fā)展,數(shù)字式控制精確,軟件設(shè)計(jì)靈活,因而整個控制系統(tǒng)容易實(shí)現(xiàn),在感應(yīng)加熱領(lǐng)域中運(yùn)用數(shù)字式控制已是一個發(fā)展方向。 本文在模擬逆變控制系統(tǒng)的基礎(chǔ)上,在可編程邏輯器件(FPGA)上進(jìn)行了數(shù)字式并聯(lián)逆變控制系統(tǒng)的研究。 首先,本文針對感應(yīng)加熱并聯(lián)逆變控制的數(shù)字化進(jìn)行了詳細(xì)的研究。在參閱國內(nèi)外相關(guān)文獻(xiàn)的基礎(chǔ)上,結(jié)合已有模擬并聯(lián)逆變控制電路的工作原理,設(shè)計(jì)了全數(shù)字鎖相環(huán)、它激轉(zhuǎn)自激掃頻啟動模塊等逆變控制功能模塊,并對各個模塊進(jìn)行了相關(guān)的數(shù)學(xué)分析和功能仿真,結(jié)果證明可以達(dá)到預(yù)定的功能指標(biāo)和設(shè)計(jì)要求。 然后,分析了感應(yīng)加熱電源的整體工作流程,針對模擬控制電路中控制參數(shù)不易進(jìn)行修改、靈活性較差等問題,設(shè)計(jì)了數(shù)據(jù)采集、存儲、顯示等功能模塊,有利于系統(tǒng)的調(diào)試,參數(shù)修改等實(shí)際操作。 最后,以模擬逆變控制策略為基礎(chǔ),分析了數(shù)字控制器的控制要求和策略。由硬件狀態(tài)機(jī)實(shí)現(xiàn)數(shù)字控制器的設(shè)計(jì),完成對整個逆變控制系統(tǒng)的整體控制操作。通過自上而下的總體設(shè)計(jì),將各個部分組合起來,構(gòu)成一個SOC系統(tǒng)。在FPGA集成軟件中進(jìn)行了各部分和整體的仿真驗(yàn)證,結(jié)果證明該設(shè)計(jì)可以完成逆變控制的各項(xiàng)需求和預(yù)定的人機(jī)交互操作。
標(biāo)簽: FPGA 感應(yīng)加熱電源 控制系統(tǒng)
上傳時間: 2013-07-09
上傳用戶:1222
提出通過對分塊圖像的DCT 系數(shù)進(jìn)行動態(tài)范圍壓縮來改進(jìn)傳統(tǒng)的基于DCT 變換的圖像自嵌入水印算法,并結(jié)合灰度變換函數(shù)與JPEG 標(biāo)準(zhǔn)量化表重新設(shè)計(jì)了DCT 系數(shù)碼長分配表,大幅度提升了量化過程保留的圖
上傳時間: 2013-07-28
上傳用戶:小鵬
數(shù)據(jù)采集系統(tǒng)是信號與信息處理系統(tǒng)中不可缺少的重要組成部分,同時也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達(dá)系統(tǒng)以及無線基站系統(tǒng)中的應(yīng)用越來越廣泛。為了能夠滿足目前對軟件無線電接收機(jī)自適應(yīng)性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺上設(shè)計(jì)SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案及實(shí)現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設(shè)計(jì),并且使系統(tǒng)具有了較高的可適應(yīng)性、可擴(kuò)展性和可調(diào)試性。 在時序數(shù)字邏輯設(shè)計(jì)上,充分利用FPGA中豐富的時序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計(jì)數(shù)器等,能夠方便的完成對系統(tǒng)輸入輸出時鐘的精確控制以及根據(jù)系統(tǒng)需要對各處時序延時進(jìn)行修正。 在存儲器設(shè)計(jì)上,采用FPGA片內(nèi)存儲器??筛鶕?jù)系統(tǒng)需要隨時進(jìn)行設(shè)置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調(diào)整。 在傳輸接口設(shè)計(jì)上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過FPGA中的宏功能模塊和IP資源實(shí)現(xiàn)了對這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應(yīng)用于PC端的上層控制軟件。并通過并行接口實(shí)現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機(jī)上完成對系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調(diào)試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實(shí)時準(zhǔn)確的驗(yàn)證了在系統(tǒng)整個傳輸過程中數(shù)據(jù)的正確性和時序性,并極大的降低了用常規(guī)儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設(shè)計(jì)進(jìn)行了詳細(xì)分析,并對每個模塊都給出了精確的仿真結(jié)果。同時,文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計(jì)、并行接口設(shè)計(jì)、PCI接口設(shè)計(jì)、PC端控制軟件設(shè)計(jì)以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計(jì)圖、實(shí)物圖及注釋詳細(xì)的相關(guān)源程序清單。
標(biāo)簽: FPGA 控制 高速數(shù)據(jù) 采集系統(tǒng)
上傳時間: 2013-06-09
上傳用戶:lh25584
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1