亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

自相關函數(shù)

  • matlab中移相變壓器模型

    matlab仿真中移相變壓器的正確連接方式,五相,每相移位12度

    標簽: matlab 移相變壓器 模型

    上傳時間: 2013-07-31

    上傳用戶:萬有引力

  • 改進的圖像自嵌入水印算法及其MATLAB實現(xiàn)

    提出通過對分塊圖像的DCT 系數(shù)進行動態(tài)范圍壓縮來改進傳統(tǒng)的基于DCT 變換的圖像自嵌入水印算法,并結合灰度變換函數(shù)與JPEG 標準量化表重新設計了DCT 系數(shù)碼長分配表,大幅度提升了量化過程保留的圖

    標簽: MATLAB 圖像 水印算法

    上傳時間: 2013-07-28

    上傳用戶:小鵬

  • 1553B總線接口技術研究及FPGA實現(xiàn)

    本論文在詳細研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國外芯片設計的基礎上,結合目前新興的EDA技術和大規(guī)模可編程技術,提出了一種全新的基于FPGA的1553B總線接口芯片的設計方法。 從專用芯片實現(xiàn)的具體功能出發(fā),結合自頂向下的設計思想,給出了總線接口的總體設計方案,考慮到電路的具體實現(xiàn)對結構進行模塊細化。在介紹模擬收發(fā)器模塊的電路設計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結合起來以達到通用接口的功能。同時給出其設計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結果。為了資源的合理利用,對其中相當部分模塊進行復用。在設計過程中采用自頂向下、碼型轉換中的全數(shù)字鎖相環(huán)、通用異步收發(fā)器UART等關鍵技術。本設計使用VHDL描述,在此基礎之上采用專門的綜合軟件對設計進行了綜合優(yōu)化,在FPGA芯片EP1K100上得以實現(xiàn)。通過驗證證明該設計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設計了總線接口芯片測試系統(tǒng),選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發(fā)自收驗證,加入RS232串口調試過程提高測試數(shù)據(jù)的直觀性。驗證的結果表明本文提出的設計方案是合理的。

    標簽: 1553B FPGA 總線接口 技術研究

    上傳時間: 2013-04-24

    上傳用戶:sz_hjbf

  • 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)

    數(shù)據(jù)采集系統(tǒng)是信號與信息處理系統(tǒng)中不可缺少的重要組成部分,同時也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達系統(tǒng)以及無線基站系統(tǒng)中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺上設計SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設計方案及實現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設計,并且使系統(tǒng)具有了較高的可適應性、可擴展性和可調試性。 在時序數(shù)字邏輯設計上,充分利用FPGA中豐富的時序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計數(shù)器等,能夠方便的完成對系統(tǒng)輸入輸出時鐘的精確控制以及根據(jù)系統(tǒng)需要對各處時序延時進行修正。 在存儲器設計上,采用FPGA片內存儲器。可根據(jù)系統(tǒng)需要隨時進行設置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調整。 在傳輸接口設計上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過FPGA中的宏功能模塊和IP資源實現(xiàn)了對這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應用于PC端的上層控制軟件。并通過并行接口實現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準確的驗證了在系統(tǒng)整個傳輸過程中數(shù)據(jù)的正確性和時序性,并極大的降低了用常規(guī)儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結果。同時,文中還在其它章節(jié)詳細介紹了系統(tǒng)的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結果和測試結果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。

    標簽: FPGA 控制 高速數(shù)據(jù) 采集系統(tǒng)

    上傳時間: 2013-06-09

    上傳用戶:lh25584

  • 實時三維信息獲取系統(tǒng)

    三維彩色信息獲取系統(tǒng)目的是獲取對象的三維空間坐標和顏色信息。它是計算機視覺研究的重要內容,也是當前信息科學研究中的一個重要熱點。 本文首先介紹了三維信息獲取技術的意義和實時可重構三維激光彩色信息獲取系統(tǒng)總體方案。該方案合理劃分了系統(tǒng)的圖像處理任務,充分地利用了擁有的硬、軟件資源。闡述了基于FPGA處理器的硬件系統(tǒng)結構及其工作原理和系統(tǒng)工作時序。 本文還研究了圖像處理系統(tǒng)中的數(shù)字邏輯設計,總結出了較完整、規(guī)范化的設計流程和方法,介紹了從圖像處理算法到可編程邏輯器件的規(guī)范化映射方法,總結了在視頻系統(tǒng)中的高級設計技巧,包括并行流水線技術和循環(huán)結構的硬件實現(xiàn)方式等。 為了說明提出的設計方法,本文分析了基于自適應閾值的結構光條紋中心的方向模板快速檢測算法的硬件實現(xiàn)。該算法是把自適應閾值法與可變方向模板法相結合,具有穩(wěn)定性好、精度高、計算簡單、數(shù)據(jù)存儲量小、實現(xiàn)速度快的特點,此外,該方法有利于硬件快速實現(xiàn)。實踐證明這種方法是實用的、有效的。 本文的重點在于研制了具有完全自主知識產權的實時可重構三維激光彩色信息獲取系統(tǒng)中視頻圖像處理專用集成電路。該集成電路是實現(xiàn)系統(tǒng)快速算法的核心,使用現(xiàn)場可編程器FPGA器件EPlK50實現(xiàn)提取激光線、提取人頭輪廓線和提取中心顏色線算法;該集成電路還要實現(xiàn)系統(tǒng)所需的控制邏輯。控制部分包括將視頻采集輸出端口信號轉化為RGB真彩色信號的數(shù)據(jù)鎖存模塊、各FIFO緩存器的輸入輸出控制模塊和系統(tǒng)需要的其它信號控制模塊。提出提取輪廓線快速算法,即由FPGA處理器與主機交互式共同快速完成提取人頭正側影輪廓線算法。該專用集成電路研制是整個實時可重構三維激光彩色信息獲取系統(tǒng)實現(xiàn)的關鍵。

    標簽:

    上傳時間: 2013-07-23

    上傳用戶:lguotao

  • 應用于十萬門FPGA的全數(shù)字鎖相環(huán)設計

    在過去的十幾年間,F(xiàn)PGA取得了驚人的發(fā)展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統(tǒng)性能的重要因素。現(xiàn)在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內的時鐘延時,減小時鐘偏差,本文設計了內置于FPGA芯片中的延遲鎖相環(huán),采用一種全數(shù)字的電路結構,將傳統(tǒng)DLL中的用模擬方式實現(xiàn)的環(huán)路濾波器和壓控延遲鏈改進為數(shù)字方式實現(xiàn)的時鐘延遲測量電路,和延時補償調整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調節(jié)過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設計,實現(xiàn)可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調節(jié)電路的設計,實現(xiàn)可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設計,實現(xiàn)頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。

    標簽: FPGA 應用于 全數(shù)字 鎖相環(huán)

    上傳時間: 2013-07-06

    上傳用戶:LouieWu

  • 自適應回波消除器研究及其FPGA實現(xiàn)

    回波消除器廣泛應用于公用電話交換網(PSTN)、移動通信系統(tǒng)和視頻電話會議系統(tǒng)等多種語音通信領域。在PSTN系統(tǒng)中,由于線路阻抗不匹配,遠端語音信號通過混合線圈時產生一定泄漏,一部分信號又傳回遠端,產生線路回波,回波的存在會嚴重影響語音通信質量。本文主要針對線路回波進行研究,設計并實現(xiàn)了滿足實用要求的基于FPGA平臺的回波消除器。 首先,對回波產生原理和目前幾種常用回波消除算法進行了分析,在研究自適應回波消除器的各個模塊,特別是深入分析各種自適應濾波算法和雙講檢測算法,綜合考慮各種算法的運算復雜度和性能的情況下,這里采用NLMS算法實現(xiàn)自適應回波消除器。針對傳統(tǒng)雙講檢測算法在近端語音幅度較低情況下容易產生誤判的情況,給出一種基于子帶濾波器組的改進雙講檢測算法。 本文首先使用C語言實現(xiàn)回波消除器的各個模塊,其中包括自適應濾波器、遠端檢測、雙講檢測、非線性處理和舒適噪聲產生模塊。經過仿真測試,相關模塊算法能夠有效提高回波消除器性能。在此基礎上,本文使用硬件描述語言Veillog HDL,在QuartusⅡ和ModelSim軟件平臺上實現(xiàn)各功能模塊,并通過模塊級和系統(tǒng)級功能仿真以及時序仿真驗證,最終在現(xiàn)場可編程門陣列(Field Programmable Gate Arrav,F(xiàn)PGA)平臺上實現(xiàn)回波消除系統(tǒng)。本文詳細闡述了基于FPGA的設計流程與設計方法,并描述了自適應濾波器、基于分布式算法FIR濾波器、除法器和有限狀態(tài)機的設計過程。 根據(jù)ITU-T G.168標準提出的測試要求,本文塒基于FPGA設計實現(xiàn)的自適應回波消除系統(tǒng)進行大量主客觀測試。經過測試,各項性能指標均達到或超過G.168標準的要求,具有良好的回波消除效果。

    標簽: FPGA 回波 消除器

    上傳時間: 2013-06-18

    上傳用戶:qwe1234

  • OFDM發(fā)射機系統(tǒng)的FPGA設計

    無線局域網是計算機網絡技術和無線通信技術相結合的產物,是利用無線媒介傳輸信息的計算機網絡。在無線通信信道中,由于多徑時延不可避免地存在符號間干擾,正交頻分復用(OFDM)作為一種可以有效對抗符號間干擾(ISI)和提高頻譜利用率的高速傳輸技術,引起了廣泛關注。在無線局域網(WLAN)系統(tǒng)中,OFDM調制技術已經被采用作為其物理層標準,并且公認為是下一代無線通信系統(tǒng)中的核心技術。基于IEEE802.11a的無線局域網標準的物理層采用了OFDM技術,能有效的對抗多徑信道衰落,達到54Mbps的速度,而未來而的IEEE802.11n將達到100Mbps的高速。因此,研發(fā)以OFDM為核心的原型機研究非常有必要。 本文在深入理解OFDM技術的同時,結合相應的EDA工具對系統(tǒng)進行建模并基于IEEE802.11a物理層標準給出了一種OFDM基帶發(fā)射機系統(tǒng)的FPGA實現(xiàn)方案。整個設計采用目前主流的自頂向下的設計方法,由總體設計至詳細設計逐步細化。在系統(tǒng)功能模塊的FPGA實現(xiàn)過程中,針對Xilinx一款160萬門的Spartan-3E XCS1600E芯片,依照:IEEE802.11a幀格式,對發(fā)射機系統(tǒng)各個模塊進行了詳細設計和仿真: (1)訓練序列生成模塊,包括長,短訓練序列; (2)信令模塊,包括卷積編碼,交織,BPSK調制映射; (3)數(shù)據(jù)模塊,包括加擾,卷積編碼,刪余,交織,BPSK/QPSK/16QAM/64QAM調制映射; (4)OFDM處理部分,包括導頻插入,加循環(huán)前綴,IFFT處理; (5)對整個發(fā)射處理部分聯(lián)調,并給出仿真結果另外,還完成了接收機部分模塊的FPGA設計,并給出了相應的頂層結構與仿真波形。最后提出了改進和進一步開發(fā)的方向。

    標簽: OFDM FPGA 發(fā)射機

    上傳時間: 2013-04-24

    上傳用戶:李彥東

  • 16QAM調制解調器設計與FPGA實現(xiàn)

    本文將高效數(shù)字調制方式QAM和軟件無線電技術相結合,在大規(guī)模可編程邏輯器件FPGA上對16QAM算法實現(xiàn)。在當今頻譜資源日趨緊缺的情況下有很大現(xiàn)實意義。 論文對16QAM軟件實現(xiàn)的基礎理論,帶通采樣理論、變速率數(shù)字信號處理相關抽取內插技術做了推導和分析;深入研究了軟件無線電核心技術數(shù)字下變頻原理和其實現(xiàn)結構;對CIC、半帶等高效數(shù)字濾波器原理結構和性能作了研究;16QAM調制和解調系統(tǒng)設計采用自項向下設計思想;采用硬件描述語言VerilogHDL在EDA工具QuartusII環(huán)境下實現(xiàn)代碼輸入;對系統(tǒng)調試采用了算法仿真和在系統(tǒng)實測調試相結合方法。 論文首先對16QAM調制解調算法進行系統(tǒng)級仿真,并對實現(xiàn)的各模塊的可行性仿真驗證,在此基礎上,完成了調制端16QAM信號的時鐘分頻模塊、串并轉換模塊、星座映射、8倍零值內插、低通濾波以及FPGA和AD9857接口等模塊;解調器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實現(xiàn)了16QAM調制器;給出了中頻信號時域測試波形和頻譜圖。本系統(tǒng)在200KHz帶寬下實現(xiàn)了512Kbps的高速數(shù)據(jù)數(shù)率傳輸。論文還對增強型數(shù)字鎖相環(huán)EPLL的實現(xiàn)結構進行了研究和性能分析。

    標簽: FPGA QAM 16 調制

    上傳時間: 2013-07-29

    上傳用戶:hwl453472107

  • 基于FPGA的全數(shù)字鎖相環(huán)的設計

    隨著現(xiàn)代集成電路技術的發(fā)展,鎖相環(huán)已經成為集成電路設計中非常重要的一個部分,所以對鎖相環(huán)的研究具有積極的現(xiàn)實意義。然而傳統(tǒng)的鎖相環(huán)大多是數(shù)模混合電路,在工藝上與系統(tǒng)芯片中的數(shù)字電路存在兼容問題。因此設計一...

    標簽: FPGA 全數(shù)字 鎖相環(huán)

    上傳時間: 2013-06-09

    上傳用戶:mosliu

主站蜘蛛池模板: 云阳县| 夏邑县| 青岛市| 安化县| 志丹县| 沅陵县| 建平县| 哈密市| 内江市| 长宁县| 宁乡县| 海门市| 阿瓦提县| 前郭尔| 历史| 赤壁市| 东阿县| 阳城县| 黄梅县| 东乡族自治县| 青浦区| 丹东市| 固安县| 荔浦县| 福泉市| 灵石县| 冕宁县| 报价| 静宁县| 苍梧县| 汝阳县| 高台县| 新化县| 腾冲县| 杭州市| 明光市| 郁南县| 三明市| 体育| 全南县| 常州市|