亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

與非門電路

  • 透過(guò)電腦觀察紅外線和無(wú)線波形,有線路圖,自己做

    透過(guò)電腦觀察紅外線和無(wú)線波形,有線路圖,自己做

    標(biāo)簽: 波形

    上傳時(shí)間: 2014-01-13

    上傳用戶:lvzhr

  • Computer Networks 4th Ed 學(xué)習(xí)電腦網(wǎng)路的實(shí)用原文書(shū)

    Computer Networks 4th Ed 學(xué)習(xí)電腦網(wǎng)路的實(shí)用原文書(shū)

    標(biāo)簽: Computer Networks 4th Ed

    上傳時(shí)間: 2013-12-18

    上傳用戶:磊子226

  • 演算法是指利用電腦解決問(wèn)題所需要的具體方法和步驟。本書(shū)介紹電腦科學(xué)中重要的演算法及其分析與設(shè)計(jì)技術(shù)

    演算法是指利用電腦解決問(wèn)題所需要的具體方法和步驟。本書(shū)介紹電腦科學(xué)中重要的演算法及其分析與設(shè)計(jì)技術(shù),熟知這些演算法,才能有效的使役電腦為我們服務(wù)。

    標(biāo)簽: 算法

    上傳時(shí)間: 2017-06-09

    上傳用戶:爺?shù)臍赓|(zhì)

  • ucos for 8051 可在at89c5x用rs232與電腦連線

    ucos for 8051 可在at89c5x用rs232與電腦連線

    標(biāo)簽: ucos 8051 for 232

    上傳時(shí)間: 2017-06-25

    上傳用戶:hopy

  • Linux網(wǎng)絡(luò)編程I/O多路復(fù)用的解決方案:非阻塞方式 fcntl函數(shù)實(shí)現(xiàn) fcntl.c

    Linux網(wǎng)絡(luò)編程I/O多路復(fù)用的解決方案:非阻塞方式 fcntl函數(shù)實(shí)現(xiàn) fcntl.c

    標(biāo)簽: fcntl Linux 網(wǎng)絡(luò)編程 多路復(fù)用

    上傳時(shí)間: 2014-01-10

    上傳用戶:wang0123456789

  • 龍族全部地圖端口(地圖全開(kāi)的Mapserver),path的路徑請(qǐng)按照自己電腦上的路徑設(shè)置

    龍族全部地圖端口(地圖全開(kāi)的Mapserver),path的路徑請(qǐng)按照自己電腦上的路徑設(shè)置

    標(biāo)簽: Mapserver path 端口

    上傳時(shí)間: 2017-08-02

    上傳用戶:han_zh

  • 簡(jiǎn)易的聊天室,對(duì)java網(wǎng)路程式設(shè)計(jì)的初學(xué)者是很好的入門

    簡(jiǎn)易的聊天室,對(duì)java網(wǎng)路程式設(shè)計(jì)的初學(xué)者是很好的入門

    標(biāo)簽: java 程式

    上傳時(shí)間: 2014-01-01

    上傳用戶:wys0120

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-10-22

    上傳用戶:pei5

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-11-17

    上傳用戶:cjf0304

  • 有許多是考研要用的!三路歸并算法

    有許多是考研要用的!三路歸并算法,快速排序的非遞歸算法,無(wú)向連通圖的非遞歸的深度優(yōu)先遍歷等,,希望大家用得著

    標(biāo)簽: 算法

    上傳時(shí)間: 2014-01-01

    上傳用戶:wang5829

主站蜘蛛池模板: 新干县| 宁陵县| 襄汾县| 射洪县| 丰镇市| 西贡区| 喜德县| 扬中市| 昭觉县| 梁山县| 偏关县| 阳城县| 牙克石市| 拜城县| 比如县| 普陀区| 肇源县| 怀安县| 洪泽县| 曲松县| 修水县| 休宁县| 贞丰县| 韩城市| 阿合奇县| 天峻县| 北辰区| 永川市| 富平县| 东海县| 疏勒县| 砚山县| 施秉县| 和林格尔县| 北安市| 红原县| 鄂尔多斯市| 怀集县| 金山区| 白城市| 三明市|