電子功能模件是機電產品的基本組成部分,其水平高低直接決定整個機電產品的工作質量。當前PCB自動測試系統大多為歐美產品,價格相當昂貴,遠遠超出我國中小電子企業的承受能力。為了提高我國中小企業電子設備的競爭力,本課題研發了適合于我國中小企業、價格低廉、使用方便的PCB路內測試系統。 本文首先詳細介紹了PCB各種檢測技術的原理和特點,然后根據本課題面向的用戶群和他們對PCB測試的需求,組建PCB內測試系統。本系統基于虛擬儀器設計思想,以PCB上模擬電子器件、組合邏輯電路及由其構成的功能模塊等為被測對象,包括路內測試儀、邏輯分析單元、信號發生器、高速數據采集器、多路通道掃描器及針床。其中:路內測試儀對不同被測對象選擇不同測試方法,采用電位隔離法實現了被測對象與PCB上其他元器件的隔離,并采用自適應測試方法提高測試結果的準確度。邏輯分析單元主要采用反向驅動技術測試常見的組合邏輯電路。信號發生器能同時產生兩路正弦波、方波、斜波、三角波等常用波形。數據采集器能同時采集四路信號,以USB接口與主機通訊。多路通道掃描器采用小型繼電器陣列來實現,可擴展性好。針床采用新型夾具,既保證接觸性能,又不至破壞觸點。 實踐表明,本系統能對常用電子功能模件進行自動測試,基本達到了預期目標。
上傳時間: 2013-06-06
上傳用戶:klds
各類交流電源在產品開發過程中都需要進行長時間的帶載測試,以檢驗其電氣性能。傳統使用電阻、電感和電容這類無源元件作為負載的測試方法存在參數調節不方便、發熱量大、耗能等諸多缺點。為克服傳統測試方法的不足,本文研究了一種帶能量回饋功能的交流電子負載裝置,采用交直交變換結構,由具有公共直流母線的兩級電壓型PWM整流器組成。通過控制前級PWM整流器的輸入功率因數,在其輸入端模擬不同阻抗特性的負載;后級PWM整流器工作在并網逆變狀態,將被測試電源發出的電能回饋至電網進行循環利用。 交流電子負載屬于一種測試設備,需要實現用戶交互、通訊、監控等功能,因此采用了以DSP芯片為核心的數字控制方案。本文首先探討了數字控制技術對變換器性能的影響,重點討論了當數字脈寬調制器精度不足時會引起輸出產生極限環振蕩的問題。分析了極限環振蕩產生的原因,并以BUCK、BOOST和BUCK-BOOST三種基本變換器的數字控制器設計為例,推導出了為避免極限環振蕩,數字脈寬調制器應滿足的最小精度要求。在MATLAB中建立了數字控制器的仿真模型,設計了一臺數字控制BUCK變換器實驗樣機,仿真和實驗結果驗證了理論分析的正確性。 根據處理電能方式的不同,交流電子負載可分為能量消耗型和能量回饋型兩大類。本文首先針對交流電源產品的功能性測試應用場合,提出了一種新的能量消耗型交流電子負載結構和相應的控制方法。然后重點介紹了能量回饋型交流電子負載的工作原理及其控制策略。分析了功率電路中主要元件參數的選取方法。其中,對工作在任意功率因數情況下的單相PWM整流器中交流濾波電感的取值作了重點討論。在Saber軟件中建立了系統的仿真模型,設計了一臺以TMS320F2812 DSP芯片為控制核心的能量回饋型交流電子負載原理樣機,仿真和實驗結果驗證了系統方案的可行性和正確性。最后針對交流電子負載的并網能量回饋功能,初步分析了一種基于正反饋思想的并網系統孤島檢測方法,并進行了仿真驗證。
上傳時間: 2013-07-29
上傳用戶:zlf19911217
隨著煤炭、石油和天然氣等化石燃料迅速消耗,以及由此帶來的能源危機與環境污染日益加劇,近年來世界各國都在積極尋找和開發新的、清潔、安全可靠的可再生能源。太陽能具有取之不盡、用之不竭和清潔安全等特點,是理想的可再生能源。20世紀70年代后,太陽能光伏發電在世界范圍內受到高度重視并取得了長足進展。太陽能光伏發電技術作為太陽能利用的一個重要組成部分,并被認為是二十一世紀最具發展潛力的一種發電方式。太陽能光伏發電系統的研究對于緩解能源危機、減少環境污染以及減小溫室效應具有重要的意義。 由于太陽能電池陣列是光伏發電系統的核心部件和能源供給部分,因此在光伏發電系統仿真模型的研究中,太陽電池陣列仿真模型的研究至關重要。本文根據硅太陽電池的工程用數學模型建立了太陽能電池陣列的MATLAB仿真模型,分析了太陽輻射強度和溫度對太陽電池陣列仿真模型精度的影響,提出了在不同太陽輻射強度時參數的優化設計計算公式,并將仿真結果與實際太陽電池陣列的測量結果進行了比較。 基于太陽能電池陣列的仿真模型,本文建立了太陽能光伏發電系統最大功率點跟蹤MATLAB仿真模型,并對兩種常用最大功率點跟蹤方法進行了仿真比較研究,驗證了理論分析的正確性。 本文針對目前應用廣泛的太陽能獨立光伏發電系統進行了研究,對系統中常用的DC/DC變換器拓撲及其優缺點進行了總結,并研究了一種新的帶有雙向變換器的太陽能獨立光伏發電系統,對其主電路參數進行了設計,完成了基于TMS320F2812 DSP控制系統的硬件電路設計和軟件設計。
上傳時間: 2013-04-24
上傳用戶:sclyutian
作為一個自然不穩定系統,倒立擺一直被用作實時控制系統實驗的控制設備。通過對它的研究不僅可以解決控制中的理論問題,還能將控制理論涉及的三個主要基礎學科:力學、數學和電學(包含計算機)進行有機的綜合應用。此外,在近代機械控制系統中,如航空航天上直升飛機、火箭發射、衛星發射及生活中的做體操、花樣滑冰、單輪騎車等等,都存在類似于倒立擺的穩定控制問題。因此實現倒立擺系統穩定控制的研究對實際工程和現實生活有非常重要的意義。 本論文的主要目標是設計和建造一個基于數字信號處理器(DSP)的計算機控制系統來控制倒立擺的平衡。論文中用到的控制理論主要是線性控制理論和反饋控制理論。 本文首先對倒立擺的背景和研究現狀作了總體介紹,簡要的闡述了常見的控制算法。隨后詳細介紹了利用牛頓第二定律及相關的動力學原理建立一級和二級倒立擺的數學模型,并用MAILAB對倒立擺的運動特性進行了仿真。然后研究倒立擺系統的各種控制策略,比較了各種控制方法的效果。 本論文還設計了基于DSP的計算機控制系統。詳細介紹了DSP硬件電路設計和外圍電路設計,用C和匯編語言編寫了系統的控制程序。 最后,對本論文進行了總結,對下一步要進行的工作提出了自己的設想。 整個論文的完成以一定的理論為基礎,既有數學模型的分析與推導,方法理論的探討,又有實際控制系統設計過程,而且研究對象相當典型。本文所完成的工作,既可以作為現代控制理論的教學實驗,對于具有類似模型的其他裝置如兩足機器人的研究也有一定的借鑒作用。
上傳時間: 2013-04-24
上傳用戶:huyanju
近年來隨著用電設備對供電電源的性能和可靠性要求越來越高,不間斷供電系統(UPS)得到了廣泛應用。UPS模塊化并聯可實現大容量供電和冗余供電,是提高UPS容量和可靠性的一條重要途徑,因而被公認為當今逆變技術發展的重要方向之一。 本文主要致力于無輸出隔離變壓器的逆變器并聯系統環流特性及其并聯控制實現的研究。首先探討了基于電壓電流雙閉環控制的逆變器控制設計方法,在確定雙閉環控制逆變器閉環傳遞函數并了解其等效輸出阻抗特性的基礎上,建立了基于等效輸出阻抗的并聯系統模型分析其環流特性,并提出了一種新的基于有功功率和無功功率的逆變器并聯控制方案,包括:基準電壓相位和幅值的調整,PI控制參數設計,有功和無功功率計算,逆變輸出電壓同步鎖相等。此外本文還特別討論了雙閉環控制逆變器輸出電壓直流分量產生原因,提出了逆變器輸出電壓直流分量檢測與高精度數字調節方法,研究了雙閉環控制逆變器并聯系統直流環流產生原因及其檢測與抑制方法。最后通過實驗和實驗波形驗證本文所介紹的逆變器并聯控制方案的可行性。
上傳時間: 2013-04-24
上傳用戶:ljthhhhhh123
本文以電機控制DSPTMS320LF2407為核心,結合相關外圍電路,運用新型SVPWM控制方法,設計電梯專用變頻器。為了達到電梯專用變頻器大轉矩、高性能的要求,在硬件上提高系統的實時性、抗干擾性和高精度性;在軟件上采用新型SVPWM控制方法,以消除死區的負面影響,另外單神經元PID控制器應用于速度環,對速度的調節作用有明顯改善。通過軟硬件結合的方式,改善電機輸出轉矩,使電梯控制系統的性能得到提高。 系統主電路主要由三部分組成:整流部分、中間濾波部分和逆變部分,分別用6RI75G-160整流橋模塊、電解電容電路和7MBP50RA120IPM模塊實現。并設計有起動時防止沖擊電流的保護電路,以及防止過壓、欠壓的保護電路。其中,對逆變模塊IPM的驅動控制是控制電路的核心,也是系統實現的主要部分。控制電路以DSP為核心,由IPM驅動隔離控制電路、轉速位置檢測電路、電流檢測電路、電源電路、顯示電路和鍵盤電路組成。對IPM驅動、隔離、控制的效果,直接影響系統的性能,反映了變頻器的性能,所以這部分是改善變頻器性能的關鍵部分。另外,本課題擬定的被控對象是永磁同步電動機(PMSM),要對系統實現SVPWM控制,依賴于轉子位置的準確、實時檢測,只有這樣,才能實現正確的矢量變換,準確的輸出PWM脈沖,使合成矢量的方向與磁場方向保持實時的垂直,達到良好的控制性能,因此,轉子位置檢測是提高變頻器性能的一個重要環節。 系統采用的控制方式是SVPWM控制。本文從SVPWM原理入手,分析了死區時間對SVPWM控制的負面作用,采用了一種新型SVPWM控制方法,它將SVPWM的180度導通型和120度導通型結合起來,從而達到既可以消除死區影響,又可以提高電源利用率的目的。另外,在速度調節環節,采用單神經元PID控制器,通過反復的仿真證明,在調速比不是很大的情況下,其對速度環的調節作用明顯優于傳統PID控制器。 通過實驗證明,系統基本上達到高性能的控制要求,適合于電梯控制系統。
上傳時間: 2013-05-21
上傳用戶:trepb001
本文在分析了嵌入式技術及控制系統的發展概況后,首先對現場總線,主要是CAN總線的技術特點進行了全面的介紹,并重點對CAN總線網絡中數據傳輸的實時性問題及改善的方案進行了分析和研究。之后利用嵌入式技術實現了基于CAN總線的網絡測控系統。該系統的主控節點,即ARM平臺采用32位的嵌入式處理器AR2M和嵌入式實時操作系統μC/OS-Ⅱ來實現,并在該平臺上完成了系統多任務的建立,包括與底層CAN網絡的通信、液晶顯示輸出和嵌入式Web服務器等。 論文共分六章。第一章介紹了控制系統的發展過程、嵌入式技術及其發展現狀,并引出了課題的背景和研究意義,給出了主要研究內容。第二章著重介紹了CAN現場總線技術,并對其工作原理和CAN總線系統的實時性進行了分析。第三章論述了CAN總線測控網絡的實現以及CAN測控網絡與Internet集成的必要性,并給出了本文的系統設計方案、工作原理和組成。第四章論述了基于CAN總線的嵌入式測控系統的設計與實現,詳細闡述了系統的硬件、軟件設計思路和實現方法。硬件方面,介紹了硬件平臺中的主處理器LPC2292和整個硬件邏輯模塊。軟件設計上實現了μC/OS-Ⅱ實時操作系統在ARM7上的移植,并完成了嵌入式系統下多任務的建立。第五章介紹了以QXLPC-Ⅲ過程控制系統為應用對象,進行的實際應用實驗,該實驗對被控過程的部分物理量進行了檢測,驗證了本方案的可行性。第六章對全文進行了總結,給出了有待進一步研究的問題,并對后續工作進行了展望。
上傳時間: 2013-06-03
上傳用戶:zttztt2005
串口控件使用說明 本程序使用VC6.0的通用串口控件MSCOMM32.OCX來對發送到串口的數據進行采集處理。主要使用方法 串口設置:m_Comm.SetSettings(“波特率,校驗方式,數據位數,停止位數”) 取串口數據:m_Comm.GetInput() 你只首先要確定一個mscomm32.ocx控件在system目錄下并且該控件已經被windows注冊,本程序才能正常運行。
上傳時間: 2013-04-24
上傳用戶:aappkkee
隨著計算機網絡與嵌入式控制技術的迅速發展,作為傳統運輸行業的鐵路系統對此也有了新的要求,列車通信網絡應運而生。經過多年的發展,國際電工委員會(IEC)為了規范列車通信網絡,于1999年通過了IEC61375-1標準。該標準將列車通信網絡分為兩條總線:絞線式列車總線(WTB)和多功能車輛總線(MVB)。MVB是一個標準通信介質,為掛在其上的設備傳輸和交換數據。而多功能車輛總線控制器(MVBC)是MVB與MVB實際物理層之間的接口,其主要實現MVB數據鏈路層的功能。由于該項關鍵技術仍被國外公司壟斷,因此開發具有自主知識產權的MVBC迫在眉睫。 鑒于上述原因,本文深入研究了IEC61375-1標準。根據MVBC的技術特點,本文提出了使用FPGA來實現其具體功能的方案。掛在MVB總線上的設備分為五類,他們的功能各不相同。而支持4類設備的MVBC具有設備狀態、過程數據、消息數據通信和總線管理功能,并且兼容2類和3類設備。本文的目的就是用FPGA實現支持4類設備的MVBC。 本文采用自頂向下的設計方法。整個MVBC主要劃分為:編碼模塊、譯碼模塊、冗余控制模塊、報文分析單元、通信存儲控制器、主控制單元、地址邏輯模塊。在整個開發流程中,使用Xilinx的ISE集成開發環境。使用Verilog HDL硬件描述語言對上述各個模塊進行RTL級描述,并用Synplify Pro進行綜合。最后,在ModelSim中對各個模塊進行了布線后仿真和驗證。 在實驗室條件下,通過嚴格的仿真驗證后,其結果證明了本文設計的模塊達到了IEC61375-1標準的要求。因此,用FPGA實現MVBC這一方案具有可操作性。 關鍵詞:列車通信網;多功能車輛總線;多功能車輛總線控制器;現場可編程門陣列
上傳時間: 2013-07-18
上傳用戶:wxhwjf
高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent 33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。 在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。 關鍵詞:ADC測試;并行;參數評估;FPGA;FFT
上傳時間: 2013-07-11
上傳用戶:tdyoung