30152nh文件閱讀器,nh文件瀏覽器下載
上傳時(shí)間: 2013-06-30
上傳用戶(hù):shinesyh
本文基于數(shù)據(jù)驅(qū)動(dòng)原理提出并用 FPGA 實(shí)現(xiàn)了MPEG-2 MP@HL 的視頻解碼器。該解碼器中的各個(gè)模塊具有高內(nèi)聚,低耦合的特點(diǎn)。只要各個(gè)模塊符合數(shù)據(jù)驅(qū)動(dòng)的工作方式,模塊就能自我正常工作。由
上傳時(shí)間: 2013-06-19
上傳用戶(hù):y562413679
該論文討論如何采用一種串行無(wú)逆的Berlekamp-Massey(BM)算法,設(shè)計(jì)應(yīng)用于DVB系統(tǒng)中的RS(204,188)信道編碼/解碼電路,并通過(guò)FPGA的驗(yàn)證.RS解碼器的設(shè)計(jì)采用無(wú)逆BM算法,并利用串行方式來(lái)實(shí)現(xiàn),不僅避免了求逆運(yùn)算,而且只需用3個(gè)有限域乘法器就可以實(shí)現(xiàn),大大的降低了硬件實(shí)現(xiàn)的復(fù)雜度,并且因?yàn)樵谟布?shí)現(xiàn)上,采用了3級(jí)流水線(pipe-line)的處理結(jié)構(gòu).RS編碼器的設(shè)計(jì)中,利用有限域常數(shù)乘法器的特性對(duì)編碼電路進(jìn)行優(yōu)化.這些技術(shù)的采用大大的提高了RS編/解碼器的效率,節(jié)省了RS編/解碼器所占用資源.
上傳時(shí)間: 2013-08-05
上傳用戶(hù):BOBOniu
stc12c5a60s2系列仿真器使用說(shuō)明書(shū)
上傳時(shí)間: 2013-06-28
上傳用戶(hù):徐孺
easy,51pro,3.0編程器在2.0的基礎(chǔ)上增加了更多的芯片器件
上傳時(shí)間: 2013-07-25
上傳用戶(hù):qazwsc
本文介紹了DTMF 解碼芯片MT8870 的功能和特點(diǎn),給出了在解碼器中與89C51 單片機(jī)的接口電路,說(shuō)明了解碼器的工作原理抗干擾措施。關(guān)鍵詞:?jiǎn)纹瑱C(jī)抗干擾 DTMF 解碼監(jiān)控
上傳時(shí)間: 2013-05-17
上傳用戶(hù):tuilp1a
高速光電隔離器6N137應(yīng)用,高頻PWM輸出隔離器件
上傳時(shí)間: 2013-04-24
上傳用戶(hù):907070592
無(wú)線局域網(wǎng)(WLAN,Wireless Local Area Network)是未來(lái)移動(dòng)通信系統(tǒng)的重要組成部分.為了滿(mǎn)足用戶(hù)高速率、方便靈活的接入互聯(lián)網(wǎng)的需求,WLAN的研究和建設(shè)正在世界范圍內(nèi)如火如荼的展開(kāi).由于擺脫了有線連接的束縛,無(wú)線局域網(wǎng)具有移動(dòng)性好、成本低和不會(huì)出現(xiàn)線纜故障等特點(diǎn).該文對(duì)無(wú)線局域網(wǎng)的主流協(xié)議IEEE 802.11a的物理層實(shí)現(xiàn)技術(shù)進(jìn)行了系統(tǒng)的研究和分析,并采用可編程ASIC器件FPGA,設(shè)計(jì)實(shí)現(xiàn)了物理層基帶處理的關(guān)鍵模塊,為今后形成具有自主知識(shí)產(chǎn)權(quán)的IP核奠定了基礎(chǔ).該文研究?jī)?nèi)容得到了天津市信息化辦公室"寬帶無(wú)線局域網(wǎng)關(guān)鍵技術(shù)研究"項(xiàng)目經(jīng)費(fèi)的支持.該文在對(duì)IEEE 802.11a協(xié)議深入研究的基礎(chǔ)上,提出了物理層的實(shí)現(xiàn)方案和功能模塊劃分.重點(diǎn)研究了實(shí)現(xiàn)基帶處理的關(guān)鍵模塊:FIR濾波器、卷積碼編碼器以及(2,1,7)Viterbi譯碼器的實(shí)現(xiàn)算法和硬件結(jié)構(gòu).在Viterbi譯碼器的設(shè)計(jì)中,
標(biāo)簽: Viterbi 80211a 80211 IEEE
上傳時(shí)間: 2013-06-19
上傳用戶(hù):xinzhch
并網(wǎng)逆變器并網(wǎng)逆變器并網(wǎng)逆變器并網(wǎng)逆變器
標(biāo)簽: 并網(wǎng)逆變器
上傳時(shí)間: 2013-04-24
上傳用戶(hù):jyycc
在通信系統(tǒng)中,人們一直致力于信息傳輸?shù)挠行院涂煽啃缘难芯?,信道糾錯(cuò)編碼技術(shù)一直是人們研究的重點(diǎn)。1993年,Turbo碼的提出,以其接近Shannon極限的優(yōu)異的譯碼性能在編碼界引起了轟動(dòng),并成為研究糾錯(cuò)編碼的熱點(diǎn)課題。經(jīng)過(guò)十幾年的研究和發(fā)展,目前,Turbo碼已經(jīng)走向了實(shí)用化的道路,如何用硬件實(shí)現(xiàn)有效的Turbo碼編譯碼器成為了人們研究的重點(diǎn)。 論文以基于FPGA實(shí)現(xiàn)Turbo碼譯碼器為研究目標(biāo),首先分析了Turbo碼的基本編譯碼原理和3GPP標(biāo)準(zhǔn)的Turbo碼編碼結(jié)構(gòu)和交織算法。然后重點(diǎn)分析了MAP譯碼算法,Log-MAP譯碼算法和:Max-Log-MAP譯碼算法,并對(duì)三種譯碼算法進(jìn)行了詳細(xì)的理論推導(dǎo)和計(jì)算復(fù)雜度的定量分析比較,對(duì)影響Turbo碼譯碼性能的主要因素進(jìn)行了MATLB仿真分析。 論文在深入分析比較上述三種譯碼算法的基礎(chǔ)之上,選擇Max-Log-MAP譯碼算法進(jìn)行了Turbo碼譯碼器的FPGA設(shè)計(jì)實(shí)現(xiàn)。主要針對(duì)FPGA實(shí)現(xiàn)的數(shù)據(jù)量化、定點(diǎn)數(shù)據(jù)表示方式、Max-Log-MAP算法子譯碼器關(guān)鍵運(yùn)算單元的FPGA設(shè)計(jì)和基于3GPP標(biāo)準(zhǔn)的Turbo碼譯碼器的內(nèi)交織的FPGA設(shè)計(jì)進(jìn)行了深入研究,完成了固定譯碼長(zhǎng)度的Turbo碼譯碼器的FPGA設(shè)計(jì)實(shí)現(xiàn),并利用ModelSim和MATLAB分別對(duì)譯碼器進(jìn)行了功能時(shí)序驗(yàn)證和FPGA定點(diǎn)仿真測(cè)試。
上傳時(shí)間: 2013-07-09
上傳用戶(hù):caixiaoxu26
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1