亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

設(shè)計(jì)自動(dòng)化

  • Multisim中自定義元器件

    關于multisim如何自定義元器件

    標簽: Multisim 自定義 元器件

    上傳時間: 2013-10-14

    上傳用戶:zw380105939

  • 負反饋放大電路自激的概念

      負反饋放大電路之所以能夠產生自激振蕩,是因為在放大電路中存在 RC 環節。于是在放大電路的高頻或低頻段會產生附加相移DjAF ,如DjAF的足夠大,使負反饋變成正反饋。

    標簽: 負反饋 放大電路

    上傳時間: 2014-01-26

    上傳用戶:lizhen9880

  • 【開源】線性CCD自適應性算法攻略

    【開源】線性CCD自適應性算法攻略

    標簽: CCD 開源 線性 算法

    上傳時間: 2013-10-23

    上傳用戶:forzalife

  • 斬波穩定(自穩零)精密運算放大器

    要想獲得最低的失調和漂移性能,斬波穩定(自穩零)放大器可能是唯一的解決方案。最好的雙極性放大器的失調電壓為25 V,漂移為0.1 V/ºC。斬波放大器盡管存在一些不利影響,但可提供低于5 V的失調電壓,而且不會出現明顯的失調漂移,

    標簽: 斬波穩定 精密 運算放大器

    上傳時間: 2013-12-25

    上傳用戶:z754970244

  • protel99se漢化菜單帶英文完整版

    這個文件只是漢化了PROTEL99SE的菜單文件帶英文的,比較適合初學者,把它解壓放在系統盤WINDOWS目錄下,注意要先關掉PROTEL99SE軟件,再覆蓋掉原文件,網上也有很多漢化菜單的文件,但功能都不齊全,這個是本人自己修改過來的,包括板層設置,材料清單等功能都很齊全,和大家分享!

    標簽: protel 99 se 漢化

    上傳時間: 2013-12-18

    上傳用戶:aa17807091

  • Protel 自定義Title Block方法

    Protel 自定義Title Block方法

    標簽: Protel Block Title 自定義

    上傳時間: 2014-12-24

    上傳用戶:yl1140vista

  • Multisim_11.0詳細的_安裝+漢化+破解_全過程

    Multisim_11.0詳細的_安裝+漢化+破解_全過程

    標簽: Multisim 11.0 漢化 破解

    上傳時間: 2013-10-29

    上傳用戶:gxmm

  • Protel99SE 全部漢化包-SP6-CH

    徹底解決99在以往不能完全漢化的問題,全面實現漢化,具體到每個對話框和工作表,對初學者和英文不好的用戶非常實用,也非常簡單! 用過的,麻煩頂一下我,或加一點分,謝謝啦!

    標簽: Protel 99 CH SE

    上傳時間: 2013-10-08

    上傳用戶:1079836864

  • PCB被動組件的隱藏特性解析

    PCB 被動組件的隱藏特性解析 傳統上,EMC一直被視為「黑色魔術(black magic)」。其實,EMC是可以藉由數學公式來理解的。不過,縱使有數學分析方法可以利用,但那些數學方程式對實際的EMC電路設計而言,仍然太過復雜了。幸運的是,在大多數的實務工作中,工程師并不需要完全理解那些復雜的數學公式和存在于EMC規范中的學理依據,只要藉由簡單的數學模型,就能夠明白要如何達到EMC的要求。本文藉由簡單的數學公式和電磁理論,來說明在印刷電路板(PCB)上被動組件(passivecomponent)的隱藏行為和特性,這些都是工程師想讓所設計的電子產品通過EMC標準時,事先所必須具備的基本知識。導線和PCB走線導線(wire)、走線(trace)、固定架……等看似不起眼的組件,卻經常成為射頻能量的最佳發射器(亦即,EMI的來源)。每一種組件都具有電感,這包含硅芯片的焊線(bond wire)、以及電阻、電容、電感的接腳。每根導線或走線都包含有隱藏的寄生電容和電感。這些寄生性組件會影響導線的阻抗大小,而且對頻率很敏感。依據LC 的值(決定自共振頻率)和PCB走線的長度,在某組件和PCB走線之間,可以產生自共振(self-resonance),因此,形成一根有效率的輻射天線。在低頻時,導線大致上只具有電阻的特性。但在高頻時,導線就具有電感的特性。因為變成高頻后,會造成阻抗大小的變化,進而改變導線或PCB 走線與接地之間的EMC 設計,這時必需使用接地面(ground plane)和接地網格(ground grid)。導線和PCB 走線的最主要差別只在于,導線是圓形的,走線是長方形的。導線或走線的阻抗包含電阻R和感抗XL = 2πfL,在高頻時,此阻抗定義為Z = R + j XL j2πfL,沒有容抗Xc = 1/2πfC存在。頻率高于100 kHz以上時,感抗大于電阻,此時導線或走線不再是低電阻的連接線,而是電感。一般而言,在音頻以上工作的導線或走線應該視為電感,不能再看成電阻,而且可以是射頻天線。

    標簽: PCB 被動組件

    上傳時間: 2013-10-09

    上傳用戶:時代將軍

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

主站蜘蛛池模板: 寿宁县| 南投市| 自贡市| 马鞍山市| 沭阳县| 留坝县| 长武县| 启东市| 右玉县| 广宁县| 洛南县| 伊金霍洛旗| 大余县| 白朗县| 兴仁县| 奉节县| 华宁县| 宁阳县| 彭山县| 夏津县| 信阳市| 长沙市| 桐柏县| 德庆县| 武夷山市| 唐河县| 金秀| 昭通市| 句容市| 台安县| 凤翔县| 屯留县| 沂南县| 孟津县| 雷山县| 民县| 股票| 金阳县| 龙南县| 保德县| 阳江市|