一種基于FPGA實現(xiàn)的FFT結(jié)構(gòu)\\r\\n調(diào)從基本元器件開始的計算機硬件系統(tǒng)的設(shè)計與實現(xiàn),大多設(shè)置在自動控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計算機教育。 1966年多處理器平臺FPGA 學(xué)習(xí)目標 (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷
上傳時間: 2013-08-20
上傳用戶:linlin
任何雷達接收器所接收到的回波(echo)訊號,都會包含目標回波和背景雜波。雷達系統(tǒng)的縱向解析度和橫向解析度必須夠高,才能在充滿背景雜波的環(huán)境中偵測到目標。傳統(tǒng)上都會使用短週期脈衝波和寬頻FM 脈衝來達到上述目的。
標簽: 步進頻率 模擬 雷達系統(tǒng) 測試
上傳時間: 2014-12-23
上傳用戶:zhqzal1014
高速PCB設(shè)計指南之(一~八 )目錄 2001/11/21 一、1、PCB布線2、PCB布局3、高速PCB設(shè)計 二、1、高密度(HD)電路設(shè)計2、抗干擾技術(shù)3、PCB的可靠性設(shè)計4、電磁兼容性和PCB設(shè)計約束 三、1、改進電路設(shè)計規(guī)程提高可測性2、混合信號PCB的分區(qū)設(shè)計3、蛇形走線的作用4、確保信號完整性的電路板設(shè)計準則 四、1、印制電路板的可靠性設(shè)計 五、1、DSP系統(tǒng)的降噪技術(shù)2、POWERPCB在PCB設(shè)計中的應(yīng)用技術(shù)3、PCB互連設(shè)計過程中最大程度降低RF效應(yīng)的基本方法 六、1、混合信號電路板的設(shè)計準則2、分區(qū)設(shè)計3、RF產(chǎn)品設(shè)計過程中降低信號耦合的PCB布線技巧 七、1、PCB的基本概念2、避免混合訊號系統(tǒng)的設(shè)計陷阱3、信號隔離技術(shù)4、高速數(shù)字系統(tǒng)的串音控制 八、1、掌握IC封裝的特性以達到最佳EMI抑制性能2、實現(xiàn)PCB高效自動布線的設(shè)計技巧和要點3、布局布線技術(shù)的發(fā)展 注:以上內(nèi)容均來自網(wǎng)上資料,不是很系統(tǒng),但是對有些問題的分析還比較具體。由于是文檔格式,所以缺圖和表格。另外,可能有小部分內(nèi)容重復(fù)。
上傳時間: 2014-05-15
上傳用戶:wuchunzhong
高可用性繫統(tǒng)常常采用雙路饋送功率分配,旨在實現(xiàn)冗餘並增強系統(tǒng)的可靠性。“或”二極管把兩路電源一起連接在負載點上,最常用的是肖特基二極管,目的在於實現(xiàn)低損耗
上傳時間: 2013-10-19
上傳用戶:BOBOniu
CMOS 邏輯系統(tǒng)的功耗主要與時脈頻率、系統(tǒng)內(nèi)各閘極輸入電容及電源電壓有關(guān),裝置尺寸縮小後,電源電壓也隨之降低,使得閘極大幅降低功耗。這種低電壓裝置擁有更低的功耗和更高的運作速度,因此系統(tǒng)時脈頻率可升高至 Ghz 範圍。
上傳時間: 2013-10-14
上傳用戶:immanuel2006
load initial_track s; % y:initial data,s:data with noiseT=0.1; % yp denotes the sample value of position% yv denotes the sample value of velocity% Y=[yp(n);yv(n)];% error deviation caused by the random acceleration % known dataY=zeros(2,200);Y0=[0;1];Y(:,1)=Y0;A=[1 T 0 1]; B=[1/2*(T)^2 T]';H=[1 0]; C0=[0 0 0 1];C=[C0 zeros(2,2*199)];Q=(0.25)^2; R=(0.25)^2;
上傳時間: 2014-12-28
上傳用戶:asaqq
無線感測器已變得越來越普及,短期內(nèi)其開發(fā)和部署數(shù)量將急遽增加。而無線通訊技術(shù)的突飛猛進,也使得智慧型網(wǎng)路中的無線感測器能夠緊密互連。此外,系統(tǒng)單晶片(SoC)的密度不斷提高,讓各式各樣的多功能、小尺寸無線感測器系統(tǒng)相繼問市。儘管如此,工程師仍面臨一個重大的挑戰(zhàn):即電源消耗。
上傳時間: 2013-10-30
上傳用戶:wojiaohs
本文將探討微控制器與 PSoC (可編程系統(tǒng)單晶片)在數(shù)位電視應(yīng)用上的設(shè)計挑戰(zhàn),並比較微控制器和 PSoC 架構(gòu)在處理這些挑戰(zhàn)時的不同處,以有效地建置執(zhí)行。
上傳時間: 2013-11-22
上傳用戶:gengxiaochao
本技術(shù)文章將介紹如何運用 NI LabVIEW FPGA 來設(shè)計並客製化個人的 RF 儀器,同時探索軟體設(shè)計儀器可為測試系統(tǒng)所提供的優(yōu)勢。
上傳時間: 2013-11-24
上傳用戶:toyoad
高速PCB設(shè)計指南之(一~八 )目錄 2001/11/21 一、1、PCB布線2、PCB布局3、高速PCB設(shè)計 二、1、高密度(HD)電路設(shè)計2、抗干擾技術(shù)3、PCB的可靠性設(shè)計4、電磁兼容性和PCB設(shè)計約束 三、1、改進電路設(shè)計規(guī)程提高可測性2、混合信號PCB的分區(qū)設(shè)計3、蛇形走線的作用4、確保信號完整性的電路板設(shè)計準則 四、1、印制電路板的可靠性設(shè)計 五、1、DSP系統(tǒng)的降噪技術(shù)2、POWERPCB在PCB設(shè)計中的應(yīng)用技術(shù)3、PCB互連設(shè)計過程中最大程度降低RF效應(yīng)的基本方法 六、1、混合信號電路板的設(shè)計準則2、分區(qū)設(shè)計3、RF產(chǎn)品設(shè)計過程中降低信號耦合的PCB布線技巧 七、1、PCB的基本概念2、避免混合訊號系統(tǒng)的設(shè)計陷阱3、信號隔離技術(shù)4、高速數(shù)字系統(tǒng)的串音控制 八、1、掌握IC封裝的特性以達到最佳EMI抑制性能2、實現(xiàn)PCB高效自動布線的設(shè)計技巧和要點3、布局布線技術(shù)的發(fā)展 注:以上內(nèi)容均來自網(wǎng)上資料,不是很系統(tǒng),但是對有些問題的分析還比較具體。由于是文檔格式,所以缺圖和表格。另外,可能有小部分內(nèi)容重復(fù)。
上傳時間: 2013-10-09
上傳用戶:songrui
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1