現(xiàn)代家庭中單相供電的用電設(shè)備如電腦、電視機、冰箱等都具有非線性特性,都會產(chǎn)生諧波污染電網(wǎng)。本文針對這一現(xiàn)象研究了單相并聯(lián)電壓型有源電力濾波器(APF),設(shè)計了一個APF控制系統(tǒng)來產(chǎn)生與諧波電流大小相等方向相反的補償電流,并使補償電流實時地跟蹤諧波電流,從而消除諧波電流達(dá)到凈化電網(wǎng)。 本文對提出的APF控制系統(tǒng)從模擬和數(shù)字兩個方面進(jìn)行了深入的研究。 首先,設(shè)計了APF的主電路結(jié)構(gòu),確定了系統(tǒng)中電感電容等元件參數(shù),并根據(jù)仿真結(jié)果系統(tǒng)地分析了參數(shù)變化對系統(tǒng)補償效果的影響,然后根據(jù)補償效果選擇最佳的參數(shù)值。 其次,針對控制系統(tǒng)要求,選用適合系統(tǒng)的電流電壓PI雙環(huán)控制系統(tǒng),通過參數(shù)優(yōu)化后得到了控制器的最優(yōu)參數(shù),使控制效果達(dá)到最優(yōu)。并從理論上詳細(xì)分析了無差拍控制算法。 最后,利用滯環(huán)比較原理制作了10KHz的三角波發(fā)生器,用于PWM調(diào)制電路。在對硬件描述語言以及FPGA設(shè)計流程深入理解的基礎(chǔ)上,利用Verilog語言實現(xiàn)了雙環(huán)PI控制器和PWM發(fā)生電路的數(shù)字化,使得有源電力濾波器補償精度提高,有更好的可修改性,可使用于很多不同的非線性負(fù)載。
標(biāo)簽: 單相 有源濾波器 控制系統(tǒng)
上傳時間: 2013-07-27
上傳用戶:aa17807091
多相濾波器主要應(yīng)用于脈沖多普勒雷達(dá)、通信寬帶數(shù)字接收機、雷達(dá)自適應(yīng)波束形成等信號處理領(lǐng)域。在多普勒雷達(dá)信號處理中國內(nèi)外關(guān)于FIR濾波器設(shè)計研究的報道較多,而對于IIR濾波器的設(shè)計研究相對較少,原因是IIR多相濾波器的設(shè)計復(fù)雜性,使得IIR濾波器在多普勒雷達(dá)數(shù)字信號處理中難以發(fā)揮重要作用。本文以脈沖多普勒雷達(dá)信號處理為背景,主要研究數(shù)字多相濾波器的特點和設(shè)計方法;進(jìn)而研究數(shù)字多相濾波器的數(shù)字仿真方法與FPGA實現(xiàn)技術(shù)。對于自主研究、設(shè)計和實現(xiàn)雷達(dá)信號處理的各種結(jié)構(gòu)的濾波器具有重要的意義。 本文討論了FIR數(shù)字濾波器和IIR數(shù)字濾波器的特點和區(qū)別。對IIR濾波器的多相結(jié)構(gòu)進(jìn)行了理論分析,重點研究了IIR多相濾波器的設(shè)計原理。根據(jù)此原理進(jìn)行IIR濾波器的多相設(shè)計并擴(kuò)展到多通道和多級結(jié)構(gòu)。在此基礎(chǔ)上,根據(jù)本文研究的多普勒雷達(dá)回波信號需要四通道處理的要求搭建軟件仿真模型,對所設(shè)計的2級4通道IIR多相濾波器組進(jìn)行了仿真實驗,給出仿真結(jié)果,并進(jìn)行了討論。 在完成2級4通道IIR多相濾波器組的軟件仿真后,利用FPGA設(shè)計平臺,對該IIR多相濾波器組進(jìn)行了設(shè)計仿真和綜合實現(xiàn)。在實現(xiàn)過程中進(jìn)行了功能仿真和時序仿真兩級仿真驗證,結(jié)果表明在模擬硬件環(huán)境中所設(shè)計的2級4通道IIR多相濾波器組能夠較好地實現(xiàn)多普勒雷達(dá)回波信號多通道的劃分和濾波功能要求,驗證了設(shè)計思路和方法的正確性和可行性。
上傳時間: 2013-04-24
上傳用戶:gongxinshiwo@163.com
matlab仿真中移相變壓器的正確連接方式,五相,每相移位12度
上傳時間: 2013-07-31
上傳用戶:萬有引力
在過去的十幾年間,F(xiàn)PGA取得了驚人的發(fā)展:集成度已達(dá)到1000萬等效門、速度可達(dá)到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質(zhì)量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統(tǒng)性能的重要因素。現(xiàn)在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內(nèi)的時鐘延時,減小時鐘偏差,本文設(shè)計了內(nèi)置于FPGA芯片中的延遲鎖相環(huán),采用一種全數(shù)字的電路結(jié)構(gòu),將傳統(tǒng)DLL中的用模擬方式實現(xiàn)的環(huán)路濾波器和壓控延遲鏈改進(jìn)為數(shù)字方式實現(xiàn)的時鐘延遲測量電路,和延時補償調(diào)整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調(diào)節(jié)過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設(shè)計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設(shè)計,實現(xiàn)可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調(diào)節(jié)電路的設(shè)計,實現(xiàn)可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設(shè)計,實現(xiàn)頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。
標(biāo)簽: FPGA 應(yīng)用于 全數(shù)字 鎖相環(huán)
上傳時間: 2013-07-06
上傳用戶:LouieWu
隨著現(xiàn)代集成電路技術(shù)的發(fā)展,鎖相環(huán)已經(jīng)成為集成電路設(shè)計中非常重要的一個部分,所以對鎖相環(huán)的研究具有積極的現(xiàn)實意義。然而傳統(tǒng)的鎖相環(huán)大多是數(shù)模混合電路,在工藝上與系統(tǒng)芯片中的數(shù)字電路存在兼容問題。因此設(shè)計一...
標(biāo)簽: FPGA 全數(shù)字 鎖相環(huán)
上傳時間: 2013-06-09
上傳用戶:mosliu
兩相混合式步進(jìn)電機控制系統(tǒng)的設(shè)計,上海大學(xué)郭成教授等的作品。不是我的。
標(biāo)簽: 步進(jìn)電機 控制系統(tǒng)
上傳時間: 2013-06-16
上傳用戶:xinyuzhiqiwuwu
· 摘要: 研究了以全橋變換器作為主電路拓?fù)洹⒁訲MS320LF240x系列DSP作主控芯片、以移相控制方式作為控制方案的移相全橋軟開關(guān)DC-DC變換器.由DSP發(fā)出移相控制信號并經(jīng)芯片IR2110驅(qū)動放大,在移相驅(qū)動信號的控制下可以實現(xiàn)全橋變換器主功率開關(guān)的ZVS.進(jìn)行了系統(tǒng)軟件和硬件的設(shè)計,并安裝了實驗樣機,實驗結(jié)果表明設(shè)計方案正確,軟開關(guān)效果良好.
上傳時間: 2013-07-25
上傳用戶:mikesering
·1 完全能用2 有界面的3 有使用說明4 有詳細(xì)的輸入輸出變量說明5 三相異步密碼 123456 單相異步不用密碼 直接回車6 能出數(shù)據(jù) 也能出 機械 S-T 等等曲線完全是給方便大家 ,希望大家在用軟件的時候,更能了解其的原理!還是老話 ,原理比軟件重要的多!!
上傳時間: 2013-07-30
上傳用戶:zhoujunzhen
·摘 要:本文首先分析了單相直流電機控制的特點,并就電壓控制法給出了控制系統(tǒng)的結(jié)構(gòu)圖及MCU實現(xiàn)電路。
上傳時間: 2013-05-24
上傳用戶:leesuper
·鎖相環(huán)頻率合成器(Motorola 集成電路應(yīng)用技術(shù)叢書)
標(biāo)簽: Motorola nbsp 鎖相環(huán) 應(yīng)用技術(shù)
上傳時間: 2013-04-24
上傳用戶:gxohao
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1