圖像縮放在圖像處理領(lǐng)域中,發(fā)揮著重要作用。圖像的分辨率調(diào)整和格式變換,都需要用到圖像縮放技術(shù)。隨著多媒體技術(shù)和大規(guī)模集成電路的發(fā)展,利用硬件實(shí)現(xiàn)視頻圖像無(wú)級(jí)縮放已成為圖像處理研究的一個(gè)重要課題。 圖像縮放通常由插值算法實(shí)現(xiàn)。傳統(tǒng)的插值算法由于實(shí)現(xiàn)原理的局限性,在縮放時(shí)容易引起邊緣鋸齒或細(xì)節(jié)模糊現(xiàn)象。針對(duì)傳統(tǒng)插值算法的這個(gè)不足,出現(xiàn)了許多基于邊緣改進(jìn)的算法。但這些算法一般只能完成2k倍數(shù)插值,無(wú)法真正做到基于邊緣的無(wú)級(jí)縮放。 為了實(shí)現(xiàn)基于邊緣改進(jìn)的無(wú)級(jí)縮放,本文做了如下五個(gè)方面的研究工作: 1.系統(tǒng)回顧了圖像縮放技術(shù),包括傳統(tǒng)圖像縮放技術(shù)和多邊緣檢測(cè)插值,分析了這些圖像縮放技術(shù)的優(yōu)缺點(diǎn)。 2.重點(diǎn)研究了新興的方向多項(xiàng)式插值算法,該算法能夠真正完成基于邊緣改進(jìn)的無(wú)級(jí)縮放。 3.提出改進(jìn)的方向多項(xiàng)式插值算法(IOPI算法),該算法針對(duì)硬件實(shí)現(xiàn),做了兩個(gè)方面改進(jìn):提出EDV算法,簡(jiǎn)化邊緣方向的確定;提出Cubic6逼近插值算法(A-Cubic6算法),改善平坦區(qū)域縮放效果。其中的EDV算法通過(guò)加減、比較模塊,完成邊緣方向的確定。相比原算法中的乘除法、直方圖計(jì)算,大大簡(jiǎn)化了硬件實(shí)現(xiàn),降低了硬件實(shí)現(xiàn)成本。A-Cubic6算法利用查找表簡(jiǎn)化了Cubic6點(diǎn)插值算法的實(shí)現(xiàn),而且明顯改善了非邊緣區(qū)域的縮放效果。 4.研究縮放算法與圖像質(zhì)量的評(píng)價(jià)方法。比較、分析各算法的軟件仿真結(jié)果,得出結(jié)論:本文提出的IOPI算法在平坦區(qū)域和邊緣區(qū)域都具有比其它算法更突出的效果。 5.結(jié)合實(shí)時(shí)視頻處理要求,研究了IOPI算法的FPGA實(shí)現(xiàn)。已完成最近鄰域插值和A-Cubic6算法的FPGA實(shí)現(xiàn),可以在硬件平臺(tái)上穩(wěn)定工作。
上傳時(shí)間: 2013-06-05
上傳用戶:2728460838
為了克服傳統(tǒng)的局部特征匹配算法對(duì)噪聲和圖像灰度非線性變換敏感的不足,提出了基于SIFT(Scale Invariant Feature Transform)描述算子的特征匹配算法。該算法首先
上傳時(shí)間: 2013-04-24
上傳用戶:hphh
極值型中值濾波算法在高噪聲率下的濾波效果不是很好,主要原因有以下兩個(gè):首先,濾波窗口中過(guò)多的噪聲點(diǎn)會(huì)使窗口中的點(diǎn)在排序時(shí)產(chǎn)生中值偏移;其次是高噪聲率環(huán)境下,可能序列中值本身就是是噪聲點(diǎn)。對(duì)此,本文提出
上傳時(shí)間: 2013-06-26
上傳用戶:小小小熊
可編程邏輯器件FPGA(現(xiàn)場(chǎng)可編程門陣列)和CPLD(復(fù)雜可編程邏輯器件)越來(lái)越多的應(yīng)用于數(shù)字信號(hào)處理領(lǐng)域,與傳統(tǒng)的ASIC(專用集成電路)和DSP(數(shù)字信號(hào)處理器)相比,基于FPGA和CPLD實(shí)現(xiàn)的數(shù)字信號(hào)處理系統(tǒng)具有更高的實(shí)時(shí)性和可嵌入性,能夠方便地實(shí)現(xiàn)系統(tǒng)的集成與功能擴(kuò)展。 FFT的硬件結(jié)構(gòu)主要包括蝶形處理器、存儲(chǔ)單元、地址生成單元與控制單元。本文提出的算法在蝶形處理器內(nèi)引入流水線結(jié)構(gòu),提高了FFT的運(yùn)算速度。同時(shí),流水線寄存器能夠寄存蝶形運(yùn)算中的公共項(xiàng),這樣在設(shè)計(jì)蝶形處理器時(shí)只用到了一個(gè)乘法器和兩個(gè)加法器,降低了硬件電路的復(fù)雜度。 為了進(jìn)一步提高FFT的運(yùn)算速度,本文在深入研究各種乘法器算法的基礎(chǔ)上,為蝶形處理器設(shè)計(jì)了一個(gè)并行乘法器。在實(shí)現(xiàn)該乘法器時(shí),本文采用改進(jìn)的布斯算法,用以減少部分積的個(gè)數(shù)。同時(shí),使用華萊士樹結(jié)構(gòu)和4-2壓縮器對(duì)部分積并行相加。 本文以32點(diǎn)復(fù)數(shù)FFT為例進(jìn)行設(shè)計(jì)與邏輯綜合。通過(guò)設(shè)計(jì)相應(yīng)的存儲(chǔ)單元,地址生成單元和控制單元完成FFT電路。電路的仿真結(jié)果與軟件計(jì)算結(jié)果相符,證明了本文所提出的算法的正確性。 另外,本文還對(duì)設(shè)計(jì)結(jié)果提出了進(jìn)一步的改進(jìn)方案,在乘法器內(nèi)加入一級(jí)流水線寄存器,使FFT的速度能夠提高到當(dāng)前速度的兩倍,這在實(shí)時(shí)性要求較高的場(chǎng)合具有極高的實(shí)用價(jià)值。
上傳時(shí)間: 2013-07-18
上傳用戶:wpt
本文主要對(duì)基于FPGA芯片的橢圓曲線密碼算法的實(shí)現(xiàn)及優(yōu)化設(shè)計(jì)進(jìn)行了研究。由于點(diǎn)乘運(yùn)算極大影響了橢圓曲線密碼系統(tǒng)的加/解密速度,本文對(duì)點(diǎn)乘運(yùn)算的FPGA設(shè)計(jì)進(jìn)行了重點(diǎn)優(yōu)化。首先比較分析了三種點(diǎn)乘算法,從運(yùn)算復(fù)雜度的角度確定了蒙哥馬里算法是最利于FPGA芯片實(shí)現(xiàn)的。然后根據(jù)蒙哥馬里算法,用VerilogHDL語(yǔ)言實(shí)現(xiàn)了基于FPGA芯片的橢圓域中的基本運(yùn)算(模加、模乘、模平方和模逆)。通過(guò)三種模乘算法在FPGA上的實(shí)現(xiàn),設(shè)計(jì)出一種串并混合的乘法器,達(dá)到了面積與速度的最佳匹配。 本文利用Modelsim對(duì)本課題設(shè)計(jì)的硬件系統(tǒng)進(jìn)行了仿真實(shí)驗(yàn),驗(yàn)證了所設(shè)計(jì)的硬件系統(tǒng)完成了橢圓曲線密碼算法在FPGA上的實(shí)現(xiàn)。最后使用SynplifyPro進(jìn)行綜合及布局布線,綜合報(bào)告文件證明了本課題所設(shè)計(jì)的ECC加密系統(tǒng)達(dá)到了優(yōu)化芯片速度和面積的目的。
標(biāo)簽: FPGA ECC 密碼算法 優(yōu)化設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:thuyenvinh
相對(duì)于JPEG中二維離散余弦變換(2DDCT)來(lái)說(shuō),在JPEG2000標(biāo)準(zhǔn)中,二維離散小波變換(2DDWT)是其圖像壓縮系統(tǒng)的核心變換。在很多需要進(jìn)行實(shí)時(shí)處理圖像的系統(tǒng)中,如數(shù)碼相機(jī)、遙感遙測(cè)、衛(wèi)星通信、多媒體通信、便攜式攝像機(jī)、移動(dòng)通信等系統(tǒng),需要用芯片實(shí)現(xiàn)圖像的編解碼壓縮過(guò)程。雖然有許多研究工作者對(duì)圖像處理的小波變換進(jìn)行了研究,但大都只偏重算法研究,對(duì)算法硬件實(shí)現(xiàn)時(shí)的復(fù)雜性考慮較少,對(duì)圖像處理的小波變換硬件實(shí)現(xiàn)的研究也較少。 本文針對(duì)圖像處理的小波變換算法及其硬件實(shí)現(xiàn)進(jìn)行了研究。對(duì)文獻(xiàn)[13]提出的“內(nèi)嵌延拓提升小波變換”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法進(jìn)行仔細(xì)分析,提出一種基于提升方式的5/3小波變換適合硬件實(shí)現(xiàn)的算法,在MATLAB中仿真驗(yàn)證了該算法,證明其是正確的。并設(shè)計(jì)了該算法的硬件結(jié)構(gòu),在MATLAT的Simulink中進(jìn)行仿真,對(duì)該結(jié)構(gòu)進(jìn)行VHDL語(yǔ)言的寄存器傳輸級(jí)(RTL)描述與仿真,成功綜合到Altera公司的FPGA器件中進(jìn)行驗(yàn)證通過(guò)。本算法與傳統(tǒng)的小波變換的邊界處理方法比較:由于將其邊界延拓過(guò)程內(nèi)嵌于小波變換模塊中,使該硬件結(jié)構(gòu)無(wú)需額外的邊界延拓過(guò)程,減少小波變換過(guò)程中對(duì)內(nèi)存的讀寫量,從而達(dá)到減少內(nèi)存使用量,降低功耗,提高硬件利用率和運(yùn)算速度的特點(diǎn)。本算法與文獻(xiàn)[13]提出的算法相比較:無(wú)需增加額外的硬件計(jì)算模塊,又具有在硬件實(shí)現(xiàn)時(shí)不改變?cè)瓉?lái)的提升小波算法的規(guī)則性結(jié)構(gòu)的特點(diǎn)。這種小波變換硬件芯片的實(shí)現(xiàn)不僅適用于JPEG2000的5/3無(wú)損小波變換,當(dāng)然也可用于其它各種實(shí)時(shí)圖像壓縮處理硬件系統(tǒng)。
上傳時(shí)間: 2013-06-13
上傳用戶:jhksyghr
作者研究了當(dāng)前流行的縮放算法,對(duì)圖像紋理相關(guān)性大小和邊緣方向的判斷上提出了一種新的方法,并在此基礎(chǔ)上發(fā)展了一套適用于數(shù)字視頻芯片的圖像縮放算法。仿真結(jié)果表明此算法由優(yōu)于目前流行的圖像縮放算法。 介紹了FPGA的開發(fā)工作大致可以分為設(shè)計(jì)和驗(yàn)證兩大部分,在具體開發(fā)流程上可以根據(jù)要求靈活控制。縮放芯片的開發(fā)可以分為:芯片結(jié)構(gòu)設(shè)計(jì)、時(shí)鐘系統(tǒng)設(shè)計(jì)、存儲(chǔ)器讀寫控制、IP核復(fù)用設(shè)計(jì)、計(jì)算精度控制等方面的電路設(shè)計(jì)。在設(shè)計(jì)完成各級(jí)子模塊以后拼接各子模快完成整個(gè)縮放模塊的設(shè)計(jì)。通過(guò)測(cè)試發(fā)現(xiàn)設(shè)計(jì)中存在的缺陷,修改再測(cè)試,最終完成整個(gè)模塊的設(shè)計(jì)。
上傳時(shí)間: 2013-05-31
上傳用戶:tdyoung
本文對(duì)G.729語(yǔ)音編碼算法的基本原理和實(shí)現(xiàn)系統(tǒng)開發(fā)方面進(jìn)行了深入研究。針對(duì)G.729語(yǔ)音編碼算法在實(shí)際應(yīng)用中存在的一些問(wèn)題,在大量分析和實(shí)驗(yàn)的基礎(chǔ)上,提出了新的改進(jìn)算法。G.729語(yǔ)音編碼算法硬件實(shí)現(xiàn)方面,國(guó)內(nèi)外現(xiàn)在主要以DSP為實(shí)現(xiàn)平臺(tái),這是由于DSP以其卓越的運(yùn)算能力為數(shù)字語(yǔ)音信號(hào)處理領(lǐng)域的研究及開發(fā)提供了有力的工具。但G.729語(yǔ)音編碼算法具有計(jì)算復(fù)雜和數(shù)據(jù)存儲(chǔ)量大的固有缺陷,隨著通信量的不斷增加和服務(wù)的擴(kuò)展,對(duì)G.729語(yǔ)音編碼實(shí)時(shí)性的要求也越來(lái)越高。隨著微電子制造工藝的發(fā)展,越來(lái)越多的語(yǔ)音編碼平臺(tái)采用DSP與FPGA或MCU相互結(jié)合的系統(tǒng),通過(guò)進(jìn)行軟硬件協(xié)同設(shè)計(jì)提高編碼效率。
標(biāo)簽: FPGA 729 語(yǔ)音編碼 算法
上傳時(shí)間: 2013-06-30
上傳用戶:ccclll
本文結(jié)合中國(guó)科技大學(xué)大規(guī)模集成電路實(shí)驗(yàn)室和中國(guó)科學(xué)院上海技術(shù)物理研究所合作的星載紅外相機(jī)項(xiàng)目,為了解決紅外相機(jī)上的不同波段的紅外探測(cè)元陣列存在的非均勻性問(wèn)題,對(duì)紅外焦平面探測(cè)元陣列存在的非均勻性問(wèn)題展開了深入的分析和研究。 主要研究和分析了兩類算法的基本原理,重點(diǎn)研究和實(shí)現(xiàn)了定標(biāo)校正算法,通過(guò)對(duì)積分球定標(biāo)數(shù)據(jù)進(jìn)行深入的分析,將探測(cè)元分成線性探測(cè)元和非線性探測(cè)元,對(duì)線性探測(cè)元采用兩點(diǎn)校正法,對(duì)非線性探測(cè)元采用多點(diǎn)分段校正算法,在利用FPGA硬件實(shí)現(xiàn)非均勻校正時(shí),分析設(shè)計(jì)了基于乘法運(yùn)算和加法運(yùn)算的FPGA實(shí)現(xiàn),在基于乘加器運(yùn)算的FPGA實(shí)現(xiàn)中。設(shè)計(jì)出了乘法和加法整體運(yùn)算的乘加器,內(nèi)部采用流水線wallace樹壓縮結(jié)構(gòu),大大加快乘法和加法的速度。
上傳時(shí)間: 2013-04-24
上傳用戶:weddps
本文研究數(shù)字音頻無(wú)線傳輸中的前向糾錯(cuò)(FEC)算法和電路的設(shè)計(jì)及實(shí)現(xiàn).在本文中介紹了一種基于Altera公司的FPGA Cyclone芯片的實(shí)現(xiàn)方案.文章首先介紹了本前向糾錯(cuò)系統(tǒng)采用的方案,然后從總體規(guī)劃的角度介紹了整個(gè)系統(tǒng)的內(nèi)部結(jié)構(gòu)、模塊劃分及所采用的設(shè)計(jì)方法和編程風(fēng)格.之后對(duì)各個(gè)模塊的設(shè)計(jì)進(jìn)行了詳細(xì)的描述,并給出了測(cè)試數(shù)據(jù)、實(shí)現(xiàn)結(jié)果及時(shí)序仿真波形圖,并對(duì)設(shè)計(jì)的硬件下載驗(yàn)證進(jìn)行了詳細(xì)描述.本文對(duì)FEC中的主要功能模塊,諸如Reed-Solomon編解碼,交織與解交織,以及與外圍的接口電路等給出了基本算法以及基于FPGA及硬件描述語(yǔ)言的解決方法.
標(biāo)簽: FPGA 前向糾錯(cuò) 算法 電路設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:duoshen1989
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1