文章首先分析比較了光伏并網(wǎng)逆變器的各種主電路結構優(yōu)缺點,提出適合小 功率光伏系統(tǒng)的兩級式并網(wǎng)結構,并對前級DC-DC電路和后級DC-AC分別進行 了電路結構的選擇。
標簽: 小功率 光伏逆變器
上傳時間: 2013-06-14
上傳用戶:jjj0202
周立功的一份文檔,介紹源碼公開的MCS-51單片機宏匯編器,本是一應屆生的習作,是學習編譯原理和C程序設計的“靶子”,雖然該軟件未完全達到滿意效果,不過與Keil公司的A51配合起來使用還是不錯的。
標簽: MCS 51 源碼 單片機
上傳時間: 2013-05-19
上傳用戶:axxsa
基于FPGA技術的HDLC幀收發(fā)器的設計與實現(xiàn)
標簽: FPGA HDLC 幀 收發(fā)器
上傳時間: 2013-05-24
上傳用戶:lindor
本文介紹了用MATLAB 分析、設計、和實現(xiàn)IIR數(shù)字低通濾波器的方法。并依據(jù)IIR型數(shù)字濾波器設計的傳統(tǒng)方法,利用MATLAB工具采用兩種不同的方法快速有效的實現(xiàn)了對IIR數(shù)字濾波器的設計. 關鍵詞:MATLAB IIR數(shù)字低通濾波器
標簽: Matlab IIR 數(shù)字 低通濾波器
上傳時間: 2013-08-05
上傳用戶:ljthhhhhh123
USBISP下載器驅(qū)動USBISP下載器驅(qū)動及說明(USBISP配置用戶用)\RZ-USBISP使用說明
標簽: USBISP 下載器 驅(qū)動
上傳時間: 2013-07-03
上傳用戶:coeus
基于過采樣和∑-△噪聲整形技術的DAC能夠可靠地把數(shù)字信號轉(zhuǎn)換為高精度的模擬信號(大于等于16位)。采用這一架構進行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點,例如極低的失配噪聲和更高的可靠性,便于實現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結構所無法達到的精度和動態(tài)范圍。在高精度測量,音頻轉(zhuǎn)換,汽車電子等領域有著廣泛的應用價值。 本文采用∑-△結構以FPGA方式實現(xiàn)了一個具有高精度的數(shù)模轉(zhuǎn)換器,在24比特的輸入信號下,達到了約150dB的信噪比。作為一個靈活的音頻DAC實現(xiàn)方案。該DAC可以對CD/DVD/HDCD/SACD等多種制式下的音頻信號進行處理,接受并轉(zhuǎn)換采樣率為32/44.1/48/88.2/96/192kHz,字長為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設計與實現(xiàn)存在較大的難度。本文綜合大量文獻中的經(jīng)驗原則和方法,闡述了穩(wěn)定的高階高精度調(diào)制器的設計流程;并據(jù)此設計了達到24bit精度和滿量程輸入范圍的的5階128倍調(diào)制器。本文創(chuàng)新性地提出了∑-△調(diào)制器的一種高效率流水線實現(xiàn)結構。分析表明,與其他常見的∑-△調(diào)制器實現(xiàn)結構相比,本方案具有結構簡單、運算單元少等優(yōu)點;此外在同樣信號采樣率下,調(diào)制器所需的時鐘頻率大大降低。 文中的過采樣濾波模塊采用三級半帶濾波器和一個可變CIC濾波器級聯(lián)組成,可以達到最高128倍的過采樣比,同時具有良好的通帶和阻帶特性。在半帶濾波器的設計中采用了CSD編碼,使結構得到了充分的簡化。 本文提出的過采樣DAC方案具有可重配置結構,讓使用者能夠方便地控制過采樣比和調(diào)制器階數(shù)。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實現(xiàn)對于32~192kHz多種采樣率輸入的處理。在不同輸入字長情況下,通過調(diào)制器的重構,則可以將調(diào)制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號輸入時的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過采樣DAC已經(jīng)在XilinxVirtexⅡ系列FPGA器件下得到硬件實現(xiàn)和驗證。測試表明,對于從32kHz到192kHz的不同輸入信號,該DAC模塊輸出1比特碼流的帶內(nèi)信噪比均能滿足24比特數(shù)據(jù)轉(zhuǎn)換應用的分辨率要求。
標簽: FPGA bit DAC 24
上傳時間: 2013-07-08
上傳用戶:從此走出陰霾
c8051編程器資料,u-ec2,u-ec5,u-pdc 資料
標簽: C8051 編程器
上傳時間: 2013-05-31
上傳用戶:1134473521
卷積Turbo碼因其優(yōu)異的糾錯性能越來越受人門的關注,而編碼器和譯碼器是編碼理論實際應用的重點和難點。論文根據(jù)IEEE802.16e標準,以低時延、高吞吐量、支持高時鐘頻率、參數(shù)可配置為目標,對卷積Turbo碼編碼器和譯碼器的FPG...
標簽: Turbo FPGA 卷積 編譯碼器
上傳用戶:cuibaigao
555定時器電路設計軟件,有很多555電路參數(shù)的計算
標簽: 555 定時器電路 設計軟件
上傳時間: 2013-04-24
上傳用戶:戀天使569
16位帶有并行預置功能的右移移位寄存器,CLK1是時鐘信號, LOAD是并行數(shù)據(jù)使能信號,QB是串行輸出端口
標簽: vhdl 移位寄存器
上傳用戶:diamondsGQ
蟲蟲下載站版權所有 京ICP備2021023401號-1